연속적인 펄스를 이용한 시간 증폭 방법 및 이를 이용한 시간 증폭기
    91.
    发明公开
    연속적인 펄스를 이용한 시간 증폭 방법 및 이를 이용한 시간 증폭기 有权
    使用后续脉冲和脉冲时间放大器来放大时间信号的方法

    公开(公告)号:KR1020140127458A

    公开(公告)日:2014-11-04

    申请号:KR1020130045701

    申请日:2013-04-24

    Inventor: 조성환 김광석

    Abstract: 제안된시간증폭기는지연부및 합산부를포함한다. 지연부는외부의시간입력펄스(Pulse)를수신하고, 수신된외부펄스를지연시켜적어도하나의지연펄스를출력한다. 합산부는적어도하나의지연펄스와외부의시간입력펄스를수신하고합산하여펄스트레인(Pulse train)을출력한다. 이경우, 지연부에수신되는외부의시간입력펄스는시간축기반의신호처리기술을이용하여외부신호를시간축상에펄스폭으로변환된펄스(Pulse)를의미하고, 이와같이변환된신호를시간지연시켜합산한후 펄스트레인을구성하는시간증폭기를구현하면증폭기의증폭률정확도를높이고, 증폭률을가변할수 있으며입력범위의제한을받지않을수 있다.

    Abstract translation: 建议的时间放大器包括延迟单元和累加单元。 延迟单元接收外部时间输入脉冲,并通过延迟所接收的外部脉冲输出至少一个延迟脉冲。 累加单元接收至少一个延迟脉冲和外部时间输入脉冲,并通过将接收的脉冲相加来输出脉冲序列。 在这种情况下,在延迟单元中接收的外部时间输入脉冲是指使用基于时间轴的信号处理技术通过使用时间轴上的脉冲宽度转换的外部信号而获得的脉冲。 放大器的放大率的精度通过在经过转换的信号随时间延迟后形成包括脉冲串的时间放大器而被增加。 放大率改变,输入范围的限制被去除。

    Small-worldness 및 Work Output을 이용한 정신분열병 구분방법
    92.
    发明授权
    Small-worldness 및 Work Output을 이용한 정신분열병 구분방법 有权
    使用小世界和工作产出的精神分裂症的区分方法

    公开(公告)号:KR101366127B1

    公开(公告)日:2014-02-25

    申请号:KR1020110123399

    申请日:2011-11-24

    Abstract: 본 발명은 Small-worldness 및 Work Output을 이용한 정신분열병 구분방법에 관한 것으로, 해결하고자 하는 과제는 정신분열병을 진단하기 위한 기준을 수치적으로 정량화하여 정상인, 정신분열병 고위험군 및 정신분열병 환자를 객관적으로 구분할 수 있는 Small-worldness 및 Work Output을 이용한 정신분열병 구분방법을 제공하는 것이다.
    본 발명에 따른 Small-worldness를 이용한 정신분열병 구분방법은 피험자의 복수개의 뇌파신호 쌍의 동기화를 이용하여 Small-world 네트워크를 구성하는 단계와, 상기 Small-world 네트워크에서 뇌파신호 쌍의 특성 경로 길이(characteristic path length)와 뇌파신호 클러스터의 클러스터링 계수(clustering coefficient)를 계산하여 상기 Small-world 네트워크의 특성을 결정하는 단계와, 상기 특성 경로 길이(characteristic path length)와 클러스터링 계수(clustering coefficient)를 이용하여 상기 Small-world 네트워크의 Small-worldness를 계산하는 단계 및 상기 Small-worldness를 이용하여 상기 피험자가 정신분열병에 대한 정상인인지, 고위험군인지 또는 환자인지를 구분하는 단계를 포함하는 것을 특징으로 한다.

    저전력 주파수 합성기
    93.
    发明授权
    저전력 주파수 합성기 有权
    低功率频率合成器

    公开(公告)号:KR101018092B1

    公开(公告)日:2011-02-25

    申请号:KR1020080122325

    申请日:2008-12-04

    Abstract: 본 발명은 저전력 주파수 합성기에 관한 것으로, 전원단과 동작전류 전달경로 사이에 연결되어, 입력되는 발진신호를 분주하는 분주 회로부; 상기 분주 회로부의 동작전류 전달경로에 연결된 공진 코일을 갖는 인덕턴스 회로부와, 상기 인덕턴스 회로부와 병렬로 연결된 커패시터 회로부와, 상기 인덕턴스 회로부 및 커패시터 회로부에 발진을 위한 부성저항을 공급하는 부성저항 회로부를 포함하는 발진 회로부를 구비하고, 상기 공진 코일의 중간 지점이 상기 동작전류 전달경로에 연결되고, 상기 공진 코일의 양단은 상기 분주 회로부에 연결된 것을 특징으로 한다.
    저전력, 주파수 합성기, PLL, 분주기, 발진기, 스택

    저잡음 전압 제어 발진기 및 전압 제어 발진기의 잡음 제거방법
    94.
    发明授权
    저잡음 전압 제어 발진기 및 전압 제어 발진기의 잡음 제거방법 有权
    低噪声电压控制振荡器及其消除噪声的方法

    公开(公告)号:KR101017633B1

    公开(公告)日:2011-02-25

    申请号:KR1020080110739

    申请日:2008-11-10

    Inventor: 조성환

    Abstract: 저잡음 전압 제어 발진기는 전압 제어 발진기, 전압 제어 지연 셀 라인, 위상 비교기, 및 누산기를 포함한다. 전압 제어 발진기는 누적 신호에 기초하여 지연 시간과 동일한 주기를 갖는 기준 주파수 신호를 생성한다. 전압 제어 지연 셀 라인은 기준 주파수 신호를 지연 제어 신호에 기초하여 지연 시간만큼 지연 시켜 지연 주파수 신호를 생성한다. 위상 비교기는 기준 주파수 신호 및 지연 주파수 신호를 비교하여 비교 신호를 생성한다. 누산기는 비교 신호를 순차적으로 누적하여 누적 신호를 생성한다.

    저잡음 전압 제어 발진기 및 전압 제어 발진기의 잡음 제거방법
    95.
    发明公开
    저잡음 전압 제어 발진기 및 전압 제어 발진기의 잡음 제거방법 有权
    低噪声电压控制振荡器及其消除噪声的方法

    公开(公告)号:KR1020100051926A

    公开(公告)日:2010-05-19

    申请号:KR1020080110739

    申请日:2008-11-10

    Inventor: 조성환

    CPC classification number: H03L7/0995 H03D13/004 H03L7/087 H03L7/0994

    Abstract: PURPOSE: A low noise voltage controlled oscillator and a method of cancelling a noise of the same are provided to automatically remove a noise by generating a frequency signal having a delay time which is same as a period without an additional clock signal generator. CONSTITUTION: A voltage controlled oscillator(410) generates a reference signal having a delay time which is same as a period based on an accumulated signal. A voltage controlled delay cell line(420) delays a reference frequency signal received from the voltage controlled oscillator by the delay time based on the delay control and generates a delay frequency signal. A phase comparator(430) compares the phase of the delay frequency signal with that of reference frequency signal. An accumulator(440) successively accumulates the comparison signal received from the phase comparator and generates an accumulation signal.

    Abstract translation: 目的:提供低噪声电压控制振荡器和消除噪声的方法,通过产生具有与没有附加时钟信号发生器的周期相同的延迟时间的频率信号来自动消除噪声。 构成:压控振荡器(410)产生具有与基于累积信号的周期相同的延迟时间的参考信号。 电压控制延迟单元线路(420)基于延迟控制将从压控振荡器接收的参考频率信号延迟延迟时间,并产生延迟频率信号。 相位比较器(430)将延迟频率信号的相位与参考频率信号的相位进行比较。 累加器(440)连续地累积从相位比较器接收的比较信号,并产生积累信号。

    서브 피드백 루프를 이용한 전압 제어 발진기 및 이를포함하는 아날로그 디지털 변환기
    96.
    发明公开
    서브 피드백 루프를 이용한 전압 제어 발진기 및 이를포함하는 아날로그 디지털 변환기 失效
    使用副反馈环的电压控制振荡器和具有该反馈环的模拟数字转换器

    公开(公告)号:KR1020090021728A

    公开(公告)日:2009-03-04

    申请号:KR1020070086489

    申请日:2007-08-28

    Inventor: 조성환 장태광

    Abstract: A VCO(Voltage Controlled Oscillator) and an analog-digital converter are provided to improve linearity and resolution by using a sub-feedback loop and a body bias voltage. An analog-digital converter includes a VCO(120) and a phase detector(130). The VCO includes a plurality of delay stages and a plurality of sub feedback stages. The plurality of delay stages form a main loop. The plurality of sub feedback stages are connected to the plurality of delay stages. The plurality of sub feedback stages form at least one or more sub feedback loops. The VCO outputs a plurality of oscillation signals from the output terminals of the plurality of delay stages in response to the input signal from the output terminal. The phase detector detects the phase shift amount of the plurality of oscillation signals. The phase detector determines the digital value corresponding to an input signal based on the phase shift amount.

    Abstract translation: 提供VCO(压控振荡器)和模数转换器,以通过使用子反馈回路和体偏置电压来提高线性度和分辨率。 模数转换器包括VCO(120)和相位检测器(130)。 VCO包括多个延迟级和多个子反馈级。 多个延迟级形成主循环。 多个子反馈级连接到多个延迟级。 多个子反馈级形成至少一个或多个子反馈回路。 响应于来自输出端子的输入信号,VCO从多个延迟级的输出端输出多个振荡信号。 相位检测器检测多个振荡信号的相移量。 相位检测器基于相移量确定与输入信号对应的数字值。

    오버샘플링에 의해 해상도를 향상시킨 아날로그-디지털변환방법
    97.
    发明授权
    오버샘플링에 의해 해상도를 향상시킨 아날로그-디지털변환방법 失效
    通过超声波将模拟转换为数字增强分辨率的方法

    公开(公告)号:KR100850777B1

    公开(公告)日:2008-08-06

    申请号:KR1020060117226

    申请日:2006-11-24

    Inventor: 조성환 김재욱

    Abstract: 오버샘플링에 의해 해상도를 향상시킨 아날로그-디지털 변환방법이 개시된다. 본 발명에 의한 아날로그-디지털 변환방법은 기준 클럭의 N(N은 2 이상의 자연수)배의 주파수를 갖는 오버샘플링 클럭을 발생시키는 단계와, 오버샘플링 클럭에 동기하여, 기준 클럭의 매 주기마다 아날로그 입력신호를 M(M은 2 이상의 자연수)개 샘플링 하고 양자화 한 후, M개의 디지털 값으로 변환하는 단계와, M개의 디지털 값 각각에 대한 가중치를 결정하는 단계, 및 M개의 디지털 값과 가중치에 기초하여 하나의 디지털 코드를 결정하는 단계를 포함한다.

    전압 제어 발진기의 이득 측정 방법 및 이를 이용하는주파수 합성기
    98.
    发明授权
    전압 제어 발진기의 이득 측정 방법 및 이를 이용하는주파수 합성기 失效
    使用该方法的VCO和频率合成器的增益估计方法

    公开(公告)号:KR100830899B1

    公开(公告)日:2008-05-22

    申请号:KR1020060089628

    申请日:2006-09-15

    Inventor: 조성환 이준희

    Abstract: 주파수 합성기는 발진기, 메인 루프 및 측정 루프를 포함한다. 발진기는 제어 신호의 크기에 상응하는 주파수를 가지는 발진 신호를 생성한다. 메인 루프는 정상 모드일 때 동작하며, 상기 발진 신호를 피드백받아 제1 기준 신호와 비교하고, 그 비교 결과에 따라 상기 제어 신호를 생성하여 발진기에 제공한다. 측정 루프는 측정 모드일 때 동작하며, 상기 발진 신호를 피드백받아 상기 발진 신호의 주파수를 소정의 크기만큼 차례로 변경시키고, 상기 발진 신호의 주파수의 변경 결과에 따라 변경되는 상기 제어 신호를 발진기에 제공한다.

Patent Agency Ranking