-
-
-
公开(公告)号:KR1020170075632A
公开(公告)日:2017-07-03
申请号:KR1020160091416
申请日:2016-07-19
Applicant: 한국전자통신연구원
Abstract: 본발명의목적은, 하나의송신안테나와적어도두 개의수신안테나를이용하여, 수신안테나로유입되는송신신호를제거할수 있는, 송수신신호분리장치및 방법을제공하는것이다. 이를위해, 본발명에따른송수신신호분리장치는, 송신데이터를무선통신망으로출력하는송신부; 및적어도두 개의수신안테나들을포함하며, 상기송신부로부터전송되는누설송신신호에부여된가중치를이용하여, 상기수신안테나들을통해수신되는무선신호중 상기누설송신신호를제거하는송수신신호분리부를포함한다.
Abstract translation: 本发明的一个目的是提供一种发射和接收信号分离装置和方法,能够通过使用一个发射天线和至少两个接收天线消除流入接收天线的发射信号。 为此,根据本发明的发送/接收信号分离装置包括:发送单元,用于将发送数据输出到无线通信网络; 以及发送和接收信号分离单元,其包括至少两个接收天线并且通过使用对从发送单元发送的泄漏发送信号给予的权重来去除通过接收天线接收到的无线电信号中的泄漏发送信号。
-
公开(公告)号:KR1020170029287A
公开(公告)日:2017-03-15
申请号:KR1020150126439
申请日:2015-09-07
Applicant: 한국전자통신연구원
Abstract: 본발명의실시예에따른반도체소자는반도체기판내에매립된매립산화막; 상기매립산화막상부에양자우물을포함하여형성된진성영역; 상기진성영역에일정거리이격되어형성되는 P형불순물영역및 N형불순물영역을포함할수 있다.
-
公开(公告)号:KR1020160139788A
公开(公告)日:2016-12-07
申请号:KR1020150075308
申请日:2015-05-28
Applicant: 한국전자통신연구원
IPC: H04K3/00
Abstract: 본발명의일 실시예에따른재밍신호처리장치는제 1 제어정보에기초하여송신신호로부터제 1 제거신호를생성하는제 1 필터, 제 2 제어정보에기초하여상기송신신호로부터제 2 제거신호를생성하는제 2 필터, 제 1 재밍신호와상기제 1 제거신호를결합하고, 상기제 1 재밍신호와상기제 1 제거신호의결합으로부터생성되는제 2 재밍신호와상기제 2 제거신호를결합하는결합부, 및상기제 1 재밍신호와상기송신신호를이용하여상기제 1 제어정보를생성하고, 상기제 2 재밍신호와상기송신신호를이용하여상기제 2 제어정보를생성하는제어부를포함할수 있다.
-
公开(公告)号:KR1020150095060A
公开(公告)日:2015-08-20
申请号:KR1020140016123
申请日:2014-02-12
Applicant: 한국전자통신연구원
IPC: H03F3/45
CPC classification number: H03F1/083 , H03F3/45475 , H03F3/45941 , H03F2200/129 , H03F2200/153 , H03F2203/45114 , H03F2203/45424 , H03F2203/45521
Abstract: 본 발명은 입력 차동 신호 및 공통 모드 궤환 신호에 기초하여 생성되는 출력 차동 신호를 출력하기 위한 제 1 및 제 2 출력 단자를 포함하는 제 1 증폭 유닛, 출력 차동 신호에 포함되는 공통 모드 신호를 검출하는 공통 모드 검출 유닛, 검출된 공통 모드 신호 및 기준 신호에 기초하여 생성된 공통 모드 궤환 신호를 출력하기 위한 궤환 신호 출력 단자를 포함하는 제 2 증폭 유닛, 제 1 출력 단자와 궤환 신호 출력 단자 사이에 연결되는 제 1 안정화 유닛, 및 제 2 출력 단자와 궤환 신호 출력 단자 사이에 연결되는 제 2 안정화 유닛을 포함하는 완전 차동 신호 시스템을 제공한다. 본 발명에 따르면, 완전 차동 신호 시스템의 작동이 안정될 수 있다. 나아가, 본 발명에 따르면, 완전 차동 신호 시스템이 안정적으로 작동하면서도 완전 차동 신호 시스템의 성능이 향상될 수 있다.
Abstract translation: 本发明提供的全差分信号系统包括:第一放大单元,包括第一和第二输出端,用于输出基于输入差分信号和公共反馈信号产生的输出差分信号; 共模检测单元,其检测包括在输出差分信号中的共模信号; 第二放大单元,其包括用于输出基于检测到的共模信号和参考信号产生的共模反馈信号的反馈信号输出端; 连接在第一输出端子和反馈信号输出端子之间的第一稳定单元; 以及连接在第二输出端子和反馈信号输出端子之间的第二稳定单元。 根据本发明,可以稳定全差分信号系统的运行。 此外,根据本发明,可以在全差分信号系统稳定运行的同时,提高全差分信号系统的性能。
-
公开(公告)号:KR1020150088472A
公开(公告)日:2015-08-03
申请号:KR1020140008811
申请日:2014-01-24
Applicant: 한국전자통신연구원
IPC: H03F3/24
CPC classification number: H03F3/2171 , H03F1/0244 , H03F3/211
Abstract: 고효율을가지는스위칭전력증폭장치에관한기술이개시된다. 전력증폭장치는복수의입력신호를개별적으로전력증폭하는전력증폭부, 전력증폭부의출력신호들을싱글엔디드신호(single ended signal)로변환하는신호변환부및 싱글엔디드신호를입력신호이전의신호형태로복원하는신호복원부를포함한다.
Abstract translation: 公开了与具有高效率的开关功率放大装置相关的技术。 功率放大装置包括:功率放大单元,其分别放大多个输入信号的功率; 信号转换单元,其将功率放大单元的输出信号转换为单端信号; 以及信号恢复单元,其在输入信号之前恢复单端信号以信号形式。
-
公开(公告)号:KR101445712B1
公开(公告)日:2014-10-01
申请号:KR1020100115711
申请日:2010-11-19
Applicant: 한국전자통신연구원
Abstract: 본 발명은 광대역 무선 통신 시스템에서 단일 위상의 광대역 고주파 신호를 하향 주파수 신호로 변환하는 신호변환장치에 관한 것이다. 본 발명의 실시 예에 따른 신호변환장치는 주파수변환부 및 잡음제거부를 포함한다. 상기 주파수변환부는 입력단을 통해 수신되는 고주파 신호를 국부 발진 주파수 신호에 응답하여 하향 주파수의 출력 신호를 출력하고, 상기 잡음제거부는 상기 주파수변환부의 상기 입력단에 커플링적으로 연결되며, 입력 고주파 신호의 대역을 일정하게 하여 상기 고주파 신호로서 인가하고, 상기 입력단의 기생 커패시터의 커패시턴스를 제거한다.
-
公开(公告)号:KR101440121B1
公开(公告)日:2014-09-12
申请号:KR1020100073055
申请日:2010-07-28
Applicant: 한국전자통신연구원
IPC: H03F1/32
CPC classification number: H03F1/3247 , H03F1/26 , H03F3/24
Abstract: 왜곡 보상 장치, 신호 송신 장치 및 그 방법이 개시된다. 본 발명의 일 실시예에 따른 왜곡 보상 장치는 비선형 장치의 왜곡 보상시에 입력 신호에 부가 신호를 더함에 따라 정확한 왜곡정보를 추출하고, 추출된 왜곡정보를 이용하여 비선형 장치의 비선형적 특성을 선형화한다. 그리고, 신호 송신 장치는 전술한 방식을 통해 선형화된 신호를 외부로 송신한다.
-
公开(公告)号:KR1020140077742A
公开(公告)日:2014-06-24
申请号:KR1020120146851
申请日:2012-12-14
Applicant: 한국전자통신연구원
CPC classification number: H03F1/3247 , H03F3/24 , H03F2200/451
Abstract: The present invention relates to a digital predistortion device which includes a data section selection part for an input signal, a section power amplifier modeling constant outputting part corresponding to the selected section, a part to output the input signal delayed by synchronization with the section power amplifier modeling constant, and a digital predistortion processing part. The implementation and performance of the apparatus are improved by applying a digital predistortion algorithm to each data section. The section is flexibly set and the consumption of a hardware resource is reduced by using only one apparatus.
Abstract translation: 数字预失真装置技术领域本发明涉及一种数字预失真装置,其包括用于输入信号的数据部分选择部分,对应于所选部分的部分功率放大器建模常数输出部分,输出与部分功率放大器同步延迟的输入信号的部分 建模常数和数字预失真处理部分。 通过对每个数据部分应用数字预失真算法来改进装置的实现和性能。 该部分被灵活设置,并且通过仅使用一个设备来减少硬件资源的消耗。
-
-
-
-
-
-
-
-
-