교통 사고 알림 방법, 장치 및 시스템
    131.
    发明公开
    교통 사고 알림 방법, 장치 및 시스템 无效
    用于通知交通事故的系统,装置和方法

    公开(公告)号:KR1020080052310A

    公开(公告)日:2008-06-11

    申请号:KR1020070091961

    申请日:2007-09-11

    CPC classification number: G08B25/10 G01C21/36 G01D9/00 G08B21/10 G08C17/02

    Abstract: A system, an apparatus, and a method for informing a traffic accident are provided to process quickly a car accident by automatically originating a call to an accident processing center when a traffic accident occurs. An impact sensing unit(100) is installed in a vehicle and outputs impact data sensed in the vehicle. A GPS navigation unit(110) transmits data to the impact sensing unit. A mobile communication terminal(120) transmits the data to the GPS navigation. The GPS navigation includes an accident determination unit(113) for determining a car accident on the basis of the impact data received from the impact sensing unit, and a traveling information collection unit(115) for collecting vehicle traveling information according to a determining result of the accident determination unit and outputting the vehicle traveling information to the mobile communication terminal. The mobile communication terminal includes an accident processing unit(123) for outputting the vehicle traveling information received from the GPS navigation to an accident center server.

    Abstract translation: 提供用于通知交通事故的系统,装置和方法,用于在发生交通事故时通过自动发起对事故处理中心的呼叫来快速处理车祸。 冲击检测单元(100)安装在车辆中并输出在车辆中感测到的冲击数据。 GPS导航单元(110)向冲击感测单元发送数据。 移动通信终端(120)将数据发送到GPS导航。 GPS导航包括:用于根据从冲击感测单元接收到的冲击数据来确定车祸的事故判定单元(113);以及行驶信息收集单元(115),其根据确定结果 事故判定单元,并将车辆行驶信息输出到移动通信终端。 移动通信终端包括用于将从GPS导航接收的车辆旅行信息输出到事故中心服务器的事故处理单元(123)。

    IPv6 공격 패킷 탐지장치 및 방법
    132.
    发明授权
    IPv6 공격 패킷 탐지장치 및 방법 有权
    用于检测IPV6中攻击分组的装置和方法

    公开(公告)号:KR100818307B1

    公开(公告)日:2008-04-01

    申请号:KR1020060121834

    申请日:2006-12-04

    CPC classification number: H04L63/1416 H04L63/0263 H04L69/16 H04L69/163

    Abstract: An apparatus and a method for detecting IPv6 attack packets are provided to detect and cope with the attack of IPv6 packets by judging the attack possibility of IPv6 packets and tunneling packets and intercepting or deleting packets having some possibility of making an attack. An apparatus for detecting IPv6 attack packets comprises a control part(400), a preprocessing part(100), an attack judgment part(200) and a packet processing part(300) and a traffic information storage part(500). The control part establishes attack judgment rules and attack packet processing rules, and controls the operations of the attack judgment part and the packet processing part by using the traffic information of attack packet stored at the traffic information storage part. The preprocessing part decodes IPv6 packets and tunneling packets and classifies the decoded packets according to payload and header structures. Using the classified packet information, the attack judgment part judges the attack possibility of each packet according to the established attack judgment rules, and detects an attack by using the vulnerability of IPv6 protocol. Based on a judgment result from the attack judgment part and the attack packet processing rules, the packet processing part intercepts, deletes or forwards packets or creates intrusion detection information.

    Abstract translation: 提供一种检测IPv6攻击报文的装置和方法,通过判断IPv6报文的攻击可能性和隧道报文,拦截或删除具有一定攻击可能性的报文,来检测和处理IPv6报文的攻击。 一种用于检测IPv6攻击分组的装置,包括控制部分(400),预处理部分(100),攻击判断部分(200)和分组处理部分(300)和交通信息存储部分(500)。 控制部分通过使用存储在交通信息存储部分的攻击包的交通信息来建立攻击判断规则和攻击包处理规则,并且控制攻击判断部分和包处理部分的操作。 预处理部分解码IPv6报文和隧道报文,根据有效载荷和报头结构对解码后的报文进行分类。 使用分类的分组信息,攻击判断部分根据已建立的攻击判断规则判断每个分组的攻击可能性,并通过使用IPv6协议的漏洞来检测攻击。 根据攻击判断部分的判断结果和攻击包处理规则,包处理部分截取,删除或转发数据包或创建入侵检测信息。

    DC 옵셋성분이 제거되고 비대칭성이 개선된 트랜스컨덕터
    133.
    发明授权
    DC 옵셋성분이 제거되고 비대칭성이 개선된 트랜스컨덕터 失效
    具有DC偏移消除和低失配的运算跨导放大器

    公开(公告)号:KR100687706B1

    公开(公告)日:2007-02-27

    申请号:KR1020030097756

    申请日:2003-12-26

    Inventor: 김영호 박문양

    Abstract: 본 발명은 신호의 DC옵셋성분이 제거되고 비대칭성이 개선되는 트랜스컨덕터에 관한 것이다. 간단한 회로구성의 증폭기들과 공통모드제어 DC옵셋제거회로에 의해서 상기 목적은 달성된다. 본 발명의 트랜스컨덕터는, 이전단에서 발생된 DC옵셋신호나 설계회로의 비대칭성으로 인한 신호의 비대칭으로 때문에 입출력노드에 걸리는 DC전압이 안정화되지 않고 과포화상태를 만들기 때문에 신호왜곡을 초래하거나 회로 오동작을 유발하게 된다. 이를 방지하기 위하여 본 DC옵셋 영향이 작은 트랜스컨덕터는 입출력 전압을 입력받아 전류공급과 출력DC값을 일정한 값으로 안정화하는 공통모드제어 DC옵셋제거회로부 트랜스컨덕터 회로내 비대칭성을 줄이고 출력저항 증가를 목적으로 하는 제1증폭부, 제2증폭부를 포함하는 것을 특징으로 한다.
    OTA, 고선형, 고출력저항, DC옵셋전압, 비대칭성

    TCAM 엔트리 생성 및 검색 방법과 그 장치
    134.
    发明授权
    TCAM 엔트리 생성 및 검색 방법과 그 장치 失效
    TCAM엔트리생성및법방법과그장치

    公开(公告)号:KR100651743B1

    公开(公告)日:2006-12-01

    申请号:KR1020050101350

    申请日:2005-10-26

    Abstract: A method and an apparatus for generating and searching TCAM entry are provided to execute full-matching search and range search, using a single TCAM entry by configuring the single TCAM entry to be combined with a full-matching value by replacing a range with a specific bit. According to a method for generating a TCAM(Ternary Content Addressable Memory) entry(100) consisting of upper m bits for range search and lower n bits for full-matching search, it is judged whether an entry to be added is a range search entry(102) or a full-matching search entry(104). If the added entry is for range search, a new range item is added; the bit index corresponding to the added range item is set as the value of the upper m bits, which is defined by a range table(110), and the lower n bits are set as 'don't care bit'(x); and a new TCAM entry consisting of (m+n) bits is added to a TCAM table. If the entry is for full-matching search, the upper m bits are set as '0' and the lower n bits are set as the value of the added entry.

    Abstract translation: 提供通过配置单TCAM条目来执行全匹配搜索和范围搜索,使用单个TCAM条目的方法,以及用于产生和搜索TCAM条目的装置与全匹配值被组合由具有特定取代的范围 位。 根据用于产生TCAM(三态内容可寻址存储器)条目(100),包括用于范围搜索高m位和用于全匹配搜索较低n位的方法,它被判断为加到的条目是否是一个范围搜索条目 (102)或全匹配搜索条目(104)。 如果添加的条目用于范围搜索,则添加新的范围条目; 将对应于所添加的范围项目的比特索引设置为由范围表(110)定义的高m位的值,并且将低n位设置为“不关心比特”(x);并且, 并且将由(m + n)个比特组成的新的TCAM条目添加到TCAM表中。 如果条目用于完全匹配搜索,则高位m位设置为'0',低位n位设置为添加条目的值。

    보안 라우터 시스템 및 그 시스템에 접속하는 사용자에대한 인증 방법
    135.
    发明公开
    보안 라우터 시스템 및 그 시스템에 접속하는 사용자에대한 인증 방법 无效
    安全路由器系统和验证连接系统用户的方法

    公开(公告)号:KR1020060044049A

    公开(公告)日:2006-05-16

    申请号:KR1020040091838

    申请日:2004-11-11

    CPC classification number: H04L9/3226 H04L63/083 H04L63/1416

    Abstract: 본 발명은 보안 라우터 시스템 및 그 시스템에 접속하는 사용자에 대한 인증 방법을 개시한다.
    본 발명에 의하면, 네트워크 보안 기능을 제공하는 보안 라우터 시스템에 있어서, 패킷의 입출력을 담당하는 물리 링크 포트, 물리 링크 포트로 패킷을 송수신하고, MAC 프레임을 생성하는 물리 계층 정합부, 물리 계층 정합부를 통해 입력되는 패킷의 전송 경로를 설정하고, 라우팅 프로토콜을 처리하는 라우팅 처리부, 목적지 주소로 패킷을 전달하는 패킷 포워딩부, 입력되는 패킷을 패킷 분류 기준에 의하여 분류하고, 해당 패킷이 외부로부터의 공격에 해당하는 지를 판별하는 침입 탐지부 및 라우터로의 접속시 사용자의 적합 여부를 판별하는 사용자 인증부를 구비하는 네트워크 프로세서를 포함하여, 종래의 방화벽 또는 침입 탐지 시스템을 별도로 구축할 때보다 보안을 유지하면서도 네트워크를 구축하는 비용이 절감되는 장점이 있으며, 각 라우 터마다 네트워크 보안 기능을 수행함으로서 유해 트래픽의 조기 차단이 가능하여 전체 네트워크의 신뢰성과 안전성이 향상되는 장점이 있다.

    트라이오드영역형 트랜스컨덕터의 고선형과 저왜곡화 방법및 이를 적용한 트라이오드영역형 트랜스컨덕터 회로
    136.
    发明公开
    트라이오드영역형 트랜스컨덕터의 고선형과 저왜곡화 방법및 이를 적용한 트라이오드영역형 트랜스컨덕터 회로 无效
    用于获得三角型晶体管中的高线性和低失真特性的方法及其应用的三角型晶体管电路

    公开(公告)号:KR1020050026668A

    公开(公告)日:2005-03-15

    申请号:KR1020030063402

    申请日:2003-09-09

    Inventor: 김영호 박문양

    CPC classification number: H03F1/3211 H03F2200/331

    Abstract: A high linearity and low distortion method of a triode region type transconductor and a triode region type transconductor circuit adopting the high linearity and low distortion method are provided to reduce signal distortion by maintaining a constant transconductance in a linear region through MOS(Metal Oxide Semiconductor) transistors connected to each other through their source terminals. A first transconductor circuit is comprised of a first MOS transistor(M1), a third MOS transistor(M3) connected in serial to the first MOS transistor(M1), a first current source(514) connected to the third MOS transistor(M3), and a first resistor arranged between the first MOS transistor(M1) and a ground. The first MOS transistor(M1) operates in a triode region by an input voltage inputted through a gate terminal. A second transconductor circuit is comprised of a second MOS transistor(M2), a fourth MOS transistor(M4) connected in serial to the second MOS transistor(M2), a second current source(524) connected to the fourth MOS transistor(M4), and a second resistor arranged between the second MOS transistor(M2) and a ground. The second MOS transistor(M2) operates in the triode region by an input voltage inputted from a gate terminal.

    Abstract translation: 提供采用高线性和低失真方法的三极管型跨导体和三极管型跨导体电路的高线性度和低失真方法,以通过MOS(金属氧化物半导体)在线性区域中保持恒定的跨导来减少信号失真, 晶体管通过其源极端子彼此连接。 第一跨导电路包括与第一MOS晶体管(M1)串联连接的第一MOS晶体管(M1),第三MOS晶体管(M3),连接到第三MOS晶体管(M3)的第一电流源(514) 以及布置在第一MOS晶体管(M1)和地之间的第一电阻器。 第一MOS晶体管(M1)通过通过栅极端子输入的输入电压在三极管区域中工作。 第二跨导电路包括与第二MOS晶体管(M2)串联连接的第二MOS晶体管(M2),第四MOS晶体管(M4),连接到第四MOS晶体管(M4)的第二电流源(524) 以及布置在第二MOS晶体管(M2)和地之间的第二电阻器。 第二MOS晶体管(M2)通过从栅极端子输入的输入电压在三极管区域中工作。

    연속시간 필터의 자동튜닝장치
    137.
    发明授权
    연속시간 필터의 자동튜닝장치 失效
    연속시간필터의자동튜닝장치

    公开(公告)号:KR100440634B1

    公开(公告)日:2004-07-19

    申请号:KR1020020054211

    申请日:2002-09-09

    Inventor: 김영호 유현규

    Abstract: PURPOSE: An automatic tuning system of a continues time filter is provided to implement a reliable filter by maintaining a constant conductance value since the changed value matches with the external stable clock through a phase locked loop. CONSTITUTION: An automatic tuning system of a continuous time filter includes a voltage controlled oscillator. The apparatus utilizes a phase locked loop provided with a phase and frequency detector, a charge pump, a low band pass filter and a voltage controlled oscillator. The voltage controlled oscillator includes an input voltage control block(300), a transconductor(304), a plurality of capacitors(306), a comparator(308) and a signal shaping block(310). The input voltage control block(300) performs a switching so as to alternatively input the first and the second input voltages to the first plus input terminal and the first minus input terminal. The transconductor(304) generates a differential voltage through the plus output terminal and the minus output terminal in response to the voltage difference of the first input voltage and the second input voltage. The plurality of capacitors(306) generates an integral voltages by charging the charges with receiving the differential output current. The comparator(308) compares the sizes of the integrated voltage and generates the input voltage control signal based on the compared result. And, the signal shaping block(310) makes the input voltage control signal a predetermined shape and outputs the control signal to the input voltage control block(300).

    Abstract translation: 目的:提供持续时间滤波器的自动调谐系统,通过保持恒定的电导值实现可靠的滤波器,因为改变的值通过锁相环与外部稳定时钟相匹配。 构成:连续时间滤波器的自动调谐系统包括压控振荡器。 该装置利用一个带有相位和频率检测器的锁相环,一个电荷泵,一个低通滤波器和一个压控振荡器。 压控振荡器包括输入电压控制块(300),跨导器(304),多个电容器(306),比较器(308)和信号整形块(310)。 输入电压控制块(300)执行切换,以交替地将第一和第二输入电压输入到第一正输入端子和第一负输入端子。 响应于第一输入电压和第二输入电压的电压差,跨导体(304)通过正输出端子和负输出端子生成差分电压。 多个电容器(306)通过对接收差动输出电流的电荷进行充电来生成积分电压。 比较器(308)比较积分电压的大小并基于比较结果产生输入电压控制信号。 并且,信号整形块(310)使输入电压控制信号成为预定形状,并将控制信号输出到输入电压控制块(300)。

    파일 레벨 스트라이핑 장치 및 방법
    138.
    发明公开
    파일 레벨 스트라이핑 장치 및 방법 失效
    用于划分文件级别的装置和方法

    公开(公告)号:KR1020040047104A

    公开(公告)日:2004-06-05

    申请号:KR1020020075192

    申请日:2002-11-29

    CPC classification number: G06F3/0643 G06F3/0611 G06F3/0689

    Abstract: PURPOSE: A device and a method for striping a file level are provided to make a volume manager and a file system distribute/store each file data to more than two disks. CONSTITUTION: A plurality of disks(400) actually storing information are accessed through a physical block number. The volume manager(300) forms one large logical volume(200) by logically connecting the disks and records/manages the information need for managing the logical volume to the disks. The file system(100) recognizes the logical volume provided from the volume manager as one storage device. After generating the file on the logical volume, the file system applies a logical block number to the logical volume in order to perform the input/output for the generated file.

    Abstract translation: 目的:提供一种用于条带化文件级别的设备和方法,以使卷管理器和文件系统将每个文件数据分发/存储到两个以上的磁盘。 构成:通过物理块号访问实际存储信息的多个盘(400)。 卷管理器(300)通过逻辑地连接磁盘形成一个大的逻辑卷(200),并将管理逻辑卷所需的信息记录/管理到磁盘。 文件系统(100)将从卷管理器提供的逻辑卷识别为一个存储设备。 在逻辑卷上生成文件之后,文件系统将逻辑块号应用于逻辑卷,以便为生成的文件执行输入/输出。

    고속 동기를 갖는 위상동기루프
    139.
    发明授权
    고속 동기를 갖는 위상동기루프 失效
    锁相环与快速同步

    公开(公告)号:KR100358118B1

    公开(公告)日:2002-10-25

    申请号:KR1020000031315

    申请日:2000-06-08

    Abstract: 본 발명은 위상동기루프에 관한 것으로 고속동작 및 동기시간 단축에 적합한 PFD회로와 루프대역폭을 가변적으로 조절하여 동기시간 단축을 가능케하는 위상동기루프 시스템구성 방식에 관한 발명이다. 본 발명의 PFD는 종래의 PFD회로와 비교하여 좁은 데드존영역을 가지므로 위상잡음 및 지터특성이 개선되며 구조가 단순하고 전력소모가 작다. 또한, 본 발명의 위상동기루프는 주파수 및 위상이 짧은 시간안에 동기되기 위하여 조절 저항을 사용하였으며 이로 인해 폴, 제로가 가변되어 루프대역폭이 조절된다. 이를 달성하기 위하여 본 발명은 외부로부터의 입력주파수 신호와 위상동기루프의 피드백주파수 신호의 위상과 주파수를 비교하기 위한 위상주파수검출기; 상기 위상주파수검출기의 출력신호의 위상차 및 주파수 차이를 입력받아 스위칭 동작을 통해 전류의 충방전 동작을 수행하기 위한 전하 펌프; 상기 위상주파수검출기의 출력신호를 입력받아 필터의 저항값을 조절하기 위한 필터제어부; 상기 필터제어부의 제어를 받아 상기 전하 펌프로부터 출력되는 전류신호를 전압신호로 변환하기 위한 필터; 상기 전하 펌프의 변환된 전압신호를 입력받아 주파수로 변환하여 출력하기 위한 전압제어발진기; 및 상기 전압제어발진기의 출력주파수를 입력받아 주파수를 분주하기 위한 분주기를 포함하는 위상동기루프에 있어서, 상기 필터제어부는 상기 위상주파수검출기에서 출력되는 제1 출력신호와 제2 출력신호의 논리상태값이 서로 다른 경우에만 상기 필터의 저항값이 작아지도록 제어함으로써 상기 위상주파수검출기와 상기 필터제어부가 상기 입력주파수와 상기 피드백주파수간의 주파수차가 있으면 상기 필터의 대역폭을 증가시키고, 상기 주파수차가 없으면 상기 필터의 대역폭을 감소시키는 것을 특징으로 한다.

    고속 동기를 갖는 위상동기루프
    140.
    发明公开
    고속 동기를 갖는 위상동기루프 失效
    具有高速同步的相位锁定环

    公开(公告)号:KR1020010111155A

    公开(公告)日:2001-12-17

    申请号:KR1020000031315

    申请日:2000-06-08

    CPC classification number: H03L7/107 H03D13/004 H03L7/0891 H03L7/095 H03L7/18

    Abstract: 본 발명은 반도체장치의 위상동기루프에 관한 것으로 고속주파수의 비교 검출능력이 우수하고, 저전력 및 스퓨리어스톤 제거와 위상잡음 및 지터특성을 개선하기 위하여 짧은 데드존(dead zone)영역을 갖는 위상주파수검출기(PFD)를 제공하는데 그 목적이 있다. 또한, 위상동기루프 시스템의 주파수 및 위상이 짧은 시간안에 동기되기 위하여 추가회로 사용없이 주파수가 다른 경우에는 주파수 검출 기능을 강화한 위상동기루프를 제공하는데 그 목적이 있다. 이를 위하여 본 발명은 위상동기루프 시스템에 있어서, 외부로부터의 입력주파수 신호와 위상동기루프의 피드백주파수 신호의 위상과 주파수를 비교하기 위한 위상주파수검출기; 상기 위상주파수검출기의 출력신호의 위상차 및 주파수 차이를 입력받아 충전 동작을 수행하기 위한 전하 펌프; 상기 위상주파수검출기의 출력신호를 입력받아 필터의 저항값을 조절하기 위한 필터제어부; 상기 필터제어부의 제어를 받아 상기 전하 펌프로부터 출력되는 전류신호를 전압신호로 변환하기 위한 필터; 상기 전하 펌프의 변환된 전압신호를 입력받아 주파수로 변환하여 출력하기 위한 전압제어발진기; 및 상기 전압제어발진기의 출력주파수를 입력받아 주파수를 분주하기 위한 분주기를 포함하여 이루어진다.

Patent Agency Ranking