-
公开(公告)号:BR112013029425B1
公开(公告)日:2022-03-29
申请号:BR112013029425
申请日:2012-06-28
Applicant: PANASONIC CORP , PANASONIC IP CORP AMERICA , SUN PATENT TRUST
Inventor: SASAI HISAO , TANIKAWA KYOKO , NISHI TAKAHIRO , MATSUNOBU TORU , SUGIO TOSHIYASU , SHIBAHARA YOUJI
IPC: H04N19/105 , H04N19/147 , H04N19/176 , H04N19/52 , H04N19/573 , H04N19/593 , H04N19/70 , H04N19/96
Abstract: método de decodificação de imagem, método de codificação de imagem, dispositivo de decodificação de imagem, dispositivo de codificação de imagem, e dispositivo de codificação/decodificação de imagem. a presente invenção refere-se a um método de decodificação de imagem para decodificação, bloco por bloco, de dados de imagem incluídos em uma corrente de bits codificada inclui: a obtenção de um número fixo de candidatos à mistura, cada um dos quais é um conjunto de candidatos de uma direção de previsão, um vetor de movimento, e um índice de imagem de referência que devem ser referidos na decodificação de um bloco atual; e obtenção, a partir da corente de bits codificada, um índice para identificação de um candidato à mistura para o bloco atual, onde o número fixo de candidatos à mistura inclui: um ou mais primeiros candidatos, cada um derivado com base em uma direção de previsão, um vetor de movimento, e um índice de imagem de referência que foram utilizados para decodificação de um bloco vizinho espacialmente ou temporalmente vizinho ao bloco atual; e um ou mais segundos candidatos possuindo um número predeterminado fixo. o número fixo é superior a ou igual a dois.
-
公开(公告)号:BR112013004435B1
公开(公告)日:2022-03-29
申请号:BR112013004435
申请日:2012-01-12
Applicant: PANASONIC CORP , PANASONIC IP CORP AMERICA , SUN PATENT TRUST
Inventor: SASAI HISAO , NISHI TAKAHIRO , SUGIO TOSHIYASU , SHIBAHARA YOUJI
IPC: H04N19/172 , H04N19/174 , H04N19/187 , H04N19/31 , H04N19/423 , H04N19/44 , H04N19/50
Abstract: método de codificação de imagem, método de decodificação de imagem, método de gerenciamento de memória, aparelho de codificação de imagem, aparelho de decodificação de imagem, aparelho de gerenciamento de memória, e aparelho de codificação e decodificação de imagem. a presente invenção refere-se a um método de codificação de imagem que permite a redução das cargas de processamento. quando as figuras incluídas em um sinal de vídeo são classificadas em camadas de maneira a pertencerem às suas respectivas camadas, uma figura que pertence à segunda camada que está localizada em uma faixa restrita de acordo com a primeira camada a qual pertence uma figura corrente a ser codificada que é uma das figuras, é consultada como uma figura de referência para a figura corrente (s10), e a figura corrente é codificada com base na figura de referência (s11).
-
133.
公开(公告)号:BR122021025024A2
公开(公告)日:2022-03-15
申请号:BR122021025024
申请日:2020-05-20
Applicant: PANASONIC IP CORP AMERICA
Inventor: ABE KIYOFUMI , TOMA TADAMASA , NISHI TAKAHIRO , DRUGEON VIRGINIE , KATO YUSUKE
IPC: H04N19/70
Abstract: método de codificação, método de decodificação e mídia legível por computador não transitória. a presente invenção refere-se a um conjunto de circuitos (160) de um codificador (100) que é configurado para codificar uma imagem de acordo com uma estrutura de codificação, incluindo uma figura de ponto de acesso aleatório intra (irap), figura dianteiras a serem emitidas antes da figura de irap na ordem de emissão e figuras traseiras a serem emitidas após a figura de irap na ordem de emissão. quando a imagem é codificada, o conjunto de circuitos (160) codifica, de acordo com uma sinalização em um fluxo de bits, no máximo uma figura traseira entre as figuras traseiras antes de codificar as figuras dianteiras na ordem de codificação, e codifica as figuras traseiras diferentes de, no máximo, uma figura traseira após codificação das figuras dianteiras na ordem de codificação. a sinalização indica se uma imagem de cada uma das unidades de acesso no fluxo de bits é uma figura de campo. o conjunto de circuitos (160) codifica no máximo uma figura traseira antes de codificar as figuras dianteiras na ordem de codificação quando a sinalização indica que a figura é uma figura de campo.
-
公开(公告)号:SG11202112656UA
公开(公告)日:2021-12-30
申请号:SG11202112656U
申请日:2020-06-15
Applicant: PANASONIC IP CORP AMERICA
Inventor: TOMA TADAMASA , NISHI TAKAHIRO , ABE KIYOFUMI , KATO YUSUKE
IPC: H04N19/577
Abstract: An encoder (100) includes circuitry and memory connected to the circuitry. The circuitry, in operation: derives, as a first parameter, a total sum of absolute values of sums of horizontal gradient values respectively for pairs of relative pixel positions; derives, as a second parameter, a total sum of absolute values of sums of vertical gradient values respectively for the pairs of relative pixel positions; derives, as a third parameter, a total sum of horizontal-related pixel difference values respectively for the pairs of relative pixel positions; derives, as a fourth parameter, a total sum of vertical-related pixel difference values respectively for the pairs of relative pixel positions; derives, as a fifth parameter, a total sum of vertical-related sums of horizontal gradient values respectively for the pairs of relative pixel positions; and generates a prediction image to be used to encode the current block using the first, second, third, fourth, and fifth parameters.
-
公开(公告)号:SG11202111094YA
公开(公告)日:2021-11-29
申请号:SG11202111094Y
申请日:2020-04-16
Applicant: PANASONIC IP CORP AMERICA
Inventor: TOMA TADAMASA , NISHI TAKAHIRO , ABE KIYOFUMI , KATO YUSUKE
IPC: H04N19/159 , H04N19/12 , H04N19/176
Abstract: An encoder (100) includes: circuitry (160); and memory (162) coupled to the circuitry (160). In operation, the circuitry (160): derives a prediction error of the image by subtracting, from the image, a prediction image generated using intra prediction or inter prediction; performs primary transform on the prediction error, and performs secondary transform on a result of the primary transform; performs quantization on a result of the secondary transform; and encodes a result of the quantization as data of the image. In the performing of the secondary transform, when a matrix weighted intra prediction included in the intra prediction and having prediction modes is used, the circuitry (160) uses, as a transform set for the secondary transform, a common transform set shared among the prediction modes. The matrix weighted intra prediction generates the prediction image by performing matrix calculation on a pixel sequence obtained from pixel values of surrounding pixels of a current block, and the transform set for the secondary transform is applied to primary transform coefficients obtained from the result of the primary transform.
-
公开(公告)号:BR112013002448B1
公开(公告)日:2021-08-31
申请号:BR112013002448
申请日:2011-12-27
Applicant: PANASONIC CORP , PANASONIC IP CORP AMERICA , SUN PATENT TRUST
Inventor: SASAI HISAO , NISHI TAKAHIRO , SUGIO TOSHIYASU , SHIBAHARA YOUJI
IPC: H04N19/105 , H04N19/107 , H04N19/137 , H04N19/172 , H04N19/176 , H04N19/46 , H04N19/56 , H04N19/567 , H04N19/573 , H04N19/577 , H04N19/58 , H04N19/61 , H04N19/94
Abstract: método de codificação de imagem, método de decodificação de imagem, aparelho de codificação de imagem, aparelho de decodificação de imagem, e aparelho de codificação e decodificação de imagem. a presente invenção refere-se a um método de codificação de imagem que inclui: adicionar, a uma lista de candidatos, um primeiro vetor de movimento adjacente como um candidato a um vetor de movimento predito a ser usado para codificar o vetor de movimento corrente (s701); selecionar o vetor de movimento predito da lista de candidatos (s702); e codificar o vetor de movimento corrente (s), em que, na adição (s701), o primeiro vetor de movimento adjacente indicando uma posição em uma primeira imagem de referência incluída em uma primeira lista de imagens de referência é adicionando à lista de candidatos ao vetor de movimento corrente indicando uma posição em uma segunda imagem de referência incluída em uma segunda lista de imagens de referência.
-
公开(公告)号:MX2021004194A
公开(公告)日:2021-05-27
申请号:MX2021004194
申请日:2019-12-06
Applicant: PANASONIC IP CORP AMERICA
Inventor: KATO YUSUKE , TOMA TADAMASA , NISHI TAKAHIRO , ABE KIYOFUMI
IPC: H04N19/70
Abstract: Un codificador (100) incluye la circuitería (160) y la memoria (162) acoplada a la circuitería (160), en la cual, en operación, la circuitería (160): divide una imagen actual para codificarla en dos o más mosaicos; codifica la imagen actual realizando la codificación sobre una base de rebanada, siendo la rebanada de forma rectangular y constituida por uno o más mosaicos o una parte de un mosaico obtenido por la división; y en la codificación de la imagen actual, excluye, de la información de encabezado, la información sobre una región ocupada por una rebanada ubicada en la esquina inferior derecha de la imagen actual.
-
公开(公告)号:CA3153767A1
公开(公告)日:2021-04-01
申请号:CA3153767
申请日:2020-07-03
Applicant: PANASONIC IP CORP AMERICA
Inventor: KATO YUSUKE , ABE KIYOFUMI , TOMA TADAMASA , NISHI TAKAHIRO
IPC: H04N19/13 , H04N19/157 , H04N19/18
Abstract: An encoding device (100) is provided with a circuit and a memory connected to the circuit, wherein the circuit, in operation, limits the number of times of processing of context adaptive encoding and encodes blocks of an image. In encoding of each of the blocks, in a case where the number of times of processing is in a limitation range of the number of times of processing, a coefficient information flag indicating an attribute of a coefficient included in the block is encoded. In encoding of the block, in a case where orthogonal transform is not applied to the block, when the coefficient information flag is encoded, transform processing is performed for transforming a coefficient value by using a value determined by using a peripheral coefficient that is a coefficient at the periphery of the position of a coefficient in the block, and the coefficient value after the transform processing is encoded by using the coefficient information flag encoded by the context adaptive encoding, whereas when the coefficient information flag is not encoded, the transform processing is not performed and the coefficient value is encoded by Golomb-Rice encoding.
-
公开(公告)号:SG11202100230PA
公开(公告)日:2021-02-25
申请号:SG11202100230P
申请日:2019-07-05
Applicant: PANASONIC IP CORP AMERICA
Inventor: LI JING YA , LIM CHONG SOON , SHASHIDHAR SUGHOSH PAVAN , LIAO RU LING , SUN HAI WEI , TEO HAN BOON , ABE KIYOFUMI , TOMA TADAMASA , NISHI TAKAHIRO
IPC: H04N19/52
Abstract: An encoder (100) includes circuitry (160) and memory (162) connected to the circuitry (160). In operation, the circuitry (160): selects a first table to be used for a current partition to be encoded in an image of a video, from among tables that are used to correct a base motion vector in a predetermined direction using a correction value specified by an index, the tables including correction values having varying differences between indexes; writes a parameter indicating a first index to be selected from among indexes included in the first table; and encodes the current partition using the base motion vector corrected using a correction value specified by the first index.
-
140.
公开(公告)号:MX2020013276A
公开(公告)日:2021-02-22
申请号:MX2020013276
申请日:2020-01-08
Applicant: PANASONIC IP CORP AMERICA
Inventor: TOMA TADAMASA , NISHI TAKAHIRO , OHKAWA MASATO , SAITOU HIDEO , ABE KIYOFUMI , KANOH RYUICHI
IPC: H04N19/12 , H04N19/124 , H04N19/157 , H04N19/176 , H04N19/18 , H04N19/625
Abstract: Se proporciona un codificador (100) que codifica un bloque actual en una imagen que incluye circuitaje y memoria. Usando la memoria, el circuitaje: realiza una primera transformada sobre una señal residual del bloque actual usando una base de primera transformada para generar coeficientes de primera transformada; y realiza una segunda transformada sobre los coeficientes de primera transformada usando una base de segunda transformada para generar coeficientes de segunda transformada y cuantificar los coeficientes de segunda transformada, cuando la base de primera transformada es la misma que una base de transformada predeterminada; y cuantifica los coeficientes de primera transformada sin realizar la segunda transformada cuando la base de primera transformada es diferente de la base de transformada predeterminada.
-
-
-
-
-
-
-
-
-