-
公开(公告)号:KR20210008482A
公开(公告)日:2021-01-22
申请号:KR20207032454
申请日:2019-05-14
Applicant: PANASONIC IP CORP AMERICA
Inventor: LIM CHONG SOON , SUN HAI WEI , SHASHIDHAR SUGHOSH PAVAN , TEO HAN BOON , LIAO RU LING , LI JING YA , TOMA TADAMASA , NISHI TAKAHIRO , ABE KIYOFUMI , KANOH RYUICHI
IPC: H04N19/52 , H04N19/105 , H04N19/119 , H04N19/184 , H04N19/70
Abstract: 부호화장치(100)는, 회로(160)와, 메모리(162)를구비하고, 회로(160)는, 메모리(162)를이용하여, 제1 파티션의제1 움직임벡터에대한복수의후보를포함하는리스트이며, 당해리스트의최대리스트사이즈및 당해리스트에포함되는복수의후보의순서중 적어도한쪽이, 제1 파티션의파티션사이즈및 파티션형상중 적어도한쪽에의존하는리스트를생성하는단계와, 리스트에포함되는복수의후보중에서제1 움직임벡터를선택하는단계와, 최대리스트사이즈에의거하여, 리스트에포함되는복수의후보중 제1 움직임벡터를가리키는인덱스를비트스트림으로부호화하는단계와, 제1 움직임벡터를이용하여제1 파티션의예측화상을생성하는단계를행한다.
-
公开(公告)号:KR20200133813A
公开(公告)日:2020-11-30
申请号:KR20207032950
申请日:2019-05-09
Applicant: PANASONIC IP CORP AMERICA
Inventor: TOMA TADAMASA , NISHI TAKAHIRO , ABE KIYOFUMI , KANOH RYUICHI , LIM CHONG SOON , SHASHIDHAR SUGHOSH PAVAN , LIAO RU LING , SUN HAI WEI , TEO HAN BOON , LI JING YA
IPC: H04N19/119 , H04N19/176 , H04N19/42 , H04N19/70
Abstract: 요약서부호화장치(100)는, 분할타입을정의한블록분할모드를 1개또는복수조합한블록분할모드세트를이용하여복수의블록으로분할하고, 블록분할모드세트는, 제1 블록을분할하기위한분할방향과분할수를정의한제1 블록분할모드와, 제1 블록의분할후에얻어진블록중 하나인제2 블록을분할하기위한분할방향과분할수를정의한제2 블록분할모드로이루어지고, 제1 블록분할모드의분할수가 3이고, 제2 블록이, 제1 블록의분할후에얻어진블록중 중앙의블록이며, 또한, 제2 블록분할모드의분할방향이, 제1 블록분할모드의분할방향과같은경우, 제2 블록분할모드는분할수가 3인블록분할모드만을포함한다.
-
公开(公告)号:WO2018092870A1
公开(公告)日:2018-05-24
申请号:PCT/JP2017041423
申请日:2017-11-17
Applicant: PANASONIC IP CORP AMERICA
Inventor: LIM CHONG SOON , SUN HAI WEI , SHASHIDHAR SUGHOSH PAVAN , TEO HAN BOON , LIAO RU LING , NISHI TAKAHIRO , TOMA TADAMASA
IPC: H04N19/119 , H04N19/463
Abstract: A coding device that codes image blocks. The coding device comprises a processor and memory that is connected to the processor. The processor uses the memory to initialize block segmentation information (S5001). If the initialized block segmentation information is used, a block is segmented into a plurality of sub-blocks for a first geometry set. Then the processor writes a parameter into a bit stream (S5002) and uses the written parameter to correct the initialized block segmentation information to produce corrected block segmentation information (S5003). If the corrected block segmentation information is used, the block is segmented into a plurality of sub-blocks for a geometry set that is different from the first geometry set. Then the processor uses the corrected block segmentation information to correct the geometry of the plurality of sub-blocks (S5004). Then the processor codes the sub-blocks included in the plurality of sub-blocks using coding processing that includes transform processing and/or prediction processing (S5005).
-
公开(公告)号:ES2954064T3
公开(公告)日:2023-11-20
申请号:ES19808240
申请日:2019-05-09
Applicant: PANASONIC IP CORP AMERICA
Inventor: TOMA TADAMASA , NISHI TAKAHIRO , ABE KIYOFUMI , KANOH RYUICHI , LIM CHONG SOON , SHASHIDHAR SUGHOSH PAVAN , LIAO RU LING , SUN HAI WEI , TEO HAN BOON , LI JING YA
IPC: H04N19/119 , H04N19/176 , H04N19/70
Abstract: Un dispositivo de codificación (100) realiza la división en una pluralidad de bloques utilizando un conjunto de modos de división de bloques obtenido combinando uno o más modos de división de bloques que definen tipos de división. El conjunto de modos de división de bloques comprende: un primer modo de división de bloques en el que se definen el número de divisiones y la dirección de división para dividir un primer bloque; y un segundo modo de división de bloques en el que se definen el número de divisiones y la dirección de división para dividir un segundo bloque, que es uno de los bloques adquiridos al dividir el primer bloque. Cuando una división en el primer modo de bloque da como resultado tres bloques, el segundo bloque es el bloque central entre los bloques adquiridos al dividir el primer bloque, y la dirección de división del segundo modo de división de bloque es la misma que la dirección de división del primero. modo de división de bloques, entonces el segundo modo de división de bloques incluye sólo un modo de división de bloques en el que una división da como resultado tres bloques. (Traducción automática con Google Translate, sin valor legal)
-
公开(公告)号:MX2023011455A
公开(公告)日:2023-10-18
申请号:MX2023011455
申请日:2020-07-13
Applicant: PANASONIC IP CORP AMERICA
Inventor: LIM CHONG SOON , SUN HAI WEI , TOMA TADAMASA , NISHI TAKAHIRO , ABE KIYOFUMI , KANOH RYUICHI , SHASHIDHAR SUGHOSH PAVAN , TEO HAN BOON , LI JING YA , LIAO RU LING
IPC: H04N19/51 , H04N19/523 , H04N19/563 , H04N19/573 , H04N19/80
Abstract: La presente descripción proporciona sistemas y métodos para la codificación de video. Los sistemas incluyen, por ejemplo, un codificador de imágenes que comprende: circuitería y una memoria acoplada a la circuitería, en donde la circuitería, en operación, realiza lo siguiente: predecir un primer bloque de muestras de predicción para un bloque actual de una representación visual, en donde la predicción del primer bloque de muestras de predicción incluye por lo menos un proceso de predicción con un vector de movimiento de una representación visual diferente; rellenar el primer bloque de muestras de predicción para formar un segundo bloque de muestras de predicción, en donde el segundo bloque es más grande que el primer bloque; calcular por lo menos un gradiente mediante el uso del segundo bloque de muestras de predicción; y codificar el bloque actual mediante el uso de por lo menos el gradiente calculado.
-
公开(公告)号:AU2019303651B2
公开(公告)日:2023-04-20
申请号:AU2019303651
申请日:2019-07-05
Applicant: PANASONIC IP CORP AMERICA
Inventor: LI JING YA , LIM CHONG SOON , SHASHIDHAR SUGHOSH PAVAN , LIAO RU LING , SUN HAI WEI , TEO HAN BOON , ABE KIYOFUMI , TOMA TADAMASA , NISHI TAKAHIRO
IPC: H04N19/52
Abstract: A coding device (100) is provided with a circuit (160) and a memory (162) connected to the circuit (160). The circuit (160): selects, from a plurality of tables which are used, during an operation, to correct a reference motion vector into a predetermined direction using a correction value designated by an index, and which have correction values with respectively different intervals between indexes, a first table used for a partition to be coded of an image in a moving image; writes a parameter indicating a first index to be selected from among indexes included in the first table; and codes the partition using the reference motion vector corrected by means of a correction value designated by the first index.
-
公开(公告)号:MX2022005226A
公开(公告)日:2022-06-08
申请号:MX2022005226
申请日:2020-11-13
Applicant: PANASONIC IP CORP AMERICA
Inventor: LIM CHONG SOON , SUN HAI WEI , TOMA TADAMASA , NISHI TAKAHIRO , ABE KIYOFUMI , KANOH RYUICHI , SHASHIDHAR SUGHOSH PAVAN , TEO HAN BOON , LI JING YA , LIAO RU LING
IPC: H04N19/119 , H04N19/176 , H04N19/70
Abstract: Un codificador (100) parte en bloques mediante el uso de un conjunto de modos de partición de bloque obtenidos al combinar uno o más modos de partición de bloque que definen un tipo de partición. El conjunto de modos de partición de bloque incluye un primer modo de partición que define la dirección de partición y el número de particiones para partir un primer bloque, y un segundo modo de partición de bloque que define la dirección de partición y el número de particiones para partir un segundo bloque el cual es uno de los bloques obtenidos después de que se parte el primer bloque. Cuando el número de particiones del primer modo de partición de bloque es tres, el segundo bloque es un bloque central entre los bloques obtenidos después de partir el primer bloque, y la dirección de partición del segundo modo de partición de bloque es la misma que la dirección de partición del primer modo de partición de bloque, el segundo modo de partición de bloque incluye solo un modo de partición de bloque que indica que el número de particiones es tres.
-
公开(公告)号:MX2022005224A
公开(公告)日:2022-06-08
申请号:MX2022005224
申请日:2020-11-13
Applicant: PANASONIC IP CORP AMERICA
Inventor: LIM CHONG SOON , SUN HAI WEI , TOMA TADAMASA , NISHI TAKAHIRO , ABE KIYOFUMI , KANOH RYUICHI , SHASHIDHAR SUGHOSH PAVAN , TEO HAN BOON , LI JING YA , LIAO RU LING
IPC: H04N19/119 , H04N19/176 , H04N19/70
Abstract: Un codificador (100) parte en bloques mediante el uso de un conjunto de modos de partición de bloque obtenidos al combinar uno o más modos de partición de bloque que definen un tipo de partición. El conjunto de modos de partición de bloque incluye un primer modo de partición que define la dirección de partición y el número de particiones para partir un primer bloque, y un segundo modo de partición de bloque que define la dirección de partición y el número de particiones para partir un segundo bloque el cual es uno de los bloques obtenidos después de que se parte el primer bloque. Cuando el número de particiones del primer modo de partición de bloque es tres, el segundo bloque es un bloque central entre los bloques obtenidos después de partir el primer bloque, y la dirección de partición del segundo modo de partición de bloque es la misma que la dirección de partición del primer modo de partición de bloque, el segundo modo de partición de bloque incluye solo un modo de partición de bloque que indica que el número de particiones es tres.
-
公开(公告)号:MX2020005757A
公开(公告)日:2020-08-20
申请号:MX2020005757
申请日:2018-11-30
Applicant: PANASONIC IP CORP AMERICA
Inventor: LIM CHONG SOON , SUN HAI WEI , TOMA TADAMASA , NISHI TAKAHIRO , ABE KIYOFUMI , KANOH RYUICHI , SHASHIDHAR SUGHOSH PAVAN , TEO HAN BOON , LI JING YA , LIAO RU LING
IPC: H04N19/51 , H04N19/523 , H04N19/563 , H04N19/573 , H04N19/80
Abstract: La presente descripción proporciona sistemas y métodos para la codificación de video. Los sistemas incluyen, por ejemplo, un codificador de imágenes que comprende: circuitería y una memoria acoplada a la circuitería, en donde la circuitería, en operación, realiza lo siguiente: predecir un primer bloque de muestras de predicción para un bloque actual de una representación visual, en donde la predicción del primer bloque de muestras de predicción incluye por lo menos un proceso de predicción con un vector de movimiento de una representación visual diferente; rellenar el primer bloque de muestras de predicción para formar un segundo bloque de muestras de predicción, en donde el segundo bloque es más grande que el primer bloque; calcular por lo menos un gradiente mediante el uso del segundo bloque de muestras de predicción; y codificar el bloque actual mediante el uso de por lo menos el gradiente calculado.
-
公开(公告)号:MX392029B
公开(公告)日:2025-03-21
申请号:MX2020012178
申请日:2020-11-13
Applicant: PANASONIC IP CORP AMERICA
Inventor: LIM CHONG SOON , SUN HAI WEI , TEO HAN BOON , LI JING YA , ABE KIYOFUMI , LIAO RU LING , KANOH RYUICHI , SHASHIDHAR SUGHOSH PAVAN , TOMA TADAMASA , NISHI TAKAHIRO
IPC: H04N19/119 , H04N19/176 , H04N19/70
Abstract: Un codificador (100) parte en bloques mediante el uso de un conjunto de modos de partición de bloque obtenidos al combinar uno o más modos de partición de bloque que definen un tipo de partición. El conjunto de modos de partición de bloque incluye un primer modo de partición que define la dirección de partición y el número de particiones para partir un primer bloque, y un segundo modo de partición de bloque que define la dirección de partición y el número de particiones para partir un segundo bloque el cual es uno de los bloques obtenidos después de que se parte el primer bloque. Cuando el número de particiones del primer modo de partición de bloque es tres, el segundo bloque es un bloque central entre los bloques obtenidos después de partir el primer bloque, y la dirección de partición del segundo modo de partición de bloque es la misma que la dirección de partición del primer modo de partición de bloque, el segundo modo de partición de bloque incluye solo un modo de partición de bloque que indica que el número de particiones es tres.
-
-
-
-
-
-
-
-
-