-
公开(公告)号:KR20210008482A
公开(公告)日:2021-01-22
申请号:KR20207032454
申请日:2019-05-14
Applicant: PANASONIC IP CORP AMERICA
Inventor: LIM CHONG SOON , SUN HAI WEI , SHASHIDHAR SUGHOSH PAVAN , TEO HAN BOON , LIAO RU LING , LI JING YA , TOMA TADAMASA , NISHI TAKAHIRO , ABE KIYOFUMI , KANOH RYUICHI
IPC: H04N19/52 , H04N19/105 , H04N19/119 , H04N19/184 , H04N19/70
Abstract: 부호화장치(100)는, 회로(160)와, 메모리(162)를구비하고, 회로(160)는, 메모리(162)를이용하여, 제1 파티션의제1 움직임벡터에대한복수의후보를포함하는리스트이며, 당해리스트의최대리스트사이즈및 당해리스트에포함되는복수의후보의순서중 적어도한쪽이, 제1 파티션의파티션사이즈및 파티션형상중 적어도한쪽에의존하는리스트를생성하는단계와, 리스트에포함되는복수의후보중에서제1 움직임벡터를선택하는단계와, 최대리스트사이즈에의거하여, 리스트에포함되는복수의후보중 제1 움직임벡터를가리키는인덱스를비트스트림으로부호화하는단계와, 제1 움직임벡터를이용하여제1 파티션의예측화상을생성하는단계를행한다.
-
公开(公告)号:KR20200133813A
公开(公告)日:2020-11-30
申请号:KR20207032950
申请日:2019-05-09
Applicant: PANASONIC IP CORP AMERICA
Inventor: TOMA TADAMASA , NISHI TAKAHIRO , ABE KIYOFUMI , KANOH RYUICHI , LIM CHONG SOON , SHASHIDHAR SUGHOSH PAVAN , LIAO RU LING , SUN HAI WEI , TEO HAN BOON , LI JING YA
IPC: H04N19/119 , H04N19/176 , H04N19/42 , H04N19/70
Abstract: 요약서부호화장치(100)는, 분할타입을정의한블록분할모드를 1개또는복수조합한블록분할모드세트를이용하여복수의블록으로분할하고, 블록분할모드세트는, 제1 블록을분할하기위한분할방향과분할수를정의한제1 블록분할모드와, 제1 블록의분할후에얻어진블록중 하나인제2 블록을분할하기위한분할방향과분할수를정의한제2 블록분할모드로이루어지고, 제1 블록분할모드의분할수가 3이고, 제2 블록이, 제1 블록의분할후에얻어진블록중 중앙의블록이며, 또한, 제2 블록분할모드의분할방향이, 제1 블록분할모드의분할방향과같은경우, 제2 블록분할모드는분할수가 3인블록분할모드만을포함한다.
-
公开(公告)号:KR20200139270A
公开(公告)日:2020-12-11
申请号:KR20207034738
申请日:2018-07-11
Applicant: PANASONIC IP CORP AMERICA
Inventor: OHKAWA MASATO , SAITOU HIDEO , TOMA TADAMASA , NISHI TAKAHIRO , ABE KIYOFUMI , KANOH RYUICHI
IPC: H04N19/625 , H04N19/124 , H04N19/176 , H04N19/18 , H04N19/423
Abstract: 픽처의부호화대상블록을부호화하는부호화장치(100)로서, 회로및 메모리를구비하고, 회로는메모리를이용하여, 제1 변환기저를이용하여부호화대상블록의잔차신호에제 1 변환을행함으로써제1 변환계수를생성하고, 제1 변환기저가소정변환기저와일치하는경우는, 제2 변환기저를이용하여제1 변환계수에제2 변환을행함으로써제2 변환계수를생성하고, 제2 변환계수를양자화하고, 제1 변환기저가소정변환기저와다른경우는, 제2 변환을행하지않고제1 변환계수를양자화한다.
-
公开(公告)号:WO2018123800A1
公开(公告)日:2018-07-05
申请号:PCT/JP2017045911
申请日:2017-12-21
Applicant: PANASONIC IP CORP AMERICA
Inventor: KANOH RYUICHI , NISHI TAKAHIRO , TOMA TADAMASA
IPC: H04N19/82 , H04N19/117 , H04N19/136
Abstract: An encoding device (100) that realizes further improvements is provided with a processing circuit and a memory. Using this memory, the processing circuit converts each of blocks, respectively comprising a plurality of pixels, into a block comprising a plurality of conversion coefficients using the base, reconstructs a block comprising the plurality of pixels by performing at least inverse conversion on each block comprising the plurality of conversion coefficients, determines filter characteristics for the boundary of two reconstructed blocks adjacent to each other on the basis of a combination of the bases used for the conversion of each of the two blocks (steps S1201, S1202), and performs a deblocking filter process having the determined filter characteristics (step S1203).
-
公开(公告)号:WO2018092870A1
公开(公告)日:2018-05-24
申请号:PCT/JP2017041423
申请日:2017-11-17
Applicant: PANASONIC IP CORP AMERICA
Inventor: LIM CHONG SOON , SUN HAI WEI , SHASHIDHAR SUGHOSH PAVAN , TEO HAN BOON , LIAO RU LING , NISHI TAKAHIRO , TOMA TADAMASA
IPC: H04N19/119 , H04N19/463
Abstract: A coding device that codes image blocks. The coding device comprises a processor and memory that is connected to the processor. The processor uses the memory to initialize block segmentation information (S5001). If the initialized block segmentation information is used, a block is segmented into a plurality of sub-blocks for a first geometry set. Then the processor writes a parameter into a bit stream (S5002) and uses the written parameter to correct the initialized block segmentation information to produce corrected block segmentation information (S5003). If the corrected block segmentation information is used, the block is segmented into a plurality of sub-blocks for a geometry set that is different from the first geometry set. Then the processor uses the corrected block segmentation information to correct the geometry of the plurality of sub-blocks (S5004). Then the processor codes the sub-blocks included in the plurality of sub-blocks using coding processing that includes transform processing and/or prediction processing (S5005).
-
公开(公告)号:PL3609181T3
公开(公告)日:2025-03-17
申请号:PL18780495
申请日:2018-04-04
Applicant: PANASONIC IP CORP AMERICA
Inventor: KANOH RYUICHI , NISHI TAKAHIRO , TOMA TADAMASA
IPC: H04N19/134 , H04N19/117 , H04N19/14 , H04N19/157 , H04N19/176 , H04N19/186 , H04N19/86
-
公开(公告)号:MX378073B
公开(公告)日:2025-03-10
申请号:MX2020000031
申请日:2020-01-08
Applicant: PANASONIC IP CORP AMERICA
Inventor: SAITOU HIDEO , ABE KIYOFUMI , OHKAWA MASATO , KANOH RYUICHI , TOMA TADAMASA , NISHI TAKAHIRO
IPC: H04N19/12 , H04N19/124 , H04N19/157 , H04N19/176 , H04N19/18 , H04N19/625
Abstract: Se proporciona un codificador (100) que codifica un bloque actual en una imagen que incluye circuitaje y memoria. Usando la memoria, el circuitaje: realiza una primera transformada sobre una señal residual del bloque actual usando una base de primera transformada para generar coeficientes de primera transformada; y realiza una segunda transformada sobre los coeficientes de primera transformada usando una base de segunda transformada para generar coeficientes de segunda transformada y cuantificar los coeficientes de segunda transformada, cuando la base de primera transformada es la misma que una base de transformada predeterminada; y cuantifica los coeficientes de primera transformada sin realizar la segunda transformada cuando la base de primera transformada es diferente de la base de transformada predeterminada.
-
公开(公告)号:MX2025000824A
公开(公告)日:2025-03-07
申请号:MX2025000824
申请日:2021-08-06
Applicant: PANASONIC IP CORP AMERICA
Inventor: LIM CHONG SOON , SUN HAI WEI , TEO HAN BOON , LI JING YA , KUO CHE-WEI , ABE KIYOFUMI , TOMA TADAMASA , NISHI TAKAHIRO , KATO YUSUKE
IPC: H04N19/52 , H04N19/105 , H04N19/119 , H04N19/159 , H04N19/176
Abstract: Se proporciona un codificador (100) que incluye: circuitería; y una memoria acoplada a la circuitería, en el cual en operación, la circuitería: genera una imagen de predicción de un bloque actual a ser procesado, por medio del uso de un primer vector de movimiento (paso S3001); y actualiza una tabla de predictores de vectores de movimiento basados en la historia (HMVP) por medio del uso de un primer candidato que tiene el primer vector de movimiento, la tabla de HMVP almacena, en un método de primera entrada-primera salida (FIFO), una pluralidad de segundos candidatos cada uno que tiene un segundo vector de movimiento usado para un bloque procesado (paso S3002), y en la actualización de la tabla de HMVP, la circuitería: determina si un tamaño del bloque actual es menor que o igual a un tamaño umbral (paso S30021); y omite la actualización de la tabla de HMVP (paso S30022) cuando se determina que el tamaño del bloque actual es menor que o igual al tamaño umbral (Si en el paso S30021).
-
公开(公告)号:LT3955572T
公开(公告)日:2024-07-25
申请号:LT21199072
申请日:2018-07-11
Applicant: PANASONIC IP CORP AMERICA
Inventor: OHKAWA MASATO , SAITOU HIDEO , TOMA TADAMASA , NISHI TAKAHIRO , ABE KIYOFUMI , KANOH RYUICHI
IPC: H04N19/12 , H04N19/124 , H04N19/157 , H04N19/176 , H04N19/60 , H04N19/625
-
公开(公告)号:ES2954064T3
公开(公告)日:2023-11-20
申请号:ES19808240
申请日:2019-05-09
Applicant: PANASONIC IP CORP AMERICA
Inventor: TOMA TADAMASA , NISHI TAKAHIRO , ABE KIYOFUMI , KANOH RYUICHI , LIM CHONG SOON , SHASHIDHAR SUGHOSH PAVAN , LIAO RU LING , SUN HAI WEI , TEO HAN BOON , LI JING YA
IPC: H04N19/119 , H04N19/176 , H04N19/70
Abstract: Un dispositivo de codificación (100) realiza la división en una pluralidad de bloques utilizando un conjunto de modos de división de bloques obtenido combinando uno o más modos de división de bloques que definen tipos de división. El conjunto de modos de división de bloques comprende: un primer modo de división de bloques en el que se definen el número de divisiones y la dirección de división para dividir un primer bloque; y un segundo modo de división de bloques en el que se definen el número de divisiones y la dirección de división para dividir un segundo bloque, que es uno de los bloques adquiridos al dividir el primer bloque. Cuando una división en el primer modo de bloque da como resultado tres bloques, el segundo bloque es el bloque central entre los bloques adquiridos al dividir el primer bloque, y la dirección de división del segundo modo de división de bloque es la misma que la dirección de división del primero. modo de división de bloques, entonces el segundo modo de división de bloques incluye sólo un modo de división de bloques en el que una división da como resultado tres bloques. (Traducción automática con Google Translate, sin valor legal)
-
-
-
-
-
-
-
-
-