METHOD AND DEVICE FOR MONITORING AT LEAST ONE ACTIVITY OF A CONNECTED OBJECT

    公开(公告)号:US20190140929A1

    公开(公告)日:2019-05-09

    申请号:US16183091

    申请日:2018-11-07

    Inventor: Frederic Ruelle

    Abstract: A method for monitoring an activity of a connected object including a monitoring device, includes: performing, by a measurement stage of the monitoring device, a first periodic measurement of an internal signal representative of an activity of the connected object; performing, by a computation stage of the monitoring device, a first non-cryptographic computation of an activity parameter representative of the activity from the internal signal measured during the first periodic measurement; comparing, by a comparison stage of the monitoring device, between the activity parameter on completion of the first non-cryptographic computation and a range of settings of corresponding to the activity parameter; and triggering, by a control stage of the monitoring device, a safety action in response to a determination that the activity parameter is outside of the range of settings.

    ELECTRICAL RELAY DEVICE
    142.
    发明申请

    公开(公告)号:US20190019642A1

    公开(公告)日:2019-01-17

    申请号:US16021449

    申请日:2018-06-28

    Abstract: The electrical relay device comprising a component of electrical relay type including a controllable motor, and a switching module including at least one fixed electrical contact, and at least one movable electrical contact that is mechanically coupled to the motor and configured to be placed, using the motor, in at least one position, referred to as the disconnected position, in which it does not make contact with a fixed electrical contact, or in at least one position, referred to as the connected position, in which it does make contact with the at least one fixed electrical contact.

    METHOD AND DEVICE FOR TRANSFER OF DATA TO OR FROM A MEMORY

    公开(公告)号:US20180067872A1

    公开(公告)日:2018-03-08

    申请号:US15444558

    申请日:2017-02-28

    Abstract: A method for reading or writing data at an address of a memory is disclosed. The data includes a number of consecutive words that each has a plurality of bits. The words are transferred to or from the memory in synchronization with a clock signal so that each word is transferred in one cycle of the clock signal. The bits are scrambled or unscrambled by applying a logic function to the bits of each word. The logic function is identical for the scrambling and the unscrambling and makes use of a bit-key that is dedicated to the word and is identical for the scrambling and the unscrambling. Each bit-key comes from a pseudo-random series generated based on the address.

    Communication sur bus I2C
    145.
    发明专利

    公开(公告)号:FR3100349B1

    公开(公告)日:2022-07-08

    申请号:FR1909470

    申请日:2019-08-28

    Inventor: MAGNAUD YVES

    Abstract: Communication sur bus I2C La présente description concerne un procédé de communication par bus I2C (6) entre un dispositif émetteur (4) et un dispositif récepteur (5), dans lequel : - un front montant d'un signal d'horloge (SCL) du bus I2C (6), suivant directement une condition de démarrage d'une communication I2C, est enregistré ; et - quand une interruption est générée au sein du dispositif récepteur (5), ledit dispositif récepteur vérifie si ledit front montant a été enregistré. Figure pour l'abrégé : Fig. 4

    PROCÉDÉ DE COMPILATION D’UN CODE SOURCE

    公开(公告)号:FR3116356A1

    公开(公告)日:2022-05-20

    申请号:FR2011657

    申请日:2020-11-13

    Abstract: Selon un aspect, il est proposé un procédé de compilation par un outil de compilation d’un code source (CS) en un code (PRG) exécutable par ordinateur comprenant : - une réception (20) en entrée de l’outil de compilation du code source,- une traduction (21) du code source (CS) en un code objet comprenant des instructions-machines exécutables par un processeur, puis - une introduction (22), entre des instructions-machines du code objet, d’instructions additionnelles choisies parmi des instructions illégales et des instructions de non opération de façon à obtenir ledit code exécutable (PRG), puis - une délivrance (23) du code exécutable (PRG) en sortie de l’outil de compilation. Figure pour l’abrégé : Figure 2

    Signal modulé en fréquence
    147.
    发明专利

    公开(公告)号:FR3114711A1

    公开(公告)日:2022-04-01

    申请号:FR2008835

    申请日:2020-08-31

    Inventor: CIMAZ LIONEL

    Abstract: Signal modulé en fréquence La présente description concerne un procédé et un dispositif d'exécution d'un jeu d'instructions successives, dans lequel : chaque instruction correspond à une commutation d'un signal (ctrl, n_ctrl, I, Q), un délai (T3, T3', T4, T5, T6, T7), et une condition sélectionnée parmi une première, une deuxième et une troisième conditions ; chaque exécution d'une instruction comprend : - effectuer, à l'expiration dudit délai, ladite commutation dudit signal si la condition est la première condition, si la condition est la deuxième condition et qu'un drapeau (flag) est à un état actif, et si la condition est la troisième condition et que le drapeau (flag) est à un état inactif, et - ne pas effectuer ladite commutation si la condition est la deuxième condition et que le drapeau (flag) est à l'état inactif, et si la condition est la troisième condition et que le drapeau (flag) est à l'état actif ; et une première instruction est représentative d'une première commutation d'un premier signal (ctrl), d'un premier délai (T3) et de la deuxième condition et est immédiatement suivie d'une deuxième instruction représentative de ladite première commutation dudit premier signal (ctrl), d'un deuxième délai (T3') et de la troisième condition. Figure pour l'abrégé : Fig. 6

    Système électronique
    148.
    发明专利

    公开(公告)号:FR3100632A1

    公开(公告)日:2021-03-12

    申请号:FR1909826

    申请日:2019-09-06

    Inventor: RUELLE FREDERIC

    Abstract: Système électronique La présente description concerne un procédé d'authentification d'instructions dans un système comprenant : l'extraction desdites instructions par un premier circuit (102) depuis une première mémoire (104) par l'intermédiaire d'un bus de données (106) ; le prélèvement sur le bus de données (106), par un deuxième circuit (110), des instructions lors de leur transmission au premier circuit (102) ; et la génération d'un mot représentatif des instructions (DIGEST). Figure pour l'abrégé : Fig. 1

    PROCEDE DE GESTION DU FONCTIONNEMENT D’AU MOINS UN LOGICIEL APPLICATIF CHIFFRE ET CIRCUIT INTEGRE CORRESPONDANT

    公开(公告)号:FR3098613A1

    公开(公告)日:2021-01-15

    申请号:FR1907655

    申请日:2019-07-09

    Abstract: Le circuit intégré (CI) comprend une première zone mémoire (Z111) ayant un premier niveau de droits d’accès (P11) configurée pour stocker au moins un premier logiciel applicatif (APP1) contenant des instructions chiffrées, des moyens de vérification de l’intégrité (MD1, MD2) dudit premier logiciel applicatif, un moyen de chiffrement/déchiffrement, par exemple un premier circuit logique (CL1), configuré pour déchiffrer lesdites instructions chiffrées considérées comme intègres, une unité de traitement (UT) configurée pour exécuter les instructions déchiffrées, le premier circuit logique étant en outre configuré pour chiffrer les données (DATA1) générées par l’exécution et un deuxième moyen, par exemple un deuxième circuit logique (CL2), configuré pour stocker les données chiffrées dans une deuxième zone mémoire (Z112) ayant un deuxième niveau de droits d’accès identique au premier niveau de droits d’accès Figure pour l’abrégé : Fig 1

Patent Agency Ranking