-
141.
公开(公告)号:MX2020013276A
公开(公告)日:2021-02-22
申请号:MX2020013276
申请日:2020-01-08
Applicant: PANASONIC IP CORP AMERICA
Inventor: TOMA TADAMASA , NISHI TAKAHIRO , OHKAWA MASATO , SAITOU HIDEO , ABE KIYOFUMI , KANOH RYUICHI
IPC: H04N19/12 , H04N19/124 , H04N19/157 , H04N19/176 , H04N19/18 , H04N19/625
Abstract: Se proporciona un codificador (100) que codifica un bloque actual en una imagen que incluye circuitaje y memoria. Usando la memoria, el circuitaje: realiza una primera transformada sobre una señal residual del bloque actual usando una base de primera transformada para generar coeficientes de primera transformada; y realiza una segunda transformada sobre los coeficientes de primera transformada usando una base de segunda transformada para generar coeficientes de segunda transformada y cuantificar los coeficientes de segunda transformada, cuando la base de primera transformada es la misma que una base de transformada predeterminada; y cuantifica los coeficientes de primera transformada sin realizar la segunda transformada cuando la base de primera transformada es diferente de la base de transformada predeterminada.
-
公开(公告)号:AU2019303651A1
公开(公告)日:2021-01-28
申请号:AU2019303651
申请日:2019-07-05
Applicant: PANASONIC IP CORP AMERICA
Inventor: LI JING YA , LIM CHONG SOON , SHASHIDHAR SUGHOSH PAVAN , LIAO RU LING , SUN HAI WEI , TEO HAN BOON , ABE KIYOFUMI , TOMA TADAMASA , NISHI TAKAHIRO
IPC: H04N19/52
Abstract: A coding device (100) is provided with a circuit (160) and a memory (162) connected to the circuit (160). The circuit (160): selects, from a plurality of tables which are used, during an operation, to correct a reference motion vector into a predetermined direction using a correction value designated by an index, and which have correction values with respectively different intervals between indexes, a first table used for a partition to be coded of an image in a moving image; writes a parameter indicating a first index to be selected from among indexes included in the first table; and codes the partition using the reference motion vector corrected by means of a correction value designated by the first index.
-
公开(公告)号:SG11202011403WA
公开(公告)日:2020-12-30
申请号:SG11202011403W
申请日:2019-05-09
Applicant: PANASONIC IP CORP AMERICA
Inventor: TOMA TADAMASA , NISHI TAKAHIRO , ABE KIYOFUMI , KANOH RYUICHI , LIM CHONG SOON , SHASHIDHAR SUGHOSH PAVAN , LIAO RU LING , SUN HAI WEI , TEO HAN BOON , LI JING YA
IPC: H04N19/119 , H04N19/176 , H04N19/70
Abstract: An encoder (100) partitions into blocks using a set of block partition modes obtained by combining one or more block partition modes defining a partition type. The set of block partition modes includes a first partition mode defining the partition direction and number of partitions for partitioning a first block, and a second block partition mode defining the partition direction and number of partitions for partitioning a second block which is one of blocks obtained after the first block is partitioned. When the number of partitions of the first block partition mode is three, the second block is a center block among the blocks obtained after partitioning the first block, and the partition direction of the second block partition mode is same as the partition direction of the first block partition mode, the second block partition mode includes only a block partition mode indicating that the number of partitions is three.
-
公开(公告)号:ES2745044T3
公开(公告)日:2020-02-27
申请号:ES17204565
申请日:2003-04-16
Applicant: PANASONIC IP CORP AMERICA
Inventor: KONDO SATOSHI , KADONO SHINYA , HAGAI MAKOTO , ABE KIYOFUMI
IPC: H04N19/105 , H04N19/51 , G06T9/00 , H04N7/12 , H04N7/26 , H04N7/36 , H04N7/46 , H04N7/50 , H04N19/103 , H04N19/107 , H04N19/109 , H04N19/127 , H04N19/136 , H04N19/137 , H04N19/16 , H04N19/172 , H04N19/176 , H04N19/423 , H04N19/46 , H04N19/503 , H04N19/52 , H04N19/573 , H04N19/577 , H04N19/58 , H04N19/61 , H04N19/70
Abstract: Un sistema de codificación y descodificación de imágenes que incluye un aparato de codificación de imágenes que codifica un bloque actual incluido en una imagen actual que se va a codificar usando la codificación en modo directo y un aparato de descodificación de imágenes que descodifica datos codificados de un bloque actual incluido en una imagen actual que se va a descodificar usando la codificación en modo directo, caracterizado por que el aparato de codificación de imágenes incluye: una unidad de referencia: que se puede hacer funcionar para hacer referencia a una primera lista en la que se asignan índices más pequeños a las imágenes que preceden a una imagen actual en orden de presentación visual que los índices asignados a las imágenes que siguen a la imagen actual, siendo la primera lista una lista de índices que asocia bloques incluidos en la imagen actual con cada imagen a la que se hace referencia por los bloques, y que se puede hacer funcionar para hacer referencia a una segunda lista en la que se asignan índices más pequeños a las imágenes que siguen a la imagen actual en orden de presentación visual que los índices asignados a las imágenes que preceden a la imagen actual, siendo la segunda lista una lista de índices que asocia bloques incluidos en la imagen actual con cada imagen a la que se hace referencia por los bloques; una unidad de selección: que se puede hacer funcionar para seleccionar, de la primera lista, como una primera imagen de referencia, una imagen con el índice más pequeño de una pluralidad de imágenes a las que se hace referencia por una pluralidad de bloques vecinos, estando situada la pluralidad de bloques vecinos en la vecindad de un bloque actual en la imagen actual que se va a codificar, y que se puede hacer funcionar para seleccionar, de la segunda lista, como una segunda imagen de referencia, una imagen con el índice más pequeño de la pluralidad de imágenes; y una unidad de codificación que se puede hacer funcionar para codificar de forma predictiva el bloque actual haciendo referencia a la primera imagen de referencia y a la segunda imagen de referencia, en donde el aparato de descodificación de imágenes incluye: una unidad de referencia: que se puede hacer funcionar para hacer referencia a una primera lista en la que se asignan índices más pequeños a las imágenes que preceden a una imagen actual en orden de presentación visual que los índices asignados a las imágenes que siguen a la imagen actual, siendo la primera lista una lista índices que asocia bloques incluidos en la imagen actual con cada imagen a la que se hace referencia por los bloques, y que se puede hacer funcionar para hacer referencia a una segunda lista en la que se asignan índices más pequeños a las imágenes que siguen a la imagen actual en orden de presentación visual que los índices asignados a las imágenes que preceden a la imagen actual, siendo la segunda lista una lista índices que asocia bloques incluidos en la imagen actual con cada imagen a la que se hace referencia por los bloques; una unidad de selección: que se puede hacer funcionar para seleccionar, de la primera lista, como una primera imagen de referencia, una imagen con el índice más pequeño de una pluralidad de imágenes a las que se hace referencia por una pluralidad de bloques vecinos, estando situada la pluralidad de bloques vecinos en la vecindad de un bloque actual en la imagen actual que se va a descodificar, y que se puede hacer funcionar para seleccionar, de la segunda lista, como una segunda imagen de referencia, una imagen con el índice más pequeño de la pluralidad de imágenes; y una unidad de descodificación que se puede hacer funcionar para descodificar de forma predictiva el bloque actual haciendo referencia a la primera imagen de referencia y a la segunda imagen de referencia.
-
公开(公告)号:AU2018320382A1
公开(公告)日:2020-02-27
申请号:AU2018320382
申请日:2018-08-10
Applicant: PANASONIC IP CORP AMERICA
Inventor: ABE KIYOFUMI , NISHI TAKAHIRO , TOMA TADAMASA , KANOH RYUICHI , LIM CHONG SOON , LIAO RU LING , SUN HAI WEI , SHASHIDHAR SUGHOSH PAVAN , TEO HAN BOON , LI JING YA
IPC: H04N19/117 , H04N19/157 , H04N19/80
Abstract: An image encoder is provided, which includes circuitry and a memory coupled to the circuitry. The circuitry, in operation, performs a boundary smoothing operation along a boundary between a first partition having a non-rectangular shape (e.g., a triangular shape) and a second partition that are split from an image block. The boundary smoothing operation includes: first-predicting first values of a set of pixels of the first partition along the boundary, using information of the first partition; second-predicting second values of the set of pixels of the first partition along the boundary, using information of the second partition; weighting the first values and the second values; and encoding the first partition using the weighted first values and the weighted second values.
-
公开(公告)号:ES2743606T3
公开(公告)日:2020-02-20
申请号:ES17204555
申请日:2003-04-16
Applicant: PANASONIC IP CORP AMERICA
Inventor: KONDO SATOSHI , KADONO SHINYA , HAGAI MAKOTO , ABE KIYOFUMI
IPC: H04N19/105 , H04N19/51 , G06T9/00 , H04N7/12 , H04N7/26 , H04N7/36 , H04N7/46 , H04N7/50 , H04N19/103 , H04N19/109 , H04N19/127 , H04N19/137 , H04N19/176 , H04N19/503 , H04N19/61 , H04N19/70
Abstract: Un procedimiento de codificación de imágenes para codificar un bloque actual incluido en una imagen actual, comprendiendo el procedimiento de codificación de imágenes: especificar un bloque co-situado, que es un bloque incluido en una segunda imagen que es diferente de la imagen actual, estando situado el bloque co-situado en la segunda imagen, en la misma posición en la que está situado el bloque actual en la imagen actual; determinar un primer vector de movimiento y un segundo vector de movimiento del bloque actual para llevar a cabo la compensación de movimiento en el bloque actual, usando un tercer vector de movimiento que es un vector de movimiento del bloque co-situado; generar una primera imagen predictiva del bloque actual, utilizando el primer vector de movimiento del bloque actual, y una segunda imagen predictiva del bloque actual, utilizando el segundo vector de movimiento del bloque actual; generar una imagen predictiva del bloque actual en función de la primera imagen predictiva y de la segunda imagen predictiva; generar una imagen de diferencia del bloque actual entre el bloque actual y la imagen predictiva del bloque actual; y codificar la imagen de diferencia del bloque actual para obtener datos codificados del bloque actual, caracterizado porque en el caso en el que el tercer vector de movimiento que hace referencia a una imagen de referencia se almacene en una memoria de almacenamiento de imágenes a largo plazo, i) se determina que el primer vector de movimiento, que se refiere a la imagen de referencia almacenada en una memoria de almacenamiento de imágenes a largo plazo, es igual al tercer vector de movimiento, y ii) se determina que el segundo vector de movimiento, que se refiere a la segunda imagen, que es distinta de la imagen actual, es igual a un valor 0.
-
公开(公告)号:HUE045566T2
公开(公告)日:2020-01-28
申请号:HUE17204569
申请日:2003-04-16
Applicant: PANASONIC IP CORP AMERICA
Inventor: KONDO SATOSHI , KADONO SHINYA , HAGAI MAKOTO , ABE KIYOFUMI
IPC: H04N19/51 , G06T9/00 , H04N7/12 , H04N7/26 , H04N7/36 , H04N7/46 , H04N7/50 , H04N19/103 , H04N19/105 , H04N19/109 , H04N19/127 , H04N19/137 , H04N19/176 , H04N19/503 , H04N19/61 , H04N19/70
-
公开(公告)号:CA3105461A1
公开(公告)日:2020-01-09
申请号:CA3105461
申请日:2019-07-02
Applicant: PANASONIC IP CORP AMERICA
Inventor: ABE KIYOFUMI , LIAO RU LING , LIM CHONG SOON , SUN HAI WEI , TEO HAN BOON , LI JING YA , SHASHIDHAR SUGHOSH PAVAN , NISHI TAKAHIRO , TOMA TADAMASA
IPC: H04N19/103 , H04N19/119 , H04N19/157 , H04N19/176 , H04N19/70
Abstract: An encoding device (100) is provided with a circuit and a memory connected to the circuit. In an operation, the circuit writes, into a bit stream, a first parameter indicating whether a prediction mode is (i) a multiplex prediction mode for generating a prediction image by superimposition between an inter-prediction image and an intra-prediction image of a to-be-processed block, or (ii) any one of a plurality of prediction modes including a triangle mode for generating a prediction image by dividing the to-be-processed block into triangular regions, and the circuit encodes the to-be-processed block in accordance with the prediction mode.
-
公开(公告)号:CA3113521A1
公开(公告)日:2019-09-12
申请号:CA3113521
申请日:2019-03-04
Applicant: PANASONIC IP CORP AMERICA
Inventor: ABE KIYOFUMI , KANOH RYUICHI , LI JING YA , LIAO RU LING , LIM CHONG SOON , NISHI TAKAHIRO , SHASHIDHAR SUGHOSH PAVAN , SUN HAI WEI , TEO HAN BOON , TOMA TADAMASA
IPC: H04N19/119 , H04N19/176
Abstract: An encoder (100) that encodes a current block in a picture includes circuitry and memory. Using the memory, the circuitry: splits the current block into a first sub block, a second sub block, and a third sub block in a first direction, the second sub block being located between the first sub block and the third sub block; prohibits splitting the second sub block into two partitions in the first direction; and encodes the first sub block, the second sub block, and the third sub block.
-
公开(公告)号:CA3086574A1
公开(公告)日:2019-01-17
申请号:CA3086574
申请日:2018-07-11
Applicant: PANASONIC IP CORP AMERICA
Inventor: OHKAWA MASATO , SAITOU HIDEO , TOMA TADAMASA , NISHI TAKAHIRO , ABE KIYOFUMI , KANOH RYUICHI
Abstract: ABSTRACT A decoder and a method is disclosed that decodes a current block in a picture. The decoder comprises circuitry and a memory. Using the memory, the circuitry performs a first inverse transform on inverse quantized coefficients of the current block using a first inverse transforrn basis without performing a second inverse transform, when the first inverse transform basis used for the first inverse transform is a discrete cosine inverse transform basis. Date Recue/Date Received 2020-07-13
-
-
-
-
-
-
-
-
-