Abstract:
본 발명은, 폭이 길이에 비해 큰 복수의 유전체층이 두께 방향으로 적층된 세라믹 본체; 상기 유전체층을 사이에 두고 상기 세라믹 본체의 길이 방향으로 서로 마주보는 양 단면을 통해 번갈아 노출되도록 형성된 복수의 제1 및 제2 내부 전극을 포함하여 용량이 형성된 액티브층; 상기 액티브층의 상부에 형성된 상부 커버층; 상기 액티브층의 하부에 형성되며, 상기 상부 커버층에 비해 두꺼운 두께를 갖는 하부 커버층; 및 상기 세라믹 본체의 양 단면을 덮도록 형성된 제1 및 제2 외부 전극; 을 포함하며, 상기 세라믹 본체의 전체 두께의 1/2를 A로, 상기 하부 커버층의 두께를 B로, 상기 액티브층의 전체 두께의 1/2를 C로, 상기 상부 커버층의 두께를 D로, 규정할 때, 상기 액티브층의 중심부가 상기 세라믹 본체의 중심부로부터 벗어난 비율, (B+C)/A는 1.042≤(B+C)/A≤1.537의 범위를 만족하는 적층 세라믹 커패시터를 제공한다.
Abstract:
본 발명은, 복수의 유전체층을 포함하며, 서로 마주보는 제1, 제2 주면, 서로 마주보는 제1, 제2 측면 및 서로 마주보는 제1, 제2 단면을 가지는 세라믹 본체; 상기 세라믹 본체 내에 형성되며, 제1 단면으로 노출된 제1 내부전극과 제2 측면으로 노출된 리드를 갖는 제2 내부전극을 포함하는 제1 커패시터부와 제1 측면으로 노출된 리드를 갖는 제3 내부전극과 제2 단면으로 노출된 제4 내부전극을 포함하는 제2 커패시터부; 상기 세라믹 본체 내에 형성되며, 제1 및 제2 측면으로 노출된 내부 연결도체; 및 상기 세라믹 본체의 외측에 형성되며, 상기 제1 내지 제4 내부전극 및 내부 연결도체와 전기적으로 연결된 제1 내지 제4 외부 전극;을 포함하며, 상기 내부 연결도체는 상기 제1 커패시터부 및 제2 커패시터부와 직렬로 연결된 적층 세라믹 커패시터를 제공한다.
Abstract:
The present invention provides a multi-layered ceramic capacitor. The multi-layered ceramic capacitor comprises a ceramic body, first and second capacitor parts, an internal connection conductor, and first to fourth external electrodes. The ceramic body includes a plurality of dielectric layers and has first and second main surfaces facing each other, first and second side surfaces facing each other, and first and second end surfaces facing each other. The first and second capacitor parts are formed in the ceramic body. The first capacitor part includes a first internal electrode exposed to the first end surface and a second internal electrode exposed to the second end surface having a lead exposed to the first side surface. The second capacitor part includes a third internal electrode exposed to the first end surface and a fourth internal electrode having a lead exposed to the second side surface. The internal connection conductor is formed in the ceramic body and exposed to the first and second side surfaces. The first to fourth external electrodes are formed outside the ceramic body and electrically connected to the first to fourth internal electrodes and the internal connection conductor. A capacitance of the first capacitor part is larger than a capacitance of the second capacitor part.
Abstract:
본 발명은, 복수의 유전체층이 적층된 세라믹 본체; 상기 유전체층을 사이에 두고 상기 세라믹 본체의 양 단면을 통해 번갈아 노출되도록 형성되며, 상기 세라믹 본체의 상면 및 하면에 수직으로 배치된 복수의 제1 및 제2 내부 전극을 포함하여 용량이 형성되는 액티브층; 상기 액티브층의 상부에 형성된 상부 커버층; 상기 액티브층의 하부에 형성되며, 상기 상부 커버층에 비해 두꺼운 두께를 갖는 하부 커버층; 및 상기 세라믹 본체의 양 단면을 덮도록 형성된 제1 및 제2 외부 전극;을 포함하며, 상기 액티브층은 상기 세라믹 본체의 길이-폭(LW) 단면에서 상기 세라믹 본체의 길이 방향 중심부(R)를 기준으로 일측 단면에 형성되며 용량 형성을 위하여 다른 극성의 내부 전극이 적층 방향으로 마주하는 제1 영역(Ⅰ)과 용량 형성이 되지 않도록 동일 극성의 내부 전극이 적층 방향으로 마주하는 제2 영역(Ⅱ)이 적층 방향으로 배치되는 제1 블록 및 상기 세라믹 본체의 길이 방향 중심부(R)를 기준으로 타측 단면에 형성되며 상기 제1 영역(Ⅰ)과 상기 세라믹 본체의 길이 방향으로 마주하며, 용량 형성이 되지 않도록 동일 극성의 내부 전극이 적층 방향으로 마주하는 제3 영역(Ⅲ)과 상기 제2 영역(Ⅱ)과 상기 세라믹 본체의 길이 방향으로 마주하며, 용량 형성을 위하여 다른 극성의 내부 전극이 적층 방향으로 마주하는 제4 영역(Ⅳ)이 적층 방향으로 배치되는 제2 블록을 포함하는 적층 세라믹 커패시터를 제공한다.
Abstract:
본 발명은, 복수의 유전체층이 적층된 세라믹 본체; 상기 유전체층을 사이에 두고 상기 세라믹 본체의 양 단면을 통해 번갈아 노출되도록 형성된 복수의 제1 및 제2 내부 전극을 포함하여 용량이 형성되는 액티브층; 상기 액티브층의 상부에 형성된 상부 커버층; 상기 액티브층의 하부에 형성되며, 상기 상부 커버층에 비해 두꺼운 두께를 갖는 하부 커버층; 상기 세라믹 본체의 양 단면을 덮도록 형성된 제1 및 제2 외부 전극; 및 상기 액티브층의 내부에서 상기 제1 및 제2 외부 전극으로부터 길이 방향의 내측으로 연장되어 상기 제1 및 제2 내부 전극과 각각 대향되는 복수의 제1 및 제2 더미 전극; 을 포함하며, 상기 세라믹 본체의 전체 두께의 1/2를 A로, 상기 하부 커버층의 두께를 B로, 상기 액티브층의 전체 두께의 1/2를 C로, 상기 상부 커버층의 두께를 D로, 규정할 때, 상기 액티브층의 중심부가 상기 세라믹 본체의 중심부로부터 벗어난 비율, (B+C)/A는 1.063≤(B+C)/A≤1.745의 범위를 만족하는 적층 세라믹 커패시터를 제공한다.
Abstract:
The present invention provides a multilayered ceramic capacitor. The multilayered ceramic capacitor comprises: a ceramic body including a plurality of dielectric layers laminated in a width direction; an active area having a formed capacitance and including a plurality of first and second internal electrodes formed to be alternately exposed to both end surfaces of the ceramic body with the dielectric layer interposed therebetween; an upper margin part prepared above the active area; a lower margin part prepared under the active area in the dielectric layer and having a thickness thicker than a thickness of the upper margin part; and first and second external electrodes formed to cover the both end surfaces of the ceramic body. When a half of the entire thickness of the ceramic body is defined as A, the thickness of the lower margin part is defined as B, a half of the entire thickness of the active area is defined as C, and the thickness of the upper margin part is defined as D, the multilayered ceramic capacitor is provided in which a proportion at which a central portion of the active area is deviated from a central portion of the ceramic body, that is, (B+C)/A satisfies a range of 1.047
Abstract:
Provided is a multilayered ceramic capacitor comprising: a ceramic body in which multiple dielectric layers are laminated; an active layer including first and second internal electrodes formed to be alternately exposed to both end surfaces of the ceramic body, having the dielectric layer interposed therebetween, and arranged vertically to the top and bottom surfaces of the ceramic body to form capacitance; an upper cover layer formed above the active layer; a lower cover layer formed below the active layer and having a thickness greater than that of the upper cover layer; and first and second external electrodes covering both end surfaces of the ceramic body, wherein, the active layer includes a first block in which a first region (I) is formed at one side based on a central portion (R) of the ceramic body in a length direction in a length-width (L-W) cross-section and includes internal electrodes having different polarities facing one another in a lamination direction to form capacitance, and in which a second region (II) is formed, including internal electrodes having the same polarity facing one another in the lamination direction so as not to form capacitance; and a second block in which a third (III) is formed on the other side based on the central portion (R) of the ceramic body in the length direction, facing the first region (I) in the length direction of the ceramic body, and in which a fourth region (IV) is formed in the lamination direction, including internal electrodes having different polarities facing one another in the lamination direction to form capacitance.
Abstract:
A multi-layered ceramic capacitor according to the present invention includes a ceramic body having a structure in which a plurality of dielectric layers are laminated; an active layer including a plurality of first and second inner electrodes formed to interpose the dielectric layer therebetween and exposed through both end surfaces of the ceramic body so that the capacity of the active layer is formed and, an upper cover layer formed at the upper portion of the active layer; a lower cover layer formed at a lower portion of the active layer and having a thickness thicker than that of the upper cover layer; first and second external electrodes to cover both end surfaces of the ceramic body; and a plurality of first and second dummy electrodes extending inward from the first and second external electrodes in a longitudinal direction in the active layer while facing the first and second inner electrodes, respectively. Accordingly, provided is the multi-layer ceramic layer in which, on the assumption that 1/2 of the total thickness of the ceramic body is A, the thickness of the lower cover layer is B, 1/2 of the total thickness of the active layer is C, and the thickness of the upper cover layer is D, the ratio, (B+C)/A, at which the central portion of the active layer is offset from the central portion of the ceramic body satisfies the range of 1.063
Abstract:
Provided is a multi-layered ceramic capacitor comprising: a plurality of dielectric layers laminated in a width direction; a first and a second main surfaces facing each other; a ceramic body having a first and a second surfaces facing each other and a first and a second side surface facing each other; a first outputting unit exposed to the first main surface of the ceramic body, formed inside of the ceramic body; a second outputting unit exposed to the second main surface of the ceramic body; a first inner electrode formed apart from the first and second surfaces with a certain distance; a third outputting unit formed apart from the first outputting unit, exposed to the first main surface of the ceramic body; a forth outputting unit formed apart from the second outputting unit, exposed to the second main surface of the ceramic body; an active layer including the second inner electrode apart from the first and second surfaces; a top and a bottom cover layer formed on the first and second side surfaces of the active layer; and a fifth and a sixth outer electrode connected to the first to forth outer electrodes and the second inner electrode connected to the first inner electrode. If the length of the ceramic body is determined ′L′,the width of the ceramic body is determined ′W′,0.7
Abstract translation:提供一种多层陶瓷电容器,包括:在宽度方向上层叠的多个电介质层; 第一和第二主表面彼此面对; 陶瓷体,其具有彼此面对的第一和第二表面以及彼此面对的第一和第二侧表面; 第一输出单元,其暴露于陶瓷体的第一主表面,形成在陶瓷体的内部; 第二输出单元,暴露于陶瓷体的第二主表面; 与所述第一和第二表面分开形成一定距离的第一内部电极; 第三输出单元,与第一输出单元分开形成,暴露于陶瓷体的第一主表面; 第四输出单元,与第二输出单元分开形成,暴露于陶瓷体的第二主表面; 活性层,包括除了第一和第二表面之外的第二内部电极; 形成在有源层的第一和第二侧表面上的顶盖和底盖层; 以及连接到第一至第四外部电极的第五和第六外部电极以及连接到第一内部电极的第二内部电极。 如果陶瓷体的长度确定为“L”,则陶瓷体的宽度被确定为“W”,满足0.7 <= W / L <= 1.2。
Abstract:
The present invention relates to a multi-layered chip device which includes a laminate body on which a plurality of internal magnetic layers are laminated, an internal electrode layer which is formed on the laminate body, an external magnetic layer which is laminated on the top side or the bottom side of the laminate body, and an external electrode which is formed outside the laminate body and the external magnetic layer and is electrically connected to the internal electrode layer. The length of the external magnetic layer is shorter than the length of the internal magnetic layer.