서브 샘플링 위상 고정 루프를 기반으로 한 확산 스펙트럼 클럭 발생기 및 그의 자동 캘리브레이션 방법
    11.
    发明公开
    서브 샘플링 위상 고정 루프를 기반으로 한 확산 스펙트럼 클럭 발생기 및 그의 자동 캘리브레이션 방법 无效
    基于辅助采样锁相环的发射频谱发生器和使用其的自动校准方法

    公开(公告)号:KR1020160076644A

    公开(公告)日:2016-07-01

    申请号:KR1020140186913

    申请日:2014-12-23

    CPC classification number: H03L7/093 Y10S331/02

    Abstract: 확산스펙트럼클럭발생기가개시된다. 본발명의확산스펙트럼클럭발생기는전압제어발진기; 상기전압제어발진기에서일정한주파수의다중위상저 잡음신호를생성하도록제어하는서브샘플링위상고정루프; 상기전압제어발진기출력신호의스펙트럼을확산시키기위해, 상기전압제어발진기의제어전압을조절하는변조전하펌프부; 및상기전압제어발진기의출력단에연결되어상기전압제어발진기출력신호의스펙트럼확산의정확도를검증하고, 검증결과에따라상기변조전하펌프부의전류값을조절하는자동캘리브레이션처리부를포함한다.

    Abstract translation: 公开了一种扩频时钟发生器。 本发明的扩频时钟发生器包括:压控振荡器; 子采样锁相环,其控制压控振荡器以产生具有恒定频率的多相低噪声信号; 调制电荷泵单元,其控制压控振荡器的控制电压,以便扩展压控振荡器的输出信号的频谱; 以及与压控振荡器的输出端连接的自动校正处理单元,对压控振荡器的输出信号的频谱扩展的精度进行验证,根据该调制电荷泵单元的电流值 验证结果。

    데이터 샘플링 장치 및 이를 이용한 데이터 샘플링 방법
    13.
    发明授权
    데이터 샘플링 장치 및 이를 이용한 데이터 샘플링 방법 有权
    数据采样装置和数据采样方法

    公开(公告)号:KR101222092B1

    公开(公告)日:2013-01-14

    申请号:KR1020110011779

    申请日:2011-02-10

    Abstract: 데이터 샘플링 장치는 입력과 출력이 교차 접속된 인버터를 포함하고, 교차 접속된 인버터의 제 1 노드와 제 2 노드에 전달된 입력신호에 대해 능동 피드백을 수행하는 인버터 모듈 및 교차 접속된 인버터의 제 1 노드와 제 2 노드에 각각 연결된 제 1 샘플 앤 홀드 회로와 제 2 샘플 앤 홀드 회로를 포함하는 샘플 앤 홀드 모듈을 포함하되, 샘플 앤 홀드 모듈은 제 1 입력신호와 제 2 입력신호를 샘플링하고, 클럭 신호의 제어에 따라 샘플링된 제 1 입력신호와 제 2 입력신호의 홀드된 신호를 교차 접속된 인버터의 제 1 노드와 제 2 노드에 각각 전달하고, 인버터 모듈은 제 1 노드와 제 2 노드에 전달된 홀드된 신호에 대해 능동 피드백을 수행하고, 능동 피드백이 수행된 홀드된 신호의 값을 출력신호로 출력한다.

    데이터 샘플링 장치 및 이를 이용한 데이터 샘플링 방법
    15.
    发明公开
    데이터 샘플링 장치 및 이를 이용한 데이터 샘플링 방법 有权
    数据采样装置和数据采样方法

    公开(公告)号:KR1020120091787A

    公开(公告)日:2012-08-20

    申请号:KR1020110011779

    申请日:2011-02-10

    CPC classification number: H03K5/24 G11C27/02 H03K5/153

    Abstract: PURPOSE: A data sampling apparatus and a data sampling method using the same are provided to prevent the generation of a plurality of parasitic components by simplifying the structure of a circuit. CONSTITUTION: Data sampling apparatus(100) comprises an inverter module(110) and sample and hold modules(130,140) connected to an input terminal of the inverter module. The inverter module includes inverters(112,114) having inputs and outputs which are crossly connected and a third switch(109) which connects or disconnects a first node and a second node of the inverter which is crossly connected according to the control of clock signals. The inverter module further includes a clock generation part generating the clock signals.

    Abstract translation: 目的:提供数据采样装置和使用其的数据采样方法,以通过简化电路的结构来防止产生多个寄生分量。 构成:数据取样装置(100)包括与逆变器模块的输入端子连接的逆变器模块(110)和采样保持模块(130,140)。 逆变器模块包括具有交叉连接的输入和输出的反相器(112,114)和连接或断开根据时钟信号的控制交叉连接的逆变器的第一节点和第二节点的第三开关(109)。 逆变器模块还包括产生时钟信号的时钟产生部件。

Patent Agency Ranking