-
公开(公告)号:KR1019970019010A
公开(公告)日:1997-04-30
申请号:KR1019950028832
申请日:1995-09-04
Applicant: 삼성전기주식회사
Inventor: 박일규
IPC: H03H9/00
Abstract: 본 발명은 페라이트 시이트가 순차로 적충형성된 전자파장애 방지용 필터에 관한 것으로 그 기술적인 구성은, 일정한 패턴의 내부전극(2)이 각각의 페라이트 시이트(3)에 인쇄되며, 상기 각 내부전극(2)의 일단부에는 관통홀(4)이 천설되는 다수의 페라이트 시이트(3)(3)(3)… 를 순차로 적충 형성하며, 상기 다수의 층으로 적충 형성된 칩비드(1)의 상하측에는 시이트커버(4)가 각각 착설되고, 상기 내부전극(2)이 각각 형성된 칩비드(1)의 양측단부에는 내부전극(2)과 각각 연결되는 외부전극(5)이 다수개 인쇄토록되는 것이다.
이에 따라서, 내부전극이 형성되어 다수의 층으로 적충된 페라이트시이트에 의해 임피던스가 크게되어 노이이즈의 감쇄효과가 크게됨은 물론, 세트의 기판상에 실장이 칩형 필터본체부에 의해 최소의 공간으로 표면실장이 가능토록 될 수있는 것이다.-
-
-
-
-
-
公开(公告)号:KR101053393B1
公开(公告)日:2011-08-01
申请号:KR1020080132664
申请日:2008-12-23
Applicant: 삼성전기주식회사 , 한양대학교 산학협력단
CPC classification number: G06F17/5036
Abstract: 본 발명은 고주파 소자의 중첩 영역과 비중첩 영역을 구분하여 모델링함으로써 고차의 공진 주파수를 갖는 보다 정확한 모델링 회로를 제공하는 고주파 소자의 모델링 회로 및 이의 모델링 방법에 관한 것으로, 적어도 둘의 기판이 일정 간격으로 적층되어 상기 둘의 기판이 중첩되는 중첩 영역과 상기 둘의 기판의 중첩되지 않는 비중첩 영역을 가지며, 상기 둘의 기판의 일부와 전기적으로 연결되는 전극을 갖는 고주파 소자에 있어서, 상기 고주파 소자의 상기 중첩 영역을 커플드 전송선 이론에 따라 모델링한 제1 캐패시터 및 제1 컨덕터 갖는 제1 회로부와, 상기 고주파 소자의 상기 중첩 영역을 커플드 전송선 이론에 따라 모델링하고, 상기 비중첩 영역 및 전극을 시리즈 알엘(Series RL) 모델에 따라 모델링한 제1 인덕터 및 제1 레지스터 갖는 제2 회로부를 포함하는 고주파 소자의 모델링 회로를 제공하는 것이다.
고주파 소자(High Freauency Device), 적층 세라믹 캐패시터(Multi Layer Ceramic Capacitor;MLCC), 모델링(Modeling)Abstract translation: 本发明涉及到射频器件建模电路以提供一个电路和用于建模方法的更精确的建模,通过模拟来分离重叠区域和高频器件的非重叠区域中,至少两个所述基板有一定距离的具有的更高阶的谐振频率 层叠中的高频装置,其具有其具有与所述两个或其中基材的两个基板重合的重叠区域中的非重叠的非重叠区域,电连接到两个基片的一部分和电极,在高频器件 和具有重叠区域耦合第一电容器和用于根据传输线理论,高频设备的重叠区域,并且根据所述耦合传输线理论,一系列非重叠区域和所述电极的建模的建模的第一导体的第一电路 根据RSL型(RL型)模型建模的第一电感器和具有第一电阻器的第二电路 高频装置的包括电路,以提供建模。
-
公开(公告)号:KR1020110040125A
公开(公告)日:2011-04-20
申请号:KR1020090097272
申请日:2009-10-13
Applicant: 삼성전기주식회사
CPC classification number: H01G9/155 , H01G9/016 , H01G11/12 , H01G11/74 , H01G11/82 , Y02E60/13 , Y10T29/417
Abstract: PURPOSE: A chip type electric double layer and a manufacturing method thereof are provided to prevent an electrolyte from being leaked to the outside by including an external terminal. CONSTITUTION: A lower case includes an inner space(180) and an external terminal(120) connected to the exposed part and the bottom of the inner space. An electric double layer capacitor cell(160) is electrically connected to the exposed part to the bottom of the inner space. A top cap(110b) is mounted on the upper side of the lower case to cover the inner space.
Abstract translation: 目的:提供一种片式双电层及其制造方法,以通过包括外部端子来防止电解液泄漏到外部。 构造:下壳体包括连接到内部空间的暴露部分和底部的内部空间(180)和外部端子(120)。 电双层电容器电池(160)电连接到暴露部分到内部空间的底部。 顶盖(110b)安装在下壳体的上侧以覆盖内部空间。
-
公开(公告)号:KR200133216Y1
公开(公告)日:1999-01-15
申请号:KR2019950036490
申请日:1995-11-29
Applicant: 삼성전기주식회사
Inventor: 박일규
IPC: H01F3/00
Abstract: 본 고안은 분할형 트로이덜 코아의 결합구조에 관한 것으로 그 기술적인 구성은, 분할형 크로이덜 코아(20)의 일측 트로이덜 코아(20')의 양 단부에는 요홈부(21)가 형성되고, 상기 분할형 트로이덜 코아(20)의 타측 트로이덜 코아(20)의 양 단부에는 요철부(22)가 형성되며, 상기 요홈부(21) 및 요철부(22)가 일체로 결합되어 분할된 트로이덜 코아(20')(20)가 일체로 결합되고, 상기 요홈부(21) 및 요철부(22)가 결합된 외측에는 고정용 지그(24)가 체결된다.
이에 따라서, 분할형 트로이덜 코아가 가일층 긴밀하게 결합토록 되어 자속흐름에 대한 불연속점의 발생이 방지되어 일체형 트로이덜 코아와 같은 자속특성이 발생 됨은 물론, 분할형 트로이덜 코아를 간단한 결합 및 지그 체결로서 사용할 수 있게 되어 실용성 및 제작성이 극히 향상되는 한편 분할 가능하면서도 결합이 간단하여 트로이덜 코아의 권선작업이 용이하여 작업성이 향상되는 것이다.-
公开(公告)号:KR2019980005726U
公开(公告)日:1998-03-30
申请号:KR2019960017422
申请日:1996-06-25
Applicant: 삼성전기주식회사
Inventor: 박일규
IPC: H03H9/46
Abstract: 본고안은전자파장애(Electro Magnetic Interference)를방지하기위한 3단자형전자파장애방지필터에관한것으로, 보다상세히는접지단자와잔류인덕턴스를감소시킴으로서고주파특성이매우우수하고입·출력단자사이의인덕턴스를증가시키며, 시이트(SHEET)상에전극인쇄에의한대량생산이가능하고, 적층형으로이루어짐으로서표면실장이가능한적층형 3단자전자파장애(EMI) 방지필터에관한것이다. 본고안은전자파장애(Electro Magnetic Interference)를방지하기위한 3단자형필터에있어서, 다수의유전체시이트를적층으로형성하고, 상기유전체시이트내에는복수개의인덕터전극이형성되며, 복수개의캐피시터전극이형성되고, 상기복수개의인덕터전극과상기캐패시터전극중의어느하나를상기유전체시이트를관통하는구멍을통하여전기적으로연결시키고, 상기유전체시이트의측방모서리에는입·출력단자와접지단자및 캐패시터단자를각각형성시킴을특징으로하는적층형 3단자전자파장애(EMI) 방지필터를제공한다.
Abstract translation: 纸提议增加了三端型之间的电感涉及一种电磁干扰保护滤波器,更具体地是通过减小接地端子和残留电感是非常优异的并且输入和输出端子,用于防止高频特性的EMI(电磁干扰) 本发明涉及一种堆叠的三端电磁干扰(EMI)滤波器,其能够通过电极印刷在片材上并且能够通过堆叠进行表面安装来批量生产。 在用于防止EMI(电磁干扰),在栈上形成多个电介质薄片的三端滤波器,和多个电感器电极的纸的眼睛形成在介电片材,多个电容器形成电极 一个,锡金电连接到所述多个电感器电极,并通过穿过所述介电片传递和形成输入输出端子和一个接地端子和一侧缘的电容器端子上的孔的电容器电极中的任何一个分别与所述电介薄片 (EMI)防止滤波器。
-
-
-
-
-
-
-
-
-