커패시터 및 그 제조방법
    11.
    发明公开
    커패시터 및 그 제조방법 审中-实审
    电容器及其制造方法

    公开(公告)号:KR1020170061372A

    公开(公告)日:2017-06-05

    申请号:KR1020150166309

    申请日:2015-11-26

    Abstract: 본개시의일 실시예에따른커패시터는금속및 수지를포함하여제1 및제3 전극층사이에배치된제2 전극층을포함하며, 커패시터바디의측면을덮는부분이커패시터바디의상하면을덮는부분보다얇게형성된다. 제2 전극층을포함하여외부충격에의한크랙발생을방지함과동시에커패시터의 ESR을감소시켜커패시터의전기적특성을향상시킬수 있다.

    Abstract translation: 根据本公开的一个实施例中电容器包括设置在包括金属和树脂的第一mitje第三电极层之间的第二电极层,形成覆盖所述电容器主体侧比覆盖所述电容器素体的服装时,部分薄的一部分 是的。 可以防止包括第二电极层在内的外部冲击引起的裂纹并降低电容器的ESR,由此改善电容器的电特性。

    적층 세라믹 전자부품
    12.
    发明公开
    적층 세라믹 전자부품 审中-实审
    多层陶瓷电子元器件

    公开(公告)号:KR1020170005645A

    公开(公告)日:2017-01-16

    申请号:KR1020150095991

    申请日:2015-07-06

    Abstract: 본발명의일 실시형태는유전체층과내부전극이번갈아배치된세라믹바디를포함하며, 상기내부전극과유전체층의계면에는세라믹-금속화합물층이배치된적층세라믹전자부품을제공한다.

    Abstract translation: 多层陶瓷电子部件包括交替配置电介质层和内部电极的陶瓷体。 陶瓷 - 金属化合物层设置在内部电极和电介质层之间的界面上。 此外,在一些示例中,相邻内部电极之间的空间被电介质层完全占据,并且电介质层含有含有金属颗粒的陶瓷 - 金属化合物。 陶瓷 - 金属化合物层可以具有压花型构型或枝晶型构型。

    적층 세라믹 전자 부품
    13.
    发明公开
    적층 세라믹 전자 부품 审中-实审
    多层陶瓷电气元件

    公开(公告)号:KR1020160142035A

    公开(公告)日:2016-12-12

    申请号:KR1020150077837

    申请日:2015-06-02

    Abstract: 본발명은, 제1 내부전극이일면에배치된제1 유전체층및 제2 내부전극이일면에배치된제2 유전체층이번갈아적층된세라믹바디, 상기세라믹바디의제1 면에배치되고상기제1 내부전극과연결된제1 외부전극및 상기세라믹바디의제2 면에배치되고상기제2 내부전극과연결된제2 외부전극을포함하고, 상기제1 내부전극은상기세라믹바디의제1 면으로노출되고, 상기제2 내부전극은세라믹바디의제2 면으로노출되고, 상기제1 유전체층및 제2 유전체층이적층되는방향을기준으로할 때, 상기제1 내부전극및 제2 내부전극이중첩하지않는적층세라믹전자부품을제공한다.

    적층 세라믹 전자부품 및 이를 구비한 기판
    14.
    发明授权
    적층 세라믹 전자부품 및 이를 구비한 기판 有权
    多层陶瓷电子元器件和板有相同的

    公开(公告)号:KR101659209B1

    公开(公告)日:2016-09-22

    申请号:KR1020150020152

    申请日:2015-02-10

    CPC classification number: H01G4/012 H01G2/06 H01G4/12 H01G4/30

    Abstract: 본발명은복수의절연층과내부전극이교대로적층된세라믹본체를포함하는적층세라믹전자부품에있어서, 상기내부전극은상기절연층을사이에두고, 상기세라믹본체의제 1 및제 2 단면으로각각노출되는제 1 및제 2 내부전극을포함하고, 상기제 1 내부전극이배치된절연층에상기제 1 내부전극과소정의간격을두고배치되며상기세라믹본체의제 2 단면으로노출되는제 1 더미전극과, 상기제 2 내부전극이배치된절연층에상기제 2 내부전극과소정의간격을두고배치되며상기세라믹본체의제 1 단면으로노출되는제 2 더미전극을포함하며, 상기제 1 내부전극의단부와상기세라믹본체의제 2 단면사이의간격또는상기제 2 내부전극의단부와상기세라믹본체의제 1 단면사이의간격을 D이라하고, 제 1 더미전극또는제 2 더미전극의폭을ω이라할 때, ω/D는 0.273≤ω/D ≤0.636을만족하는적층세라믹전자부품에관한것이다.

    Abstract translation: 多层陶瓷部件包括多个绝缘层和内部电极交替堆叠的陶瓷体。 内部电极包括分别暴露于陶瓷体的第一和第二端面的第一和第二内部电极,绝缘层介于第一和第二内部电极之间。 第一虚拟电极和第二虚设电极设置在绝缘层上,与内部电极隔开预定间隔并暴露于陶瓷体的第一端面。 多层陶瓷成分满足0.273≤·D≤0.636,其中D是第一内部电极的端部和陶瓷体的第二端面之间的距离,ω是第一虚拟电极的宽度。

    적층 세라믹 전자 제품 및 그 제조 방법
    15.
    发明公开
    적층 세라믹 전자 제품 및 그 제조 방법 有权
    多层陶瓷电子元件及其制造方法

    公开(公告)号:KR1020160096911A

    公开(公告)日:2016-08-17

    申请号:KR1020150018572

    申请日:2015-02-06

    CPC classification number: H01G4/30 H01G4/012 H01G4/12 H01G4/232

    Abstract: 적층세라믹전자부품이제공된다. 이적층세라믹전자부품은복수의유전체층들이적층되어이루어지되, 서로대향하는제 1 단부및 제 2 단부와제 1 단부및 제 2 단부를연결하는복수의측면들을갖는세라믹본체, 세라믹본체내에서유전체층을사이에두고서로대향하게적층되되, 세라믹본체의복수의측면들중 서로대향하는제 1 측면및 제 2 측면으로각각의인출부를통해노출된복수의내부전극들, 복수의내부전극들각각의인출부와연결되도록제 1 측면및 제 2 측면상에각각둘 이상으로구비된제 1 외부전극들및 제 2 외부전극들, 및제 1 외부전극들및 제 2 외부전극들을제외한제 1 측면및 제 2 측면상에구비된절연층을포함한다.

    Abstract translation: 本发明涉及一种多层陶瓷电子元件,用于防止在用于形成外部电极的电镀工艺中通过电镀渗漏而降低可靠性。 多层陶瓷电子部件通过层叠多个电介质层而形成,并且包括:陶瓷体,其具有彼此相对的第一端和第二端以及将第一端连接到第二端的多个侧面; 多个内部电极,其中陶瓷体中插入有电介质层,并且通过每个取出部分在陶瓷体的多个侧面中彼此相对的第一侧和第二侧暴露; 两个或更多个第一外部电极和第二外部电极,其位于与内部电极的每个取出部分连接的第一侧和第二侧上; 以及设置在除了第一外部电极和第二外部电极之外的第一侧和第二侧的绝缘层。

    파워 인덕터 및 그 제조 방법
    16.
    发明公开
    파워 인덕터 및 그 제조 방법 审中-实审
    功率电感器及其制造方法

    公开(公告)号:KR1020160092543A

    公开(公告)日:2016-08-05

    申请号:KR1020150012579

    申请日:2015-01-27

    Abstract: 파워인덕터가제공된다. 이파워인덕터는중앙부에관통홀을갖는기판, 관통홀 바깥의기판의양면상에구비된나선형의제 1 내부전극코일패턴및 제 2 내부전극코일패턴, 제 1 내부전극코일패턴및 제 2 내부전극코일패턴이구비된기판을매립하되, 제 1 내부전극코일패턴및 제 2 내부전극코일패턴각각의단부를서로대향하는양 단면들로노출하는자성몸체, 제 1 내부전극코일패턴및 제 2 내부전극코일패턴각각의단부와접속하도록자성몸체의양 단면들에구비된제 1 외부전극및 제 2 외부전극, 및제 1 외부전극및 제 2 외부전극사이의자성몸체를덮는도금방지막을포함한다.

    Abstract translation: 提供功率电感器。 功率电感器包括:在中心具有通孔的基板; 第一内部电极线圈图案和第二内部电极线圈图案,其布置在所述基板的两侧,并且具有螺旋形状; 埋置有第一内部电极线圈图案和第二内部电极线圈图案的基板的磁体,并且将第一内部电极线圈图案和第二内部电极线圈图案的各个端部暴露于彼此面对的两个横截面 ; 第一外部电极和第二外部电极,其被布置在与第一内部电极线圈图案和第二内部电极线圈图案的每个端部接触的磁体的两个横截面上; 以及覆盖第一外电极和第二外电极之间的磁体的防镀膜。

    적층 세라믹 커패시터 및 그 실장기판
    17.
    发明授权
    적층 세라믹 커패시터 및 그 실장기판 有权
    具有安装在其上的多层陶瓷电容器和电路板

    公开(公告)号:KR101630040B1

    公开(公告)日:2016-06-13

    申请号:KR1020140064328

    申请日:2014-05-28

    Abstract: 본발명은유전체층을포함하며, 서로마주보는제 1, 제 2 주면, 서로마주보는제 1, 제 2 측면및 서로마주보는제 1, 제 2 단면을갖는세라믹본체; 상기세라믹본체의내부에배치되고, 상기세라믹본체의길이방향으로서로이격되어상기제 1 주면으로노출되는제 1 인출부와제 2 인출부를가지며, 상기제 1, 제 2 단면으로부터일정거리이격되어배치되는제 1 내부전극; 상기제 1 인출부와제 2 인출부의사이에위치하고, 상기제 1 주면으로노출되는제 3 인출부를가지며, 상기제 1, 제 2 단면으로부터일정거리이격되어배치되는제 2 내부전극; 상기세라믹본체의제 1 주면에배치되며, 상기제 1 내부전극과연결된제 1, 제 2 외부전극과상기제 2 내부전극과연결된제 3 외부전극;을포함하며, 상기제 1 내부전극이배치된층에배치되며, 상기제 3 외부전극과연결된제 1 더미전극과, 상기제 2 내부전극이배치된층에배치되며, 상기제 1, 제 2 외부전극중 적어도하나와연결된제 2 더미전극을포함하는적층세라믹커패시터를제공한다.

    코일 부품 및 그 제조 방법
    18.
    发明公开
    코일 부품 및 그 제조 방법 审中-实审
    线圈组件及其制造方法

    公开(公告)号:KR1020160051668A

    公开(公告)日:2016-05-11

    申请号:KR1020150156137

    申请日:2015-11-06

    Abstract: 본개시는적어도하나의인출단자를갖는권선타입의코일; 금속자성체분말및 수지혼합물을포함하는자성체수지복합체가시트형태로성형되어상기코일의상면및 하면에압착및 경화되어형성된바디; 및상기바디상에배치되며, 상기인출단자와연결되는외부전극; 을포함하며, 상기금속자성체분말은입자크기가서로상이한제 1 금속자성체분말및 제 2 금속자성체분말을포함하는코일부품및 그제조방법에관한것이다.

    Abstract translation: 本发明涉及在制造小线圈部件时能够稳定地安装线圈并且可以批量生产的线圈部件及其制造方法。 线圈部件包括:具有至少一个引出端的绕组型线圈; 通过形成包括金属磁性材料粉末和树脂混合物的片状磁性材料树脂复合体形成的主体,并且在线圈的上部和下部被压缩和固化; 以及布置在主体上并连接到引出端子的外部电极。 金属材料粉末包括具有不同粒径的第一金属磁性材料粉末和第二金属磁性材料粉末。

    칩형 코일 부품 및 그 제조방법
    19.
    发明公开
    칩형 코일 부품 및 그 제조방법 审中-实审
    芯线组件及其制造方法

    公开(公告)号:KR1020160019265A

    公开(公告)日:2016-02-19

    申请号:KR1020140103788

    申请日:2014-08-11

    CPC classification number: H01F17/0013 H01F27/292 H01F41/041

    Abstract: 본발명은칩형코일부품및 그제조방법에관한것이다. 본발명의일 실시예에따른칩형코일부품은, 복수의관통홈을갖는복수의세라믹층이배치되며, 실장면으로제공되는하면을갖는세라믹본체및 상기세라믹본체의내부에위치하며, 상기복수의세라믹층 상에배치되는내부도체패턴을포함하는내부코일부를포함하고, 상기복수의관통홈은상기세라믹본체의하면으로노출되고, 상기복수의세라믹층은상기제1 및제2 관통홈에충전되는복수의도전성물질을포할수 있다.

    Abstract translation: 芯片型线圈部件及其制造方法技术领域本发明涉及芯片型线圈部件及其制造方法。 根据本发明的实施例,芯片型线圈部件包括:陶瓷体,其下表面设置为安装表面,并且其中布置有多个设置有多个贯穿槽的陶瓷层; 以及内部线圈部,其位于所述陶瓷体中并且包括布置在所述多个陶瓷层上的内部线圈图案,其中所述多个穿透槽暴露于所述陶瓷体的下表面,并且所述多个陶瓷层包括多个 导电材料,其中填充有第一和第二穿透槽。

    적층 세라믹 커패시터 및 그 실장기판
    20.
    发明公开
    적층 세라믹 커패시터 및 그 실장기판 有权
    多层陶瓷电容器及其安装板

    公开(公告)号:KR1020150136819A

    公开(公告)日:2015-12-08

    申请号:KR1020140064328

    申请日:2014-05-28

    Abstract: 본발명은유전체층을포함하며, 서로마주보는제 1, 제 2 주면, 서로마주보는제 1, 제 2 측면및 서로마주보는제 1, 제 2 단면을갖는세라믹본체; 상기세라믹본체의내부에배치되고, 상기세라믹본체의길이방향으로서로이격되어상기제 1 주면으로노출되는제 1 인출부와제 2 인출부를가지며, 상기제 1, 제 2 단면으로부터일정거리이격되어배치되는제 1 내부전극; 상기제 1 인출부와제 2 인출부의사이에위치하고, 상기제 1 주면으로노출되는제 3 인출부를가지며, 상기제 1, 제 2 단면으로부터일정거리이격되어배치되는제 2 내부전극; 상기세라믹본체의제 1 주면에배치되며, 상기제 1 내부전극과연결된제 1, 제 2 외부전극과상기제 2 내부전극과연결된제 3 외부전극;을포함하며, 상기제 1 내부전극이배치된층에배치되며, 상기제 3 외부전극과연결된제 1 더미전극과, 상기제 2 내부전극이배치된층에배치되며, 상기제 1, 제 2 외부전극중 적어도하나와연결된제 2 더미전극을포함하는적층세라믹커패시터를제공한다.

    Abstract translation: 本发明提供一种多层陶瓷电容器,包括:陶瓷体,其包括电介质层,彼此相对的第一和第二主面,彼此面对的第一和第二侧面以及彼此相对的第一和第二端面; 设置在陶瓷体中的第一内部电极包括彼此分离并暴露于第一主面的第一取出部分和第二取出部分,并且设置成与第一和第二端部隔开预定距离 面对; 位于第一退避部和第二退出部之间的第二内部电极包括暴露于第一主面的第三取出部,并且配置成与第一和第二端面隔开预定距离; 第三外部电极,其设置在陶瓷体的第一主面上,并且包括与第一内部电极连接的第一外部电极和第二外部电极,以及与第二内部电极连接的第三电极,其中,所述多层陶瓷电容器包括: 第一虚拟电极,其设置在具有设置并连接到第三外部电极的第一内部电极的层中,以及第二虚拟电极,其设置在具有第二内部电极的层中,并且连接到第二外部电极中的至少一个 第一和第二外部电极。

Patent Agency Ranking