Abstract:
높은 집적도로 적층 가능하고, 높은 신뢰성을 갖고 경제적으로 제조될 수 있는 반도체 칩이 제공되고, 나아가 이러한 반도체 칩을 포함하는 반도체 패키지, 카드 및 시스템이 제공된다. 반도체 칩에 있어서, 집적회로부(IC)는 반도체 기판 상에 제공된다. 하나 이상의 도전성 패드는 상기 반도체 기판 상에 상기 집적회로부와 전기적으로 연결되게 배치된다. 그리고, 복수의 유니버설 배선 라인들(universal wiring line)은 상기 반도체 기판 상에 상기 하나 이상의 도전성 패드와 이격되게 배치되고 상기 집적회로부와 전기적으로 절연된다. 유니버설 배선 라인, 반도체 칩, 반도체 패키지, 적층
Abstract:
PURPOSE: An apparatus for testing a semiconductor device and a method for testing the semiconductor device are provided to implement a heating and cooling test environment of inside a chamber by detecting a predetermined temperature. CONSTITUTION: A chamber has a constant space. A plurality of semiconductor devices(50) are located in the chamber. A temperature conversion module is connected to the chamber. The temperature conversion module heats and cools the chamber. The internal space of the chamber keeps a constant temperature. The control module(400) transmits an electric signal to the temperature conversion module. The control module selectively heats and cools the internal space of the chamber.
Abstract:
A PCB(Printed Circuit Board) assembly and an LCD device having the same are provided to reduce the number of flexible plat panel cables, the number of layers of a PCB, and the size of the PCB, thereby simplifying a process and reducing the cost. A PCB assembly includes a base plate, an LCD panel driving unit, plural signal lines(SL), and a contact line(GL). The LCD panel driving unit is formed on the base plate. The plural signal lines are formed on the base plate and are connected to the LCD panel driving unit. The contact line is formed adjacently between two of the plural signal lines to divide a magnetic field of the plural signal lines. The LCD panel driving unit includes an FPGA(Field Programmable Gate Array)(120) having a mini-LVDS(Low Voltage Differential Signaling). The signal lines include at least one of a clock line(CL) or a data line(DL) of the mini-LVDS.
Abstract:
본 발명은 적층 인쇄회로기판을 이용한 멀티 칩 패키지 및 그의 제조 방법에 관한 것이다. 본 발명에 따른 멀티 칩 패키지 및 그의 제조 방법은 적어도 두 개 이상의 단위 인쇄회로기판이 적층된 적층 인쇄회로기판을 이용한다. 적층 인쇄회로기판에 적어도 두 개 이상의 반도체 칩을 크기가 작은 것부터 큰 순서로 부착하고, 대응되는 높이의 단위 인쇄회로기판과 본딩 와이어로 전기적으로 연결한다. 이에 따라, 하부에 위치하는 반도체 칩을 대응되는 높이의 단위 인쇄회로기판에 연결시키는 본딩 와이어의 길이와 상부에 위치하는 반도체 칩을 대응되는 높이의 단위 인쇄회로기판에 연결시키는 본딩 와이어의 길이를 유사한 길이로 유지시킴으로써, 액상의 성형 수지가 인쇄회로기판의 상부면으로 유입되는 경우 길이가 긴 본딩 와이어에 발생할 수 있는 본딩 와이어의 스위핑을 방지할 수 있다. 또한, 하부에 위치히는 반도체 칩의 에지 패드보다 상부에 위치하는 반도체 칩의 에지 패드가 외부에 위치하고 반도체 칩들과 연결된 각각의 본딩 와이어가 각각의 단위 인쇄회로기판에 분산되어 연결됨으로써, 본딩 와이어들이 교차되는 것을 방지할 수 있다. 따라서, 본딩 와이어들 사이에 발생할 수 있는 전기적 쇼트를 방지할 수 있다. 관통 홀, 적층 인쇄회로기판, 에지 패드, 멀티 칩 패키지, 본딩 와이어
Abstract:
테스트장치는신호감지부및 신호처리부를포함한다. 신호감지부는서로병렬로연결된복수의수동소자들을포함하는테스트대상장치에서생성되는신호를감지하여테스트출력신호를생성한다. 신호처리부는복수의수동소자들의소자특성정보에기초하여상기테스트대상장치의임피던스를측정함으로써수동소자들의개방성불량여부를판별한다. 따라서, 테스트장치는반도체회로모듈과같은테스트대상장치의개방성불량을정밀하게판별할수 있다.
Abstract:
Provided are: a composition for delivering nucleic acids, comprising nucleic acid binding peptides including cationic amino acids and hydrophobic amino acids and a stabilizing carrier including antibodies; a nucleic acid complex comprising nucleic acids and the composition for delivering nucleic acids; and a method for delivering nucleic acids using the composition for delivering nucleic acids. The present invention relates to a novel nucleic acid delivery system which efficiently delivers nucleic acids into cells by being combined with specific surface parameters (antigens) of specific cells, and inducing internalization into cells by the combination, and to efficient disease treatment techniques using the same.
Abstract:
Disclosed are a video encoding method and a video decoding method for parallel processing. The video encoding method for parallel processing determines an encoding order and a reference dependency of pictures included in a GOP, and generates a predetermined data unit including the reference relation information generated based on the encoding order and reference dependency of the pictures included in the GOP and outputs the predetermined data unit.