-
公开(公告)号:KR1020110010325A
公开(公告)日:2011-02-01
申请号:KR1020090067828
申请日:2009-07-24
Applicant: 삼성전자주식회사
Inventor: 문재준
CPC classification number: H04N5/2353 , H04N5/353
Abstract: PURPOSE: An apparatus for detecting operation characteristics of a shutter is provided to embody an electronic leading curtain by detecting a shutter's operation characteristics. CONSTITUTION: A reset scanning unit(1020) performs reset scanning about the pixels. A light intensity detection unit(1040) detects the quantity of light of the pixels. A light intensity calculate unit(1050) respectively adds up a detected first quantity of light and a detected second quantity of light. A mechanical shutter driving feature acquiring unit(1060) gets an operation property of a mechanical leading curtain or a mechanical trailing curtain with the comparison of the second quantity of light and the first quantity of light. An electronic leading curtain unit(1070) forms an electronic leading curtain.
Abstract translation: 目的:提供一种用于检测快门的操作特性的装置,以通过检测快门的操作特性来体现电子前帘。 构成:复位扫描单元(1020)对像素进行复位扫描。 光强检测单元(1040)检测像素的光量。 光强度计算单元(1050)分别相加检测到的第一光量和检测到的第二光量。 机械快门驱动特征获取单元(1060)通过比较第二光量和第一光量来获得机械前帘或机械后帘的操作特性。 电子领先帘单元(1070)形成电子前帘。
-
公开(公告)号:KR1020040076071A
公开(公告)日:2004-08-31
申请号:KR1020030011400
申请日:2003-02-24
Applicant: 삼성전자주식회사
IPC: H03K17/08
Abstract: PURPOSE: A bias circuit having a startup circuit is provided to improve stability characteristics at a high frequency as removing power consumption due to power supply voltage noise and static current. CONSTITUTION: A bias circuit generates a constant bias voltage to an output node from an applied power supply voltage, using a current mirror circuit. And a startup circuit(70) comprises a common node where a gate of a MOS transistor constituting the current mirror circuit is connected, and a capacitor(CP71) connected between the output node. The startup circuit starts the bias circuit when the power supply voltage is applied initially.
Abstract translation: 目的:提供一种具有启动电路的偏置电路,以提高高频下的稳定特性,从而消除由电源电压噪声和静态电流引起的功耗。 构成:使用电流镜电路,偏置电路从施加的电源电压向输出节点产生恒定的偏置电压。 并且启动电路(70)包括连接构成电流镜电路的MOS晶体管的栅极的公共节点以及连接在输出节点之间的电容器(CP71)。 最初施加电源电压时,启动电路启动偏置电路。
-
公开(公告)号:KR100698319B1
公开(公告)日:2007-03-23
申请号:KR1020050013262
申请日:2005-02-17
Applicant: 삼성전자주식회사
IPC: H03G3/30
CPC classification number: H03G3/001 , H03F1/34 , H03F3/211 , H03F3/45475 , H03G1/0088
Abstract: 이득 제어 증폭기 및 이에 기초한 캐스코드 이득 제어 증폭기가 개시된다. 본 발명에 따른 이득 제어 증폭기는 입력 신호를 증폭하여 출력하는 연산증폭기, 연산증폭기의 입력단과 접속되는 입력저항 및 연산증폭기의 출력단과 접속되는 피드백 저항 및 소정 비트의 디지털 신호의 제어에 의해 서로 다른 소정 레벨의 전압값을 상기 연산증폭기의 입력단과 출력단에 제공하는 저항회로부를 포함한다. 본 발명에 의하면, 데시벨 스케일에 선형적으로 비례하는 게인을 얻기 위해 디지털 신호에 의해 제어되는 R-2R 래더회로를 사용하게 된다. 이 때, R-2R 래더회로는 작은 저항값으로 구현될 수 있으므로, 이득 제어 증폭기의 칩 사이즈를 줄일 수 있는 장점이 있다.
GCA, 캐스코드, CMOS, 동적 범위, 게인,-
公开(公告)号:KR1020020022159A
公开(公告)日:2002-03-27
申请号:KR1020000054797
申请日:2000-09-19
Applicant: 삼성전자주식회사
IPC: H03M1/18
CPC classification number: H03M1/129 , H03M1/14 , H03M1/205 , H03M2201/65
Abstract: PURPOSE: A folding interpolation analog/digital converter is provided to exactly correct an analog signal beyond an input range at a digital output terminal. CONSTITUTION: A reference voltage generator(10) generates a plurality of reference voltages having different levels. A plurality of folders(20) each receives an input analog signal and the plurality of reference voltages and outputs a folding signal. An interpolation section(30) outputs folding signals having an additional intersection of the same intervals based on folding signals generated by two adjacent folders. A comparator(40) compares an output signal of the interpolation section(30) with a reference signal and output a comparison result. An encoder(50) encodes the comparison result and outputs least significant bits. An input range excess detecting folder(60) receives the input analog signal and the reference voltage and outputs an analog input range excess detecting signal and an enable signal. An error correcting section(70) logically combines the analog input range excess detecting signal and enable signal from the input range excess detecting folder(60) and a folding signal and outputs an error correcting signal.
Abstract translation: 目的:提供折叠插补模拟/数字转换器,以精确校正模拟信号超出数字输出端子的输入范围。 构成:参考电压发生器(10)产生具有不同电平的多个参考电压。 多个文件夹(20)各自接收输入模拟信号和多个参考电压并输出折叠信号。 内插部(30)基于由两个相邻的文件夹生成的折叠信号输出具有相同间隔的附加交点的折叠信号。 比较器(40)将插值部(30)的输出信号与基准信号进行比较,并输出比较结果。 编码器(50)对比较结果进行编码并输出最低有效位。 输入范围过量检测文件夹(60)接收输入的模拟信号和参考电压,并输出模拟输入范围过量检测信号和使能信号。 误差校正部(70)逻辑地组合来自输入范围过量检测文件夹(60)的模拟输入范围过量检测信号和使能信号和折叠信号,并输出纠错信号。
-
公开(公告)号:KR1020120095649A
公开(公告)日:2012-08-29
申请号:KR1020110015095
申请日:2011-02-21
Applicant: 삼성전자주식회사
CPC classification number: H04N5/3532 , H04N5/2353 , G03B7/08 , G03B9/40 , H04N5/2173
Abstract: PURPOSE: A photographing apparatus and a photographing method are provided to minimize exposure error generated in a traveling property correcting process of an electronic beam film by performing post-correction process of an image photographed by using an exposure error. CONSTITUTION: A detecting unit(121) detects an exposure error due to the traveling property difference between a rear curtain and an electronic fore curtain by using data configuring an image sensor(110). A signal generating unit(122) generates a reset signal of the image sensor. A control unit(140) corrects the traveling property of the electronic beam film by using the detected exposure error. The control unit controls the generation of the rest signal of the image sensor.
Abstract translation: 目的:提供拍摄设备和拍摄方法,以通过对通过使用曝光误差拍摄的图像进行后校正处理来最小化电子束胶片的行进属性校正处理中产生的曝光误差。 构成:检测单元(121)通过使用构成图像传感器(110)的数据来检测由于后帘和电子前帘之间的行驶特性差引起的曝光误差。 信号产生单元(122)产生图像传感器的复位信号。 控制单元(140)通过使用检测到的曝光误差来校正电子束膜的行进特性。 控制单元控制图像传感器的静止信号的产生。
-
公开(公告)号:KR100831359B1
公开(公告)日:2008-05-21
申请号:KR1020030004627
申请日:2003-01-23
Applicant: 삼성전자주식회사
IPC: H03M1/08
CPC classification number: H03M1/745
Abstract: 스큐 및 글리치가 적은 디지털 아날로그 변환장치가 개시된다. 본 디지털 아날로그 변환장치는, 각기 다른 전류출력량을 갖는 전류셀, 전류셀을 선택적으로 인에이블시키는 전류스위치, 및 전류스위치에 의한 전류셀들의 출력전류에 대응되는 전압에 의해 아날로그 신호를 얻으며, 전류스위치는 전류셀들이 갖는 출력전류량에 관계없이 일정한 용량성부하를 갖도록 어스펙트비가 조정된 MOS 트랜지스터를 구비한다. 이러한 디지털 아날로그 변환장치에 의하면, 전류스위치에 구비되는 MOS 트랜지스터의 기생 커패시턴스를 전류출력량에 관계없이 일정한 값을 갖도록 조정함으로서 글리치와 스큐가 적으면서도 고속으로 동작이 가능하다.
디지털 아날로그 변환장치, 글리치, 피드-스루, 스큐, 어스팩트비-
公开(公告)号:KR1020060091991A
公开(公告)日:2006-08-22
申请号:KR1020050013262
申请日:2005-02-17
Applicant: 삼성전자주식회사
IPC: H03G3/30
CPC classification number: H03G3/001 , H03F1/34 , H03F3/211 , H03F3/45475 , H03G1/0088
Abstract: 이득 제어 증폭기 및 이에 기초한 캐스코드 이득 제어 증폭기가 개시된다. 본 발명에 따른 이득 제어 증폭기는 입력 신호를 증폭하여 출력하는 연산증폭기, 연산증폭기의 입력단과 접속되는 입력저항 및 연산증폭기의 출력단과 접속되는 피드백 저항 및 소정 비트의 디지털 신호의 제어에 의해 서로 다른 소정 레벨의 전압값을 상기 연산증폭기의 입력단과 출력단에 제공하는 저항회로부를 포함한다. 본 발명에 의하면, 데시벨 스케일에 선형적으로 비례하는 게인을 얻기 위해 디지털 신호에 의해 제어되는 R-2R 래더회로를 사용하게 된다. 이 때, R-2R 래더회로는 작은 저항값으로 구현될 수 있으므로, 이득 제어 증폭기의 칩 사이즈를 줄일 수 있는 장점이 있다.
GCA, 캐스코드, CMOS, 동적 범위, 게인,-
公开(公告)号:KR1020060091060A
公开(公告)日:2006-08-18
申请号:KR1020050011661
申请日:2005-02-11
Applicant: 삼성전자주식회사
IPC: G05F3/16
CPC classification number: G05F3/30
Abstract: 스타트-업 실패가 발생하지 않는 밴드갭 기준전압 생성장치가 제공된다. 본 밴드갭 기준전압 생성장치는, 밴드갭 기준전압을 생성하는 기준전압 생성부, 소정의 전원을 이용하여 기준전압 생성부에 스타트-업 전류를 제공하는 전류 제공부, 및 전류 제공부가 기준전압 생성부에 스타트-업 전류를 제공하지 못하는 경우 전류 제공부가 이용하는 전원을 이용하여 기준전압 생성부에 스타트-업 전류를 제공하는 전류제공 지원부를 포함한다. 이에 의해, 본 밴드갭 기준전압 생성장치는 구동초기에 자체적으로 스타트-업시 스타트-업 실패가 발생하지 않아, IC소자에 집적된 다른 전기소자들이 정격의 밴드갭 기준전압을 인가받지 못해 비정상적으로 동작하는 사태가 발생하지 않는다.
밴드갭 기준전압, 스타트-업, 저항, 트랜지스터-
公开(公告)号:KR1020040067501A
公开(公告)日:2004-07-30
申请号:KR1020030004627
申请日:2003-01-23
Applicant: 삼성전자주식회사
IPC: H03M1/08
CPC classification number: H03M1/745
Abstract: PURPOSE: A digital/analog converter for reducing a skew and a glitch is provided to reduce the skew and the glitch by maintaining constantly parasitic capacitance of a MOS transistor. CONSTITUTION: A digital/analog converter for reducing a skew and a glitch includes a current cell having the different amount of output and a current switch(210-240) for enabling selectively the current cell. The digital/analog converter for reducing the skew and the glitch further includes a MOS transistor. The MOS transistor has a controlled aspect ratio and a constant capacitive load regardless of the amount of the output current of the current cells. The skew and the glitch are reduced by the constant capacitive load when the current cells are turned on or turned off.
Abstract translation: 目的:提供用于减少偏斜和毛刺的数字/模拟转换器,以通过保持MOS晶体管的恒定寄生电容来减少偏斜和毛刺。 构成:用于减少偏斜和毛刺的数字/模拟转换器包括具有不同输出量的当前单元和用于选择性地使当前单元实现的电流开关(210-240)。 用于减少偏斜和毛刺的数字/模拟转换器还包括MOS晶体管。 MOS晶体管具有受控的纵横比和恒定的电容性负载,而与当前单元的输出电流量无关。 当电流单元导通或关闭时,歪斜和毛刺减小恒定的容性负载。
-
公开(公告)号:KR1020040067500A
公开(公告)日:2004-07-30
申请号:KR1020030004626
申请日:2003-01-23
Applicant: 삼성전자주식회사
IPC: H03K5/00
CPC classification number: H03F3/3062 , G11B20/10009 , H03F3/3023 , H03K5/2481
Abstract: PURPOSE: A boosting circuit is provided to widen a maximum differential frequency area and control easily a differential characteristic of output current by improving a structure of the boosting circuit. CONSTITUTION: A boosting circuit includes an input circuit, a bias circuit, and an output circuit. The input circuit(100a,100b) outputs the differentiated current proportional to a differentiated value of an input voltage. The bias current unit(300) outputs the inverted current of the differentiated current by mirroring the differentiated current. The output circuit(200a,200b) controls the intensity of the differentiated current and the intensity of the inverted current according to a ratio of a MOS and generates the push-pull type output current by adding the controlled differentiated current to the controlled inverted current.
Abstract translation: 目的:通过改善升压电路的结构,提供升压电路,以加宽最大差分频率范围,并轻松控制输出电流的差分特性。 构成:升压电路包括输入电路,偏置电路和输出电路。 输入电路(100a,100b)输出与输入电压的微分值成比例的微分电流。 偏置电流单元(300)通过镜像微分电流输出微分电流的反相电流。 输出电路(200a,200b)根据MOS的比例控制微分电流的强度和反相电流的强度,并通过将受控的微分电流加到控制的反相电流来产生推挽型输出电流。
-
-
-
-
-
-
-
-
-