온도관리 플로어플랜이 적용된 3차원 멀티코어 프로세서
    11.
    发明授权
    온도관리 플로어플랜이 적용된 3차원 멀티코어 프로세서 有权
    3D多核处理器使用热保护FLOORPLAN方案

    公开(公告)号:KR101144159B1

    公开(公告)日:2012-05-14

    申请号:KR1020100124398

    申请日:2010-12-07

    Inventor: 김철홍 손동오

    CPC classification number: G06F9/5094 G06F1/206

    Abstract: PURPOSE: A three-dimensional multi core processor to which a temperature management floor plan is applied is provided to minimize heat island effect by replacing the location of a stack queue unit with a location of the other unit. CONSTITUTION: A first processor core(110) is laminated on a heat plate. A second processor core(120) is laminated on the first processor core and is connected through the first processor core and a TSV(Through-Silicon Via). A floor plan does not locate integer registers of the first/second process cores on same vertical lines. The integer registers of the processor cores differentiate the location of an integer computing unit and the integer register.

    Abstract translation: 目的:提供应用温度管理平面图的三维多核处理器,以通过用另一单元的位置替换堆栈队列单元的位置来最小化热岛效应。 构成:将第一处理器核心(110)层叠在加热板上。 第二处理器核心(120)层叠在第一处理器核心上并且通过第一处理器核心和TSV(贯通硅通孔)连接。 平面图不会在同一垂直线上找到第一个/第二个处理核心的整数寄存器。 处理器核心的整数寄存器区分整数运算单元和整数寄存器的位置。

    긴 지연시간 숨김 기반 워프 스케줄링을 위한 방법 및 장치

    公开(公告)号:KR102210765B1

    公开(公告)日:2021-02-01

    申请号:KR1020190036886

    申请日:2019-03-29

    Inventor: 김광복 김철홍

    Abstract: 본발명은긴 지연시간숨김기반워프스케줄링을위한방법및 장치에관한것이다. 본발명의일 실시예에따른워프스케줄링방법은 (a) 제1 임계값이상의지연시간(latency)을발생시키는메모리명령어(memory instruction)를실행하는워프들을발행(issue)하는단계; 및 (b) 상기메모리명령어를실행하는워프들을발행한후, 연산명령어(computation)를실행하는워프들을발행하는단계;를포함할수 있다.

    전역 분기 히스토리 정보를 활용하여 동적 분기 예측을 수행하는 분기 예측기 및 그 분기 예측기를 포함하는 임베디드 시스템
    14.
    发明授权
    전역 분기 히스토리 정보를 활용하여 동적 분기 예측을 수행하는 분기 예측기 및 그 분기 예측기를 포함하는 임베디드 시스템 有权
    使用全球分支历史和嵌入式系统的动态分支预测器,包括动态分支预测

    公开(公告)号:KR101528249B1

    公开(公告)日:2015-06-11

    申请号:KR1020130156331

    申请日:2013-12-16

    Abstract: 본발명은분기예측기및 그분기예측기를포함하는임베디드시스템에관한것으로, 보다구체적으로는분기확률카운트값과전역분기히스토리의 '분기'횟수값을이용하여동적으로분기예측이가능하고예측실패시분기확률카운트값을갱신하여분기예측의정확도를향상할수 있는분기예측기및 그분기예측기를포함하는임베디드시스템에관한것이다.

    Abstract translation: 本发明涉及使用全局分支历史信息的动态分支预测器和包括该分支历史信息的嵌入式系统,更具体地,涉及一种动态分支预测器,其可以使用分支概率计数值和分支计数值来动态预测分支 全局分支历史的数量,并且当分支预测失败时通过更新分支概率计数值来提高预测的准确性。 本发明的分支预测器包括:具有存储在其中的多个分支指令的分支概率计数值的模式表; 当当前要执行的指令是分支指令(以下称为“当前分支指令”)时,将当前分支指令的分支概率计数值(以下称为“先前分支概率计数值”)的减法器 ),从前一个分支概率中减去全局分支历史的分支信息中的取得分支的计数数; 分支确定器,其中当减法器的输出大于或等于0时,当前分支指令被确定为采用分支,并且当减法器的输出小于0时,当前分支指令被确定为非暂停分支 ; 以及当分支确定器的确定结果失败时,将当前模式表的先前分支概率计数值更新为当前分支概率计数值的训练装置。

    차량 내에서의 건강 측정 시스템 및 그 방법
    15.
    发明公开
    차량 내에서의 건강 측정 시스템 및 그 방법 无效
    用于测量车辆健康的系统和方法

    公开(公告)号:KR1020150009729A

    公开(公告)日:2015-01-27

    申请号:KR1020130084022

    申请日:2013-07-17

    CPC classification number: G06Q50/22

    Abstract: 본 발명은 차량 내에서의 건강 측정 시스템 및 그 방법에 관한 것으로서, 차량 내에 설치되어, 사용자의 건강정보를 측정하는 측정 장치; 상기 측정 장치를 통해 측정된 건강정보를 바탕으로 위험상황인지 여부를 판단하여 위험상황일 경우 경고를 발생시키며, 관제 센터로 위험상황신호를 전송하고, 관제 센터로 길안내를 수행하는 단말 장치; 상기 단말 장치로부터 건강정보를 수신하여 데이터베이스화 하며, 이를 바탕으로 사용자의 건강 스케쥴, 유행질병 정보 및 대처방법에 관한 정보를 생성하는 의료정보 서버; 및 상기 위험상황신호를 수신한 경우, 위험상황신호에 따라, 대기요청 또는 응급차 출동에 관한 지령을 생성하여 표시함으로써, 대기 또는 응급차 출동이 이루어지도록 하는 관제 센터; 를 포함한다.

    Abstract translation: 车辆健康测量系统及其方法技术领域本发明涉及一种车辆健康测量系统及其方法。 本发明的健康测量系统包括:测量装置,其安装在车辆中,并且测量用户的健康信息; 终端装置,根据通过测量装置测定的健康信息来判定危险情况,在危险情况下产生警告,向控制中心发送危险状况信号,并向控制中心进行道路导航 ; 医疗信息服务器,其从终端设备接收健康信息,并且生成健康信息的数据库,并且以数据库形式基于健康信息生成用户健康日程表,流行病信息和关于应对方法的信息 ; 以及在接收到危险情况信号的情况下,通过根据危险情况信号生成并显示关于待机请求或紧急汽车调度的指令来执行待机或救护车调度的控制中心。

    3차원 멀티코어 프로세서의 분기예측기 배치방법 및 3차원 멀티코어 프로세서
    16.
    发明授权
    3차원 멀티코어 프로세서의 분기예측기 배치방법 및 3차원 멀티코어 프로세서 有权
    针对3D多核处理器的三角预测器替换方法及其3D多核处理器

    公开(公告)号:KR101294629B1

    公开(公告)日:2013-08-08

    申请号:KR1020110087625

    申请日:2011-08-31

    CPC classification number: G06F9/3844 G06F9/3848

    Abstract: 본 발명은 3차원 멀티코어 프로세서의 분기예측기 배치방법 및 3차원 멀티코어 프로세서에 관한 것으로, 보다 구체적으로는 분기예측기를 복잡도 별로 구분하여 높은 동작온도를 갖는 프로세서 코어에는 복잡도가 낮은 분기예측기를 배치하고, 낮은 동작온도를 갖는 프로세서 코어에는 복잡도가 높은 분기예측기를 배치함으로써 분기 예측기의 정확도 하락은 최소화하면서도 저 온도로 분기예측기를 동작하게 할 수 있는 3차원 멀티코어 프로세서의 분기예측기 배치방법 및 3차원 멀티코어 프로세서에 관한 것이다.

    데이터 필터 캐시 및 수정된 희생 캐시를 구비한 프로세서 시스템 및 그 구동방법
    17.
    发明授权
    데이터 필터 캐시 및 수정된 희생 캐시를 구비한 프로세서 시스템 및 그 구동방법 有权
    处理器系统具有数据过滤器缓存和修改的受害者缓存及其驱动方法

    公开(公告)号:KR101163023B1

    公开(公告)日:2012-07-09

    申请号:KR1020100124431

    申请日:2010-12-07

    Inventor: 김철홍 강승구

    CPC classification number: Y02D10/13 Y02D10/14 Y02D10/151

    Abstract: 본 발명은 프로세서 시스템 및 그 구동방법에 관한 것으로, 보다 구체적으로는 L0 계층에 데이터 필터 캐시 및 수정된 희생 캐시를 구비하여 우선적으로 데이터를 인출하고, L1 계층의 L1 캐시에서 데이터 인출시 상기 데이터 필터 캐시로 인출되는 데이터를 할당하고, L2 통합 캐시에서 데이터 인출시, 상기 L1 캐시 및 상기 데이터 필터 캐시에 데이터를 할당하는 동시에 상기 L1 캐시에서 쫓겨나는 데이터를 상기 수정된 희생 캐시에 할당함으로써, L0 계층의 직접 사상 캐시에서 충돌 미스에 의한 성능 감소를 줄이는 동시에, L1 데이터 캐시로 접근을 감소시켜 에너지 소비를 절감할 수 있는 데이터 필터 캐시 및 수정된 희생 캐시를 구비한 프로세서 시스템 및 그 구동방법에 관한 것이다.

    데이터 필터 캐시 및 수정된 희생 캐시를 구비한 프로세서 시스템 및 그 구동방법
    18.
    发明公开
    데이터 필터 캐시 및 수정된 희생 캐시를 구비한 프로세서 시스템 및 그 구동방법 有权
    具有数据过滤器缓存的处理器系统和改进的VICTIM缓存及其驱动方法

    公开(公告)号:KR1020120063312A

    公开(公告)日:2012-06-15

    申请号:KR1020100124431

    申请日:2010-12-07

    Inventor: 김철홍 강승구

    CPC classification number: Y02D10/13 Y02D10/14 Y02D10/151 G06F12/0897

    Abstract: PURPOSE: A processor system and an operating method thereof having a data filter cache are provided to minimize power consumption by reducing the number of times accessing a processor core to an L1 cache. CONSTITUTION: A data filter cache(120) extracts data according to a data request of a processor core(110). The data filter cache allocates data to the processor core. A sacrifice cache(130) is included in the same layer as the data filter cache and stores data which is deleted from an L1 cache.

    Abstract translation: 目的:提供具有数据过滤器高速缓存的处理器系统及其操作方法,以通过减少访问处理器核到L1高速缓存的次数来最小化功耗。 构成:数据过滤器高速缓存(120)根据处理器核心(110)的数据请求提取数据。 数据过滤器高速缓存将数据分配给处理器核心。 牺牲缓存(130)被包括在与数据过滤器高速缓存相同的层中,并存储从L1高速缓存中删除的数据。

Patent Agency Ranking