Abstract:
PURPOSE: A three-dimensional multi core processor to which a temperature management floor plan is applied is provided to minimize heat island effect by replacing the location of a stack queue unit with a location of the other unit. CONSTITUTION: A first processor core(110) is laminated on a heat plate. A second processor core(120) is laminated on the first processor core and is connected through the first processor core and a TSV(Through-Silicon Via). A floor plan does not locate integer registers of the first/second process cores on same vertical lines. The integer registers of the processor cores differentiate the location of an integer computing unit and the integer register.
Abstract:
본발명은긴 지연시간숨김기반워프스케줄링을위한방법및 장치에관한것이다. 본발명의일 실시예에따른워프스케줄링방법은 (a) 제1 임계값이상의지연시간(latency)을발생시키는메모리명령어(memory instruction)를실행하는워프들을발행(issue)하는단계; 및 (b) 상기메모리명령어를실행하는워프들을발행한후, 연산명령어(computation)를실행하는워프들을발행하는단계;를포함할수 있다.
Abstract:
본 발명은 차량 내에서의 건강 측정 시스템 및 그 방법에 관한 것으로서, 차량 내에 설치되어, 사용자의 건강정보를 측정하는 측정 장치; 상기 측정 장치를 통해 측정된 건강정보를 바탕으로 위험상황인지 여부를 판단하여 위험상황일 경우 경고를 발생시키며, 관제 센터로 위험상황신호를 전송하고, 관제 센터로 길안내를 수행하는 단말 장치; 상기 단말 장치로부터 건강정보를 수신하여 데이터베이스화 하며, 이를 바탕으로 사용자의 건강 스케쥴, 유행질병 정보 및 대처방법에 관한 정보를 생성하는 의료정보 서버; 및 상기 위험상황신호를 수신한 경우, 위험상황신호에 따라, 대기요청 또는 응급차 출동에 관한 지령을 생성하여 표시함으로써, 대기 또는 응급차 출동이 이루어지도록 하는 관제 센터; 를 포함한다.
Abstract:
본 발명은 3차원 멀티코어 프로세서의 분기예측기 배치방법 및 3차원 멀티코어 프로세서에 관한 것으로, 보다 구체적으로는 분기예측기를 복잡도 별로 구분하여 높은 동작온도를 갖는 프로세서 코어에는 복잡도가 낮은 분기예측기를 배치하고, 낮은 동작온도를 갖는 프로세서 코어에는 복잡도가 높은 분기예측기를 배치함으로써 분기 예측기의 정확도 하락은 최소화하면서도 저 온도로 분기예측기를 동작하게 할 수 있는 3차원 멀티코어 프로세서의 분기예측기 배치방법 및 3차원 멀티코어 프로세서에 관한 것이다.
Abstract:
본 발명은 프로세서 시스템 및 그 구동방법에 관한 것으로, 보다 구체적으로는 L0 계층에 데이터 필터 캐시 및 수정된 희생 캐시를 구비하여 우선적으로 데이터를 인출하고, L1 계층의 L1 캐시에서 데이터 인출시 상기 데이터 필터 캐시로 인출되는 데이터를 할당하고, L2 통합 캐시에서 데이터 인출시, 상기 L1 캐시 및 상기 데이터 필터 캐시에 데이터를 할당하는 동시에 상기 L1 캐시에서 쫓겨나는 데이터를 상기 수정된 희생 캐시에 할당함으로써, L0 계층의 직접 사상 캐시에서 충돌 미스에 의한 성능 감소를 줄이는 동시에, L1 데이터 캐시로 접근을 감소시켜 에너지 소비를 절감할 수 있는 데이터 필터 캐시 및 수정된 희생 캐시를 구비한 프로세서 시스템 및 그 구동방법에 관한 것이다.
Abstract:
PURPOSE: A processor system and an operating method thereof having a data filter cache are provided to minimize power consumption by reducing the number of times accessing a processor core to an L1 cache. CONSTITUTION: A data filter cache(120) extracts data according to a data request of a processor core(110). The data filter cache allocates data to the processor core. A sacrifice cache(130) is included in the same layer as the data filter cache and stores data which is deleted from an L1 cache.