-
公开(公告)号:KR1020160121037A
公开(公告)日:2016-10-19
申请号:KR1020150050425
申请日:2015-04-09
Applicant: 한국전자통신연구원
Abstract: 본발명은자바스크립트기반어플리케이션의최적화된수행방법에관한것이다. 본발명에따른자바스크립트어플리케이션의최적화된수행방법은, 서버로부터상기어플리케이션에대한힌트정보를획득하는단계; 및상기힌트정보와클라이언트의클라이언트상태정보에근거하여상기어플리케이션의수행을위한작업분산을결정하는단계를포함한다.
-
公开(公告)号:KR1020080050992A
公开(公告)日:2008-06-10
申请号:KR1020070085123
申请日:2007-08-23
Applicant: 한국전자통신연구원
IPC: H04N5/04
Abstract: A synchronization apparatus and method in a terrestrial-DMB reception system and a receiving apparatus using the same are provided to remove an influence of mutual dependence of each synchronization process, and reduce the amount of calculation and power consumption. A transmission mode and frame start point detecting unit(102) detects a transmission mode and a schematic start point of a frame. A fractional multiplication error compensating unit(103) finely corrects a frequency offset of signals received at every certain symbol starting from the schematic start point of the detected frame, and after fine time synchronization is performed, the fractional multiplication error compensating unit finely corrects a frequency offset of a reception signal by using results of the fine time synchronization. An integer multiplication error compensating unit(104) schematically corrects a frequency offset of a reception signal. A fine time synchronization unit(105) measures a channel impulse response with respect to the reception signals having frequency offsets corrected by the fractional multiplication and integer multiplication error compensating units.
Abstract translation: 提供地面DMB接收系统中的同步装置和方法以及使用该同步装置的接收装置,以消除每个同步过程相互依赖的影响,并减少计算量和功率消耗。 传输模式和帧起始点检测单元(102)检测帧的传输模式和示意性起始点。 分数乘法误差补偿单元(103)从检测到的帧的原理开始点开始,精确地校正从每个特定符号开始接收的信号的频率偏移,并且在执行精细时间同步之后,分数乘法误差补偿单元将频率 通过使用精细时间同步的结果,接收信号的偏移。 整数乘法误差补偿单元(104)示意地校正接收信号的频率偏移。 精细时间同步单元(105)测量相对于具有通过分数乘法和整数乘法误差补偿单元校正的频率偏移的接收信号的信道脉冲响应。
-
公开(公告)号:KR100509950B1
公开(公告)日:2005-08-24
申请号:KR1020030091893
申请日:2003-12-16
Applicant: 한국전자통신연구원
IPC: H04J11/00
Abstract: 다중 경로 간섭에 의한 영향을 줄인 직교 주파수 분할 다중화 방식(OFDM) 수신 방법을 제시한다. 본 발명의 일 관점에 의한 수신 방법은, 수신된 신호의 동기화를 구현함에 있어 수신된 데이터로부터 계산된 제1타이밍 옵셋(timing offset)을 이용하여 고속 푸리에 변환(FFT)할 입력 데이터를 선정한다. 수신된 데이터 중 수신단에서 미리 알고 있는 데이터를 이용하여 채널 전달 함수를 구하고 이를 IFFT하여 지연 확산 스펙트럼을 구한다. 지연 확산 스펙트럼으로부터 신호의 송수신 중에 발생된 다중 경로 간섭(ISI)에 의한 영향이 배제된 범위(D
avglen )를 구하고, 이 범위 내로 제1타이밍 옵셋을 시프트(shift)시킬 시프트 값(F
S )을 설정한다. 이로부터 새로운 제2타이밍 옵셋 값을 구한다. 제2타이밍 옵셋 값을 이용하여 수신된 신호를 동기화하여 FFT할 입력 데이터로 재선정하고, 역 다중화하고 복조 및 복호한다.-
公开(公告)号:KR100679233B1
公开(公告)日:2007-02-05
申请号:KR1020050042909
申请日:2005-05-23
Applicant: 한국전자통신연구원
Abstract: 본 발명은 디지털 자동 이득 제어장치에 관한 것으로, AGC 입력신호 I,Q에 이득조절부로부터 출력된 이득값을 곱하여 충분한 비트 레졸루션을 갖도록 AGC 출력신호 I,Q를 출력하기 위한 이득계산부와, 상기 이득계산부로 출력된 AGC 출력신호 I,Q에 대한 신호전력을 추출하기 위한 전력추출부와, 상기 전력추출부로부터 추출된 신호전력을 제공받아 미리 설정된 패킷 단위의 일정구간 동안의 평균전력레벨을 추출하기 위한 평균전력추출부와, 상기 평균전력추출부로부터 추출된 평균전력레벨을 제공받아 로그값으로 변환하기 위한 로그연산부와, 상기 로그연산부로부터 변환된 로그값과 미리 설정된 임계값을 비교하여 그 차이값을 출력하기 위한 비교부와, 상기 비교부로부터 출력된 차이값에 따라 이득을 조절하여 상기 이득계산부로 상기 조절된 이득값을 출력하기 위한 이득조절부를 포함함으로써, 패킷 또는 심볼 단위의 일정구간별 균일한 신호전력레벨을 유지할 수 있는 효과가 있다.
디지털 자동 이득 제어장치, 심볼, 패킷, 이득계산부, 전력추출부, 평균전력추출부, 이득조절부-
公开(公告)号:KR1020030063542A
公开(公告)日:2003-07-31
申请号:KR1020020003708
申请日:2002-01-22
Applicant: 한국전자통신연구원
IPC: G06F13/28
Abstract: PURPOSE: A memory system controlling system and method is provided to perform a read/write operation at a memory device by increasing the number of a system clock so that it can reduce the number of the memory devices without lowering a bandwidth of a system bus and a system performance. CONSTITUTION: The system comprises a control register(320), a data separation/integration module(330), a clock number increasing device(350), and a burst memory control engine(340). The control register(320) stores data necessary for a control operation. The data separation/integration module(330), installed between a system bus and the burst memory device(310), separates one data from the system bus, increases the separated data, and transmits the increased data to the burst memory device(310) in a case of a write operation mode. The data separation/integration module(330) takes the increased data from the burst memory device(310), integrates the increased data into one data, and transmits the integrated data to the system bus in a case of a read operation mode. The clock number increasing device(350) increases the number of the clocks by using the data stored at the control register(320), and transmits the increased clock signals to the data separation/integration module(330) for synchronizing the data bus of the burst memory device(310) with the system data bus. The burst memory control engine(340) generates control signals for controlling the control register(320), the data separation/integration module(330) and the burst memory device(310).
Abstract translation: 目的:提供一种存储器系统控制系统和方法,用于通过增加系统时钟的数量来在存储器件上执行读/写操作,从而可以在不降低系统总线的带宽的情况下减少存储器件的数量, 系统性能。 构成:系统包括控制寄存器(320),数据分离/集成模块(330),时钟增加装置(350)和突发存储器控制引擎(340)。 控制寄存器(320)存储控制操作所需的数据。 安装在系统总线和突发存储器设备(310)之间的数据分离/集成模块(330)从系统总线分离一个数据,增加分离的数据,并将增加的数据发送到突发存储器设备(310) 在写入操作模式的情况下。 数据分离/积分模块(330)从突发存储器件(310)获取增加的数据,将增加的数据集成到一个数据中,并且在读取操作模式的情况下将集成数据发送到系统总线。 时钟增加装置(350)通过使用存储在控制寄存器(320)中的数据来增加时钟数,并将增加的时钟信号发送到数据分离/积分模块(330),以使数据总线 突发存储设备(310)与系统数据总线。 突发存储器控制引擎(340)产生用于控制控制寄存器(320),数据分离/积分模块(330)和突发存储器件(310)的控制信号。
-
-
公开(公告)号:KR1020160131495A
公开(公告)日:2016-11-16
申请号:KR1020150063981
申请日:2015-05-07
Applicant: 한국전자통신연구원
IPC: G06F9/455
Abstract: 자바스크립트언어를이용한하드웨어변환장치및 방법이개시된다. 본발명의일실시예에따른자바스크립트언어를이용한하드웨어변환장치는자바스크립트(Java Script) 언어를이용하여기설치된하드웨어를논리적으로재구성하여고속회로로변환하는변환부; 상기고속회로내부의논리회로들각각을자바스크립트의객체들로설정하고, 상기객체들에기반하여웹 어플리케이션내부의작업을처리하는처리부; 및상기작업이끝나고다른작업이수행되는경우, 상기기설치된하드웨어를상기다른작업에상응하는하드웨어로재변환하는재변환부를포함한다.
-
公开(公告)号:KR1020140031100A
公开(公告)日:2014-03-12
申请号:KR1020130086852
申请日:2013-07-23
Applicant: 한국전자통신연구원
Inventor: 이주현
IPC: H04L27/26
CPC classification number: H04L27/2692
Abstract: Disclosed are an apparatus for detecting an LTE uplink random access preamble based on parallel processing and a method thereof. The apparatus for detecting the LTE uplink random access preamble based on parallel processing according to the present invention includes a generator for calculating a random access preamble sequence by using a root index and generating channel delay profile data by using the random access preamble sequence and a channel delay profile generation input signal; a comparator for generating a preamble start position value corresponding to the root index and comparing the preamble start position value with a channel delay profile index; and a detector for detecting a peak value of the channel delay profile data if the preamble start position value is matched with the channel delay profile index. [Reference numerals] (110) Generator; (120) Compartor; (130) Detector
Abstract translation: 公开了一种基于并行处理检测LTE上行随机接入前同步码的装置及其方法。 根据本发明的用于检测LTE上行随机接入前同步码的装置包括:发生器,用于通过使用根索引来计算随机接入前导码序列,并通过使用随机接入前导序列和信道来生成信道延迟分布数据 延迟曲线生成输入信号; 比较器,用于产生与根指数对应的前导码起始位置值,并将前同步码开始位置值与信道延迟分布指数进行比较; 以及检测器,用于如果前导码开始位置值与信道延迟分布索引匹配则检测信道延迟分布数据的峰值。 (附图标记)(110)发电机; Compartor; (130)检测器
-
公开(公告)号:KR1020130068154A
公开(公告)日:2013-06-26
申请号:KR1020110134340
申请日:2011-12-14
Applicant: 한국전자통신연구원
CPC classification number: H04L27/2692 , H04J11/00 , H04W74/0833
Abstract: PURPOSE: A cyclic shift generating method is provided to efficiently generate a cyclic shift which is used in a detecting process of a random access preamble. CONSTITUTION: Parameters included in an equation for generating a cyclic shift are previously calculated(S110). It is determined whether the number of current preambles is 64(S120). It is determined whether a case is restricted set or unrestricted set about the cyclic shift(S130). The cyclic shift is generated using previously calculated parameters(S140,S150). [Reference numerals] (AA) Start; (BB) Finish; (S110) Parameter calculation; (S120) Preamble number
Abstract translation: 目的:提供一种循环移位生成方法,用于有效地生成在随机接入前同步码的检测处理中使用的循环移位。 构成:预先计算用于生成循环移位的方程式中包含的参数(S110)。 确定当前前导码的数量是否为64(S120)。 确定是否限制关于循环移位的设置或不受限制的设置(S130)。 使用先前计算的参数生成循环移位(S140,S150)。 (附图标记)(AA)开始; (BB)完成; (S110)参数计算; (S120)前导码<64; (S130)限制集? (S140)限制集循环移位生成; (S150)无限制设定循环移位发生
-
20.
公开(公告)号:KR1020110130338A
公开(公告)日:2011-12-05
申请号:KR1020110017241
申请日:2011-02-25
Applicant: 한국전자통신연구원
CPC classification number: H04L27/2636 , H04L27/2659
Abstract: PURPOSE: An uplink receiving device of an OFDMA system based on LTE and a frequency synchronizing method thereof are provided to extract a signal through an FFT(Fast Fourier Transform) performing unit, a sub-carrier extracting unit, and an inverse DFT(Discrete Fourier Transform) performing unit, thereby drastically reducing a hardware capacity necessary for extracting a signal. CONSTITUTION: An FFT performing unit(210) demodulates an OFDM signal by performing FFT. A sub-carrier extracting unit(220) selectively extracts only an OFDM signal of a corresponding terminal from output signals of the FFT performing unit. An inverse DFT performing unit(230) converts a signal of a frequency domain into a signal of a time domain. A frequency offset estimating unit(240) estimates a frequency offset of a specific terminal by the correlation between an output signal of the inverse DFT performing unit and an input signal of the inverse DFT performing unit. A loop filter(250) bypasses a frequency offset to an offset compensating unit(260). The offset compensating unit compensates for a frequency offset of an OFDM uplink signal.
Abstract translation: 目的:提供一种基于LTE的OFDMA系统的上行接收装置及其频率同步方法,通过FFT(快速傅立叶变换)执行单元,副载波提取单元和逆DFT(离散傅立叶变换) 变换)执行单元,从而大大降低提取信号所需的硬件容量。 构成:FFT执行单元(210)通过执行FFT来解调OFDM信号。 子载波提取单元(220)从FFT执行单元的输出信号中仅选择性地提取相应终端的OFDM信号。 逆DFT执行单元(230)将频域的信号转换为时域的信号。 频率偏移估计单元(240)通过逆DFT执行单元的输出信号与反向DFT执行单元的输入信号之间的相关来估计特定终端的频率偏移。 环路滤波器(250)绕过偏移补偿单元(260)的频率偏移。 偏移补偿单元补偿OFDM上行链路信号的频率偏移。
-
-
-
-
-
-
-
-
-