-
-
公开(公告)号:KR1019960012799B1
公开(公告)日:1996-09-24
申请号:KR1019930029388
申请日:1993-12-23
Applicant: 한국전자통신연구원
IPC: H03L7/099
Abstract: a phase difference detector(2) for generating a pulse width and a sampling pulse; a loop filter unit(4) for producing a control voltage by averaging signals from the phase difference detector; a fixed time accelerating unit(6) for generating a DC voltage corresponding to the phase difference pulse width; an adder(8) for adding the DC voltage and the control voltage; a VCO(10) for generating an output frequency depending on the adder output; a frequency divider for producing an out frequency to detector.
Abstract translation: 用于产生脉冲宽度和采样脉冲的相位差检测器(2); 环路滤波器单元(4),用于通过对来自相位差检测器的信号进行平均来产生控制电压; 固定时间加速单元(6),用于产生对应于所述相位差脉冲宽度的DC电压; 用于将直流电压和控制电压相加的加法器(8) VCO(10),用于根据加法器输出产生输出频率; 用于产生检测器的频率的分频器。
-
公开(公告)号:KR1019950012318B1
公开(公告)日:1995-10-16
申请号:KR1019920026108
申请日:1992-12-29
Applicant: 한국전자통신연구원
IPC: H04L12/40
Abstract: The line driver control circuit for controlling I/O bus access comprises an AND gate(AND) for operating bus occupation request signal and output signal of OR gates, NOR gates(NOR) for operating bus occupation request signals not applied to AND gates, OR gates(OR) operating output signals of the NOR gates and flipflops, and flipflops(FF) processing output signals of the AND gates.
Abstract translation: 用于控制I / O总线访问的线路驱动器控制电路包括用于操作总线占用请求信号的和门(AND)和OR门的输出信号,NOR门(NOR)用于操作未应用于与门的总线占用请求信号,或 NOR门和触发器的门(OR)操作输出信号,以及触发器(FF)处理与门的输出信号。
-
公开(公告)号:KR1019950012317B1
公开(公告)日:1995-10-16
申请号:KR1019920026107
申请日:1992-12-29
Applicant: 한국전자통신연구원
IPC: H04L12/12
Abstract: The circuit for arbitrating system bus without the help of a CPU comprises inverters(I1-In) for receiving system bus occupation request signals form devices, NOR gates(NOR1-NORn) for operating output signals of the inverters and bus occupation status signal, and line drivers(BF1-BFn) for connecting the devices with system bus by the output signal of the NOR gates.
Abstract translation: 用于在没有CPU的帮助下仲裁系统总线的电路包括用于接收来自装置的系统总线占用请求信号的反相器(I1-In),用于操作逆变器的输出信号的NOR门(NOR1-NORn)和总线占用状态信号,以及 线路驱动器(BF1-BFn),用于通过NOR门的输出信号将设备与系统总线相连。
-
公开(公告)号:KR1019950009568B1
公开(公告)日:1995-08-24
申请号:KR1019920026089
申请日:1992-12-29
Applicant: 한국전자통신연구원
IPC: G06F12/02
Abstract: The bus using right arbitration circuit comprises a first inverter connected to a bus using request terminal of the LANCE; a NAND gate connected to an address selection terminal of the LANCE; a first flip-flop connected to the output terminal of the first inverter, the output terminal of the NAND gate and the bus using perception signal terminal of the LANCE; a first AND gate connected to the bus using perception signal terminals of the LANCE, DMAC and CPU; a second flip-flop connected to the output terminal of the first inverter and the bus using perception signal terminal of the LANCE; a first OR gate connected to bus permission signal terminal of the CPU and output terminal of the second flip-flop; a second inverter connected to output terminal of the first OR gate and the other input terminal of the NAND gate; a second AND gate connected to the output terminal of the second flip-flop, the bus request signal terminals of the DMAC and the CPU; a second OR gate connected to the inverted output of the output terminal of the second flip-flop, the bus request signal terminals of the DMAC and the CPU; a driver connected to the output terminal of the second OR gate and the bus permission signal terminal of the DMAC; and a third inverter connected to the bus using perception signal terminal of the LANCE and the control terminal of the driver.
Abstract translation: 使用正确的仲裁电路的总线包括:使用LANCE的请求终端连接到总线的第一反相器; 连接到LANCE的地址选择端的NAND门; 连接到第一反相器的输出端的第一触发器,NAND门的输出端和使用LANCE的感知信号端的总线; 与LANCE,DMAC和CPU的感知信号端子连接到总线的第一AND门; 连接到第一反相器的输出端的第二触发器和使用LANCE的感知信号端的总线; 连接到CPU的总线许可信号端和第二触发器的输出端的第一或门; 第二反相器,连接到第一或门的输出端和与非门的另一个输入端; 连接到第二触发器的输出端的第二与门,DMAC和CPU的总线请求信号端; 连接到第二触发器的输出端的反相输出的第二或门,DMAC和CPU的总线请求信号端; 连接到第二或门的输出端的驱动器和DMAC的总线允许信号端; 以及使用LANCE的感知信号端子和驱动器的控制端子连接到总线的第三反相器。
-
公开(公告)号:KR1019950009399B1
公开(公告)日:1995-08-22
申请号:KR1019920024200
申请日:1992-12-14
Applicant: 한국전자통신연구원
IPC: H04B7/00
Abstract: The system is composed of ;a toll exchanger which has a coll rerouting function ;a server position register which is connected to nthe toll exchanger and can store and revise the information and position information of the server ;a connected and calling line portable phone station which is connected to server line of local exchanger ;a connected and calling line portable terminal which enables the connecting and calling line of the connected and calling line portable phone station through wireless interface.
Abstract translation: 该系统由具有重新路由功能的长途交换机组成;服务器位置寄存器,连接到收费交换机,可以存储和修改服务器的信息和位置信息;连接和呼叫线路便携式电话站, 连接到本地交换机的服务器线路;连接和呼叫线路便携式终端,通过无线接口实现连接和呼叫线路便携式电话站的连接和呼叫线路。
-
公开(公告)号:KR1019950020701A
公开(公告)日:1995-07-24
申请号:KR1019930030908
申请日:1993-12-29
Applicant: 한국전자통신연구원
IPC: G11C7/00
Abstract: 본 발명은 휴대용 단말장치의 보조기억 장치인 메모리 카드를 탈착할 때 또는 장착후 전원을 차단할 때 발생할 수 있는 기억카드내의 데이타 손상을 방지하기 위한 탈착식 기억카드의 데이타 보호 장치에 관한 것이며, 외부 신호를 입력받으며, B측을 쓰리 스테이드 상태로 설정하며, 메모리에 신호를 전달하는 버퍼(2); 메모리 카드 분리시 A측으로부터 입력되는 신호를 차단하기 위하여 장해 신호를 막기 위해 메모리에 신호변화가 발생되지 않도록 상기 버퍼(2)를 제어하며, 외부신호가 메모리에 도달하도록 상기 버퍼(2)를 제어하는 버퍼 컨트롤(4); 외부전원 공급의 유무, 전압강하 상태를 감시하며, 그 상태를 상기 버퍼 컨트롤(4)에 전달하여 전원을 제어하여 상기 버퍼 컨트롤(4)에서의 상기 버퍼(2)의 제어신호로 사용되도록 하는 파워 버퍼(6); 상기 파워 버퍼(6)의 신호를 전달받아 외부전원과 내부전원 선택하도록 하며, 상기 버퍼 컨트롤(4)에 선택 결과를 통보하도록 하는 파워 공급 컨트롤(8); 상기 버퍼 컨트롤과(4) 파워 공급 컨트롤(8)에 신호를 보내 외부전원 에서 내부 전원(12)으로 전환하고 전원 단락상태를 차단하며, 본체로 부터 분리명령을 받거나, 분리되는 것을 감지하도록 하는 신호 상태 감지부(10)를 포함하여 구성되는 것을 특징으로 한다.
-
-
-
公开(公告)号:KR1019930015480A
公开(公告)日:1993-07-24
申请号:KR1019910024065
申请日:1991-12-23
Applicant: 한국전자통신연구원
IPC: H04B1/40
Abstract: 본 발명은 코드리스폰의 통화 불능상태를 해소하기 위한 장치에 관한 것으로, 통화불능상태가 발생되면 국부 주파수 변경으로 다른 채널을 검색할 수 있도록 하므로써 통화불능 상태를 제거하기 위한 것이다.
따라서, 본 발명은 RF증폭수단(1), 제1혼합수단(9), 변조수단(2), 송신 주파수 합성수단(3), 프론트 엔드(4), 제2혼합수단(10), 복조수단(2) 수신 주파수 합성수단(6)으로 구성되는 것을 특징으로 한다.
-
-
-
-
-
-
-
-
-