하드웨어를 이용한 데이타 다중전송 싸이클의 구현장치

    公开(公告)号:KR1019950022341A

    公开(公告)日:1995-07-28

    申请号:KR1019930029084

    申请日:1993-12-22

    Abstract: 본 발명은 하드웨어를 이용한 데이타 다중전송 싸이클의 구현장치에 관한 것으로서, 종래에 제어기의 포트싸이즈보다 큰 데이타의 읽기와 쓰기 싸이클이 발생하면 소프트웨어적으로 두번 읽기와 쓰기 싸이클이 필요하므로 버스사용권을 양도하였다가 새로 허용받는데 걸리는 시간으로 인한 성능저하의 문제점을 해결하기 위하여 본 발명은 VME64 버스의 데이타 버스 폭보다 적은 제어기의 사용시 소프트웨어직으로 두번 전송하므로서 발생하는 성능저하를 하드웨어적인 방법으로 크게 개선하고, 프로그래머의 프로그램 코딩을 용이하게 함으로써 상기 불필요한 시간을 줄이고, 데이타를 연속으로 전송할 수 있으므로 성능을 크게 향상시킬 수 있다.

    데이타전송 배열위치가 상이한 두버스 사이의 64비트 블록전송 제어장치

    公开(公告)号:KR1019950022422A

    公开(公告)日:1995-07-28

    申请号:KR1019930029346

    申请日:1993-12-23

    Abstract: 본 발명은 인털계열의 프로세서(팬티움)을 사용하는 시스템으로서 프로세서 버스와 VME64버스 사이의 데이타 전송 프로토콜의 차이를 극복하고, 64비트 블록 데이타 전송을 실현하기 위한 데이타 전송 배열위치가 상이한 두 버스사이의 64비트 블록전송 제어장치에 관한 것으로, 종래에 모토롤라 계열프로세서를 사용하는 버스 인터페이스로직에 비해 복잡한 로직에 의한 지연시간 증가로 성능저하의 문제점을 해결하기 위하여, 본 발명은 인털계열 프로세서(팬티움)를 VME64버스에 인터페이스시 제어신호의 비호환성과 데이타 포맷등의 불일치로 인하여 발생되는 변환로직의 복잡성과 이로인한 지연시간의 증가등과 같은 문제점을 VME64버스가 제어신호의 호환성이 있는 모토롤라 계열의 프로세서에 의해서 구동되었을 때와 같이 복잡하지 않는 약간의 로 을 추가하고, 또한 초기전송을 제외하고 가능한한 통신제어기의 제어신호를 이용하여 제어하므로서 적은 지연시간을 가지고 동작할 수 있는 VME64버스의 슬레이브 인터페이스를 설계함으로써 인터페이스 로직에 의해서 영향을 받지않고, 64비트 블록전송의 성능 향상을 할 수 있다.

Patent Agency Ranking