-
公开(公告)号:DE602005006584D1
公开(公告)日:2008-06-19
申请号:DE602005006584
申请日:2005-11-04
Applicant: INFINEON TECHNOLOGIES AG
Inventor: LOGIUDICE ANDREA , PASTORINA SALVATORE GIOVANNI , SCENINI ANDREA , WOTRUBA BERNHARD
IPC: H03K17/082
Abstract: The invention relates to a circuit arrangement with a first semiconductor switch (T1) and at least one second semiconductor switch (Tn), each of them having a control terminal (11, 1n) and a first (21, 2n) and second (31, 3n) load terminal, and with an overvoltage protection arrangement (60) for the at least two semiconductor switches (T1, Tn). The overvoltage protection arrangement comprising: - a voltage limiting unit (70) with a first and a second terminal (71, 72), whose first terminal is connected to a central circuit node (80), whose second terminal is connected to a terminal for a reference potential (GND), and which is configured so that, when a threshold voltage is applied between the first and second load terminals (71, 72), it conducts a current, and the central circuit node (80) is coupled to the first load terminals (21, 2n) of the semiconductor switches (T1, Tn), - a first actuating circuit for the first semiconductor switch (T1) and a second actuating circuit for the at least one second semiconductor switch, each of the actuating circuits comprising a current sensor, which is connected between the first load terminal (21, 2n) of the particular semiconductor switch (T1, Tn) and the central circuit node, and a current source (51, 5n) which is actuated by the current sensor (41, 4n), being connected to the control terminal (11, 1n) of the particular semiconductor switch (T1, Tn).
-
公开(公告)号:DE102005011653B4
公开(公告)日:2007-12-06
申请号:DE102005011653
申请日:2005-03-14
Applicant: INFINEON TECHNOLOGIES AG
Inventor: LOGIUDICE ANDREA
IPC: G05F1/56
Abstract: A circuit arrangement is disclosed herein having an input terminal configured to receive an input voltage, and an output terminal to provide an output voltage for a load. A first transistor with a load path and a control terminal is connected between the input terminal and output terminal. A first resistance element is connected between the control terminal of the first transistor and the input terminal. A first driver circuit is connected to the control terminal of the first transistor and is configured to control a current flow through the first transistor in a forward direction. A second driver circuit is provided which is designed to detect a voltage difference between the input terminal and output terminal, and then to drive this first transistor as a function of the voltage difference in a blocking action.
-
公开(公告)号:DE10250936B3
公开(公告)日:2004-04-08
申请号:DE10250936
申请日:2002-10-31
Applicant: INFINEON TECHNOLOGIES AG
Inventor: CHIOZZI GIORGIO , PITTASSI RICCARDO , PISELLI MARCO , LOGIUDICE ANDREA
IPC: H03K19/003 , H03K19/0185
Abstract: A level converter for converting high frequency signals comprises coupled transistors and a logic unit (32) with two input connections (K1,K2) which takes up and changes intermediate signals (S1',S2') and produces an output signal (Sout1). The logic unit comprises a signal memory element and a connection circuit having a second signal memory element.
-
公开(公告)号:DE102012107882B4
公开(公告)日:2022-10-27
申请号:DE102012107882
申请日:2012-08-27
Applicant: INFINEON TECHNOLOGIES AG
Inventor: LOGIUDICE ANDREA
IPC: H05B45/48
Abstract: Eine Schaltung zum Ansteuern einer Vielzahl von in Serie geschalteten LEDs (LD1, LD2, ..., LDN); die Schaltung weist auf:einen als Stromquelle betreibbaren Schaltwandler (QM), der mit der Vielzahl von LEDs (LD1, LD2, ..., LDN) verbunden ist, um diesen einen konstanten Laststrom (iQM) zuzuführen, wobei der Schaltwandler eine Spule (LBUCK; LCUK2; LZETA2) aufweist, die derartig mit der Vielzahl von LEDs (LD1, LD2, ..., LDN) verbindbar ist, dass durch die Spule und die Vielzahl von LEDs der gleiche Laststrom (iQM) fließt, und wobei keine oder eine vernachlässigbar geringe Kapazität an den Schaltungsknoten zwischen der Spule und der Vielzahl von LEDs gekoppelt ist; undeine Vielzahl von potentialfreien Treiberschaltungen (21, 22, ..., 2N), wobei jede potentialfreie Treiberschaltung (21, 22, ..., 2N) parallel zu einer zugehörigen LED (LD1, LD2, ..., LDN) aus der Vielzahl von LEDs schaltbar ist, wobei jede potentialfreie Treiberschaltung (21, 22, ..., 2N) dazu ausgebildet ist, zur Steuerung des von der jeweiligen LED (LD1, LD2, ..., LDN) emitierten Lichts nach Maßgabe eines zugehörigen modulierten Eingangssignals (PWM1, PWM2, ..., PWMN) den Laststrom (iQM) voll oder teilweise zu übernehmen, wodurch ein Bypass um die jeweilige LED (LD1, LD2, ..., LDN) gebildet wird.
-
公开(公告)号:DE102014119346B4
公开(公告)日:2020-10-01
申请号:DE102014119346
申请日:2014-12-22
Applicant: INFINEON TECHNOLOGIES AG
Inventor: LOGIUDICE ANDREA , MEISER ANDREAS
Abstract: Leuchtdiodenteilmatrix, welche aufweist:eine LED-Teilmatrix (102, 304) mit einem zugeordneten Treibersubstrat (202, 302, 402),wobei das Treibersubstrat (202, 302, 402) aufweist:- eine erste Seite (204) und eine der ersten Seite (204) gegenüberliegende zweite Seite (206);- mehrere Treiberschaltungen auf der ersten Seite (204) des Treibersubstrats (202, 302, 402), wobei jede der mehreren Treiberschaltungen dafür ausgelegt ist, einen Strom von der ersten Seite (204) des Treibersubstrats (202, 302, 402) zu der zweiten Seite (206) des Treibersubstrats (202, 302, 402) zu treiben; und- wenigstens eine Lastschnittstelle (222, 338, 342, 438, 442) auf der zweiten Seite (206) des Treibersubstrats (202, 302, 402), wobei die wenigstens eine Lastschnittstelle (222, 338, 342, 438, 442) dafür ausgelegt ist, den Strom von den mehreren Treiberschaltungen auf der ersten Seite (204) des Treibersubstrats (202, 302, 402) mehreren Lasten auf der zweiten Seite (206) des Treibersubstrats (202, 302, 402) zuzuführen,wobei die LED-Teilmatrix (102, 304) den mehreren Lasten entspricht und eine Matrix von LED-Elementen in einem LED-Teilmatrixsubstrat (106) umfasst undwobei das Treibersubstrat (202, 302, 402) und die LED-Teilmatrix (102, 304) über die wenigstens eine Lastschnittstelle (222, 338, 342, 438, 442) miteinander elektrisch verbunden sind.
-
公开(公告)号:DE102014119346A1
公开(公告)日:2015-06-25
申请号:DE102014119346
申请日:2014-12-22
Applicant: INFINEON TECHNOLOGIES AG
Inventor: LOGIUDICE ANDREA , MEISER ANDREAS
Abstract: Bei verschiedenen Ausführungsformen wird eine Vorrichtung (200) bereitgestellt. Die Vorrichtung (200) weist ein Substrat (202) mit einer ersten Seite (204) und einer der ersten Seite (204) gegenüberliegenden zweiten Seite (206) auf. Das Substrat (202) weist mehrere Treiberschaltungen auf der ersten Seite (204) des Substrats (202) auf. Jede der mehreren Treiberschaltungen ist dafür ausgelegt, einen Strom von der ersten Seite (204) des Substrats (202) zu der zweiten Seite (206) des Substrats (202) zu treiben. Die Vorrichtung weist ferner wenigstens eine Lastschnittstelle auf der zweiten Seite (206) des Substrats (202) auf. Die wenigstens eine Lastschnittstelle ist dafür ausgelegt, den Strom von den mehreren Treiberschaltungen mehreren Lasten auf der zweiten Seite (206) des Substrats (202) zuzuführen.
-
公开(公告)号:DE102010002707B4
公开(公告)日:2014-04-24
申请号:DE102010002707
申请日:2010-03-09
Applicant: INFINEON TECHNOLOGIES AG
Inventor: CORTIGIANI FABRIZIO , EDER ANDREAS , LOGIUDICE ANDREA
IPC: H05B37/03
Abstract: Vorrichtung zur Erkennung von Fehlfunktionen in einer Beleuchtungseinheit, die zumindest zwei in Serie geschaltete Leuchtdioden (LD1, LD2, ..., LDN) aufweist; die Vorrichtung umfasst: einen ersten, einen zweiten und einen dritten Schaltungsknoten (A; C; B), die eine Schnittstelle zu der Beleuchtungseinheit bilden, so dass der Spannungsabfall (VAC) über die zumindest zwei Leuchtdioden (LD1, LD2, ..., LDN) zwischen dem ersten und dem zweiten Schaltungsknoten (A; C) anliegt und ein Bruchteil des Spannungsabfalls (VSC) zwischen dem ersten und dem dritten Schaltungsknoten (B; C) anliegt; und eine Auswerteeinheit, die mit dem ersten, dem zweiten und dem dritten Schaltungsknoten (A; B; C) verbunden und dazu ausgebildet ist, auszuwerten, ob der Bruchteil des Spannungsabfalls (VBC) innerhalb eines vordefinierten Toleranzbereichs (&Dgr;V) um einen Sollwert (knominal·VAC) liegt, wobei der Sollwert (knominal·VAC) einem vordefinierten Bruchteil (knominal) der Potentialdifferenz (VAC) zwischen dem ersten und dem zweiten Schaltungsknoten entspricht, wobei die Auswerteeinheit weiter aufweist: einen Spannungsteiler (R1, R2, ..., Rm, Rm+1, ..., RN), der an den ersten und zweiten Schaltungsknoten (A; C) gekoppelt ist und eine Vielzahl von Zwischenabgriffen aufweist; und einen Multiplexer (MUX), der dazu ausgebildet ist, einen der Zwischenabgriffe nach Maßgabe eines Steuersignals auszuwählen, um diesen an einen Ausgang des Multiplexers (MUX) durchzuschalten, so dass das elektrische Potential am Ausgang des Multiplexers (MUX) den vordefinierten Bruchteil (knominal·VAC) des Spannungsabfalls (VAC) zwischen dem ersten und zweiten Schaltungsknoten darstellt.
-
公开(公告)号:DE102012107882A1
公开(公告)日:2013-02-28
申请号:DE102012107882
申请日:2012-08-27
Applicant: INFINEON TECHNOLOGIES AG
Inventor: LOGIUDICE ANDREA
Abstract: Es wird eine Schaltung zum Ansteuern einer Vielzahl von in Serie geschalteter LEDs (LED-Kette) beschrieben. Gemäß einem Beispiel der vorliegenden Erfindung umfasst die Schaltung einen als Stromquelle betreibbaren Schaltwandler, der mit der Vielzahl von LEDs verbunden ist, um diesen einen konstanten Laststrom zuzuführen. Der Schaltwandler umfasst eine Induktivität, die derart mit der Vielzahl von LEDs in Serie geschaltet ist, dass durch die Induktivität und die Vielzahl von LEDs der gleiche Laststrom fließt. Zwischen die Induktivität und der Vielzahl von LEDs ist kein Kondensator gekoppelt. Eine potentialfreie Treiberschaltung ist parallel zu jeder einzelnen LED (aus der Vielzahl von LEDs) geschaltet. Die potentialfreie Treiberschaltung ist dazu ausgebildet, zur Steuerung der Intensität des von der jeweiligen LED imitierten Lichts nach Maßgabe eines zugehörigen modulierten Eingangssignals deren Laststrom ganz oder zumindest teilweise zu übernehmen, wodurch ein Bypass an die jeweilige LED gebildet wird.
-
公开(公告)号:DE102011076692A1
公开(公告)日:2011-12-01
申请号:DE102011076692
申请日:2011-05-30
Applicant: INFINEON TECHNOLOGIES AG
Inventor: FILIPPO ROBERTO , MUNARI DIEGO GAETANO , TOSATO FEDERICO , LOGIUDICE ANDREA
IPC: H03K7/08
Abstract: Beschrieben wird ein Pulsfolgegenerator, der aufweist: einen ersten Pulsmodulator (208) mit einem Mehrbit-Eingang und einem ersten 1-Bit-Ausgang für eine 1-Bit-Pulsfolge; einen AND-Logikblock (212) mit einem ersten Eingang, der an den ersten 1-Bit-Ausgang des ersten Pulsmodulators (208) gekoppelt ist, und der einen zweiten Mehrbit-Eingang und einem Mehrbit-AND-Ausgang aufweist; und einen zweiten Pulsmodulator (216), mit einem Eingang, der an den Mehrbit-AND-Ausgang gekoppelt ist, und der einen zweiten 1-Bit-Ausgang für eine 1-Bit-Pulsfolge aufweist, die ein Produkt der Signale an den ersten und zweiten Mehrbit-Eingängen repräsentiert.
-
公开(公告)号:DE102010002707A1
公开(公告)日:2010-11-11
申请号:DE102010002707
申请日:2010-03-09
Applicant: INFINEON TECHNOLOGIES AG
Inventor: CORTIGIANI FABRIZIO , EDER ANDREAS , LOGIUDICE ANDREA
IPC: H05B37/03
-
-
-
-
-
-
-
-
-