-
公开(公告)号:BR112020026686A2
公开(公告)日:2021-03-30
申请号:BR112020026686
申请日:2019-07-11
Applicant: PANASONIC IP CORP AMERICA
Inventor: CHONG SOON LIM , HAI WEI SUN , HAN BOON TEO , JING YA LI , KIYOFUMI ABE , RU LING LIAO , SUGHOSH PAVAN SHASHIDHAR , TADAMASA TOMA , TAKAHIRO NISHI
IPC: H04N19/119 , H04N19/176 , H04N19/52 , H04N19/577
Abstract: a presente invenção refere-se a um codificador de imagem tendo circuito acoplado a uma memória. o circuito divide um bloco de imagem atual em uma pluralidade de divisões. o circuito prevê um primeiro vetor de movimento de um conjunto de candidatos de vetor de movimento de previsão única para uma primeira divisão da pluralidade de divisões, e codifica a primeira divisão usando o primeiro vetor de movimento.
-
公开(公告)号:BR112020022773A2
公开(公告)日:2021-02-02
申请号:BR112020022773
申请日:2019-07-02
Applicant: PANASONIC IP CORP AMERICA
Inventor: CHONG SOON LIM , HAI WEI SUN , HAN BOON TEO , JING YA LI , KIYOFUMI ABE , RU LING LIAO , SUGHOSH PAVAN SHASHIDHAR , TADAMASA TOMA , TAKAHIRO NISHI
IPC: H04N19/103 , H04N19/119 , H04N19/157 , H04N19/176 , H04N19/70
Abstract: codificador, decodificador, método de codificação e método de decodificação. a invenção refere-se a codificador (dispositivo codificador ou de codificação) (100) que inclui: circuito; e memória acoplada ao circuito. o circuito, em operação, escreve um primeiro parâmetro em um fluxo de bits, o primeiro parâmetro indicando, como um modo de predição, um de (i) um modo de predição múltiplo em que uma imagem de predição é gerada sobrepondo uma imagem de predição inter de um bloco atual e uma imagem de predição intra do bloco atual e (ii) um de uma pluralidade de modos de predição incluindo um modo triangular em que uma imagem de predição é gerada dividindo o bloco atual em regiões triangulares, e codifica o bloco atual de acordo com o modo de predição.
-
公开(公告)号:BR112020021718A2
公开(公告)日:2021-01-26
申请号:BR112020021718
申请日:2019-05-14
Applicant: PANASONIC IP CORP AMERICA
Inventor: CHONG SOON LIM , HAI WEI SUN , HAN BOON TEO , JING YA LI , KIYOFUMI ABE , RU LING LIAO , RYUICHI KANOH , SUGHOSH PAVAN SHASHIDHAR , TADAMASA TOMA , TAKAHIRO NISHI
IPC: H04N19/52
Abstract: a presente invenção refere-se a um codificador (100) o qual inclui um circuito (160) e memória (162). utilizando a memória (162), o circuito (160) gera uma lista a qual inclui candidatos para um primeiro vetor de movimento para uma primeira partição. a lista tem um tamanho de lista máximo e uma ordem dos candidatos, e pelo menos um do tamanho de lista máximo ou da ordem dos candidatos é dependente de pelo menos um de um tamanho de partição ou uma forma de partição da primeira partição. o circuito (160) seleciona o primeiro vetor de movimento dos candidatos incluídos na lista; codifica um índice que indica o primeiro vetor de movimento dentre os candidatos na lista no fluxo de bits com base no tamanho de lista máximo; e gera a imagem predita para a primeira partição utilizando o primeiro vetor de movimento.
-
公开(公告)号:BR112020010935A2
公开(公告)日:2020-11-17
申请号:BR112020010935
申请日:2018-11-30
Applicant: PANASONIC IP CORP AMERICA
Inventor: CHONG SOON LIM , HAI WEI SUN , HAN BOON TEO , JING YA LI , KIYOFUMI ABE , RU LING LIAO , RYUICHI KANOH , SUGHOSH PAVAN SHASHIDHAR , TADAMASA TOMA , TAKAHIRO NISHI
IPC: H04N19/51 , H04N19/523 , H04N19/563 , H04N19/573 , H04N19/80
Abstract: a presente invenção refere-se a sistemas e métodos para codificação de vídeo. os sistemas incluem, por exemplo, um codificador de imagem que compreende: um circuito e uma memória acoplada no circuito, em que o circuito, em operação, executa o seguinte: predizer um primeiro bloco de amostras de predição para um bloco corrente de uma imagem, em que predizer o primeiro bloco de amostras de predição inclui pelo menos um processo de predição com um vetor de movimento de uma imagem diferente; preencher o primeiro bloco de amostras de predição para formar um segundo bloco de amostras de predição, em que o segundo bloco é maior do que o primeiro bloco; calcular pelo menos um gradiente utilizando o segundo bloco de amostras de predição; e codificar o bloco corrente utilizando pelo menos o gradiente calculado.
-
公开(公告)号:BR112020001991A2
公开(公告)日:2020-08-18
申请号:BR112020001991
申请日:2018-08-10
Applicant: PANASONIC IP CORP AMERICA
Inventor: CHONG SOON LIM , HAI WEI SUN , HAN BOON TEO , JING YA LI , KIYOFUMI ABE , RU LING LIAO , RYUICHI KANOH , SUGHOSH PAVAN SHASHIDHAR , TADAMASA TOMA , TAKAHIRO NISHI
IPC: H04N19/105 , H04N19/157 , H04N19/537 , H04N19/96
Abstract: a presente invenção refere-se a um codificador de imagem, o qual inclui um circuito e uma memória acoplada no circuito. o circuito, em operação, executa: dividir um bloco de imagem em uma pluralidade de partições que inclui uma primeira partição que tem uma forma não retangular (por exemplo, uma forma triangular) e uma segunda partição; predizer um primeiro vetor de movimento para a primeira partição e um segundo vetor de movimento para a segunda partição; e codificar a primeira partição utilizando o primeiro vetor de movimento e a segunda partição utilizando o segundo vetor de movimento.
-
公开(公告)号:BRPI1009953A2
公开(公告)日:2020-02-18
申请号:BRPI1009953
申请日:2010-01-19
Applicant: PANASONIC CORP , PANASONIC IP CORP AMERICA
Inventor: CHONG SOON LIM , TAKAHIRO NISHI , YOUJI SHIBAHARA
IPC: G11B27/30 , G11B27/32 , H04N5/765 , H04N5/85 , H04N9/804 , H04N9/82 , H04N13/00 , H04N13/161 , H04N13/178 , H04N13/183 , H04N13/189 , H04N19/00 , H04N19/102 , H04N19/136 , H04N19/146 , H04N19/169 , H04N19/196 , H04N19/423 , H04N19/46 , H04N19/50 , H04N19/503 , H04N19/593 , H04N19/597 , H04N19/61 , H04N19/625 , H04N19/70 , H04N19/85 , H04N19/91
Abstract: método de codificação, método de deco- dificação, aparelho de codificação, aparelho de decodi- ficação, programa e circuito integrado. a presente invenção refere-se a um método de codificação in- clui: a definição de uma unidade de acesso (s502 a s508) e a codificação de cada uma das imagens incluídas na unidade de acesso, para cada unidade de acesso (s526). a definição (s502 a s508) inclui: a determinação de uma unidade de codificação para determinar se as imagens incluídas na unidade de acesso devem ser uniformemente codificadas em uma base por campo ou em uma base por quadro (s502) e a determinação de um tipo de campo para determinar se as imagens devem ser uniformemente codificadas como campos superiores ou campos inferiores (s504 a s508), quando é determi- nado que as imagens incluídas na unidade de acesso devem ser codificadas em uma base por campo. na codificação (s526), cada uma das imagens é codificada para cada unidade de acesso em um formato determinado na de- terminação de uma unidade de codificação (s526) e na determinação de um tipo de campo (s502 a s508).
-
公开(公告)号:BRPI0306987B1
公开(公告)日:2018-04-03
申请号:BRPI0306987
申请日:2003-09-04
Applicant: GODO KAISHA IP BRIDGE 1 , MATSUSHITA ELECTRIC IND CO LTD , PANASONIC CORP , PANASONIC IP CORP AMERICA
Inventor: CHONG SOON LIM , SHENG MEI SHEN , SHINYA KADONO , TECK WEE FOO
IPC: H04N19/50 , H04N19/577 , H04N7/12 , H04N19/105 , H04N19/134 , H04N19/159 , H04N19/189 , H04N19/196 , H04N19/423 , H04N19/426 , H04N19/46 , H04N19/503 , H04N19/51 , H04N19/513 , H04N19/60 , H04N19/61 , H04N19/70 , H04N19/91
Abstract: "método de prognóstico de imagem em movimento, método e aparelho de codificação de imagem em movimento e método e aparelho de decodificação de imagem em movimento". a presente invenção refere-se a um método de prognóstico de imagem em movimento para permitir que uma quantidade de cálculo e a uma capacidade de armazenamento sejam reduzidas em um prognóstico a cerca de uma imagem em movimento pelo processamento de ajuste de escala. um método para prognosticar o valor p do tempo t a partir do valor p0 do tempo p0 e o valor pl do tempo pl inclui uma etapa para julgar se é possível gerar um valor de prognóstico com um número de bits significativos predeterminado por se ajustar a escala utilizando o tempo t0, t1 e t (etapa s90); uma etapa para prognosticar o valor p a partir dos valores p0 e p1 por se ajustar a escala utilizando o tempo t0, t1 e t quando é possível gerar um valor de prognóstico com o número de bits significativos predeterminado (etapa s92); e uma etapa para prognosticar o valor de p formar os valores p0 e p1 sem utilizar o tempo t0, t1 e t quando é possível gerar um valor de prognóstico com o número de bits significativos predeterminado (etapa s91).
-
公开(公告)号:MX342314B
公开(公告)日:2016-09-26
申请号:MX2014001664
申请日:2012-08-24
Applicant: PANASONIC IP CORP AMERICA
Inventor: TOSHIYASU SUGIO , TAKAHIRO NISHI , YOUJI SHIBAHARA , HISAO SASAI , KYOKO TANIKAWA , TORU MATSUNOBU , VIKTOR WAHADANIAH , CHONG SOON LIM , HAI WEI SUN , SUE MON THET NAING
IPC: H04N19/00
Abstract: Se describe un método para codificar video de acuerdo con la presente invención que incluye: escribir una pluralidad de descripciones de memoria intermedia predeterminadas en un conjunto de parámetros de secuencia de una corriente de bits de video codificado (802); escribir una pluralidad de parámetros de actualización en un encabezado de corte de la corriente de bits de video codificado para seleccionar y modificar un descripción de memoria intermedia de la pluralidad de descripciones de memoria intermedia (804); y codificar un corte en la corriente de bits de video codificado utilizando el encabezado de corte y la descripción de memoria intermedia modificada (805).
-
公开(公告)号:BR112022015618A2
公开(公告)日:2022-09-27
申请号:BR112022015618
申请日:2021-02-25
Applicant: PANASONIC IP CORP AMERICA
Inventor: HAI WEI SUN , CHONG SOON LIM , HAN BOON TEO , JING YA LI , CHE WEI KUO , CHU TONG WANG , KIYOFUMI ABE , TAKAHIRO NISHI , TADAMASA TOMA
Abstract: CODIFICADOR, DECODIFICADOR, MÉTODO DE CODIFICAÇÃO E MÉTODO DE DECODIFICAÇÃO. A presente invenção refere-se a um codificador (100) que inclui circuito e memória acoplada ao circuito; armazena um primeiro parâmetro em um fluxo de bits, o primeiro parâmetro indicando se um elemento de sintaxe relacionado a um deslocamento de ferramenta de croma está presente no fluxo de bits (S201); quando o primeiro parâmetro indica que o elemento de sintaxe está presente no fluxo de bits (Sim em S202), (i) armazena, no fluxo de bits, um ou mais segundos parâmetros que são usados na filtragem de desbloqueio para uma amostra de croma de uma imagem atual, em adição ao elemento de sintaxe (S203), (ii) realiza a filtragem de desbloqueio usando um ou mais segundos parâmetros e (iii) codifica a imagem atual (S204); e quando o primeiro parâmetro indica que o elemento de sintaxe não está presente no fluxo de bits (Não em S202), codifica a imagem atual sem armazenar um ou mais segundos parâmetros no fluxo de bits (S205).
-
公开(公告)号:BR112013027350B1
公开(公告)日:2022-06-07
申请号:BR112013027350
申请日:2012-10-18
Applicant: PANASONIC CORP , PANASONIC IP CORP AMERICA , SUN PATENT TRUST
Inventor: CHONG SOON LIM , HAI WEI SUN , SASAI HISAO , TERADA KENGO , TANIKAWA KYOKO , SUE MON THET NAING , NISHI TAKAHIRO , MATSUNOBU TORU , SUGIO TOSHIYASU , WAHADANIAH VIKTOR , SHIBAHARA YOUJI
IPC: H04N7/00
Abstract: métodos e codificação de imagem, método de decodificação de imagem, aparelho de codificação de imagem e aparelho de decodificação de imagem. trata-se de um método de codificação de imagem que inclui: derivar um candidato para um estimador de vetor de movimento a partir de um vetor de movimento colocalizado (s1301); adicionar o candidato a uma lista (s1302); selecionar o estimador de vetor de movimento a partir da lista (s1303); e codificar um bloco atual e codificar um vetor de movimento atual (s1304), em que a derivação (s1301) inclui: derivar o candidato por um primeiro esquema de derivação no caso de determinar que cada um dentre uma imagem referência atual e uma imagem referência colocalizada é uma imagem referência de longo prazo; e derivar o candi-dato por um segundo esquema de derivação no caso de determinar que cada uma dentre a imagem referência atual e a imagem referência colocalizada é uma imagem referência de curto prazo.
-
-
-
-
-
-
-
-
-