-
公开(公告)号:BR112020016755A2
公开(公告)日:2020-12-15
申请号:BR112020016755
申请日:2019-03-04
Applicant: PANASONIC IP CORP AMERICA
Inventor: CHONG SOON LIM , HAI WEI SUN , HAN BOON TEO , JING YA LI , KIYOFUMI ABE , RU LING LIAO , RYUICHI KANOH , SUGHOSH PAVAN SHASHIDHAR , TADAMASA TOMA , TAKAHIRO NISHI
IPC: H04N19/119 , H04N19/157 , H04N19/176
Abstract: a presente invenção refere-se a um dispositivo de codificação (codificador) (100) para codificar um bloco (corrente) a ser codificado incluído em uma imagem que está provido com um circuito e uma memória. o circuito divide o bloco a ser codificado em um primeiro sub-bloco, um segundo sub-bloco, e um terceiro sub-bloco em uma primeira direção utilizando a memória, o segundo sub-bloco estando localizado entre o primeiro sub-bloco e o terceiro sub-bloco, proíbe o segundo sub-bloco de ser dividido em duas partições na primeira direção, e codifica o primeiro sub-bloco, o segundo sub-bloco, e o terceiro sub-bloco.
-
公开(公告)号:BR112020000219A2
公开(公告)日:2020-07-07
申请号:BR112020000219
申请日:2018-07-11
Applicant: PANASONIC IP CORP AMERICA
Inventor: HIDEO SAITOU , KIYOFUMI ABE , MASATO OHKAWA , RYUICHI KANOH , TADAMASA TOMA , TAKAHIRO NISHI
IPC: H04N19/124
Abstract: um codificador (100) que codifica um bloco atual em uma imagem inclui um conjunto de circuitos e uma memória. utilizando-se a memória, o conjunto de circuitos realiza uma primeira transformação em um sinal residual do bloco atual, utilizando uma primeira base de transformação para gerar os primeiros coeficientes de transformação; e realiza uma segunda transformação nos primeiros coeficientes de transformação, utilizando uma segunda base de transformação, para gerar os segundos coeficientes de transformação e quantiza os segundos coeficientes de transformação, quando a primeira base de transformação for igual a uma base de transformação predeterminada; e quantiza os primeiros coeficientes de transformação sem realizar a segunda transformação, quando a primeira base de transformação for diferente da base de transformação predeterminada.
-
公开(公告)号:BR112020002254A2
公开(公告)日:2020-08-04
申请号:BR112020002254
申请日:2018-08-10
Applicant: PANASONIC IP CORP AMERICA
Inventor: CHONG SOON LIM , HAI WEI SUN , HAN BOON TEO , JING YA LI , KIYOFUMI ABE , RU LING LIAO , RYUICHI KANOH , SUGHOSH PAVAN SHASHIDHAR , TADAMASA TOMA , TAKAHIRO NISHI
IPC: H04N19/117 , H04N19/157 , H04N19/80
Abstract: um codificador de imagem refere-se a, incluindo um conjunto de circuitos e uma memória acoplada ao conjunto de circuitos. o conjunto de circuitos, em operação, realiza uma operação de suavização de limite ao longo de um limite entre uma primeira partição, que possui um formato não retangular (por exemplo, um formato triangular), e uma segunda partição, que são divididas a partir de um bloco de imagem. a operação de suavização de limite inclui a primeira previsão de primeiros valores de um conjunto de pixels da primeira partição ao longo do limite, a utilização da informação da primeira partição; a segunda previsão de segundos valores do conjunto de pixels da primeira partição ao longo do limite, utilizando a informação da segunda partição; a ponderação dos primeiros valores e dos segundos valores; e a codificação da primeira partição utilizando os primeiros valores ponderados e os segundos valores ponderados.
-
公开(公告)号:BR112020002205A2
公开(公告)日:2020-07-28
申请号:BR112020002205
申请日:2018-08-10
Applicant: PANASONIC IP CORP AMERICA
Inventor: CHONG SOON LIM , HAI WEI SUN , HAN BOON TEO , JING YA LI , KIYOFUMI ABE , RU LING LIAO , RYUICHI KANOH , SUGHOSH PAVAN SHASHIDHAR , TADAMASA TOMA , TAKAHIRO NISHI
IPC: H04N19/537 , H04N19/70
Abstract: a presente invenção refere-se a um codificador de imagem, que inclui os circuitos e uma memória acoplada ao circuito. os circuitos, em operação, executam uma operação de sintaxe da divisão, que inclui: dividir um bloco de imagem em uma pluralidade de divisões, que inclui uma primeira divisão com uma forma não retangular (por exemplo, uma forma triangular) e uma segunda divisão com base em um parâmetro de divisão indicativo da divisão; codificar a primeira divisão e a segunda divisão; e gravar um ou mais parâmetros, que incluem o parâmetro de divisão em um fluxo de bits.
-
公开(公告)号:BR112020001579A2
公开(公告)日:2020-07-21
申请号:BR112020001579
申请日:2018-09-20
Applicant: PANASONIC IP CORP AMERICA
Inventor: KIYOFUMI ABE , RYUICHI KANOH , TADAMASA TOMA , TAKAHIRO NISHI , TAKASHI HASHIMOTO
IPC: H04N19/105 , H04N19/146 , H04N19/156 , H04N19/167 , H04N19/436 , H04N19/52
Abstract: a presente invenção refere-se a um dispositivo de codificação (100) que compreende um circuito (160) e uma memória (162). em um caso onde o circuito (160) utilizando memória (162), codifica um bloco em objeto em um modo de interpredição para executar uma pesquisa de movimento em um dispositivo de decodificação (modo de mesclagem em s201), o circuito: deriva um primeiro vetor de movimento do bloco em objeto (s203); armazena o primeiro vetor de movimento derivado na memória (162); deriva um segundo vetor de movimento do bloco em objeto (s204); gera uma imagem predita do bloco em objeto por compensação de movimento utilizando o segundo vetor de movimento (s208); e na derivação do primeiro vetor de movimento, utiliza o primeiro vetor de movimento de um bloco processado para derivar o primeiro vetor de movimento do bloco em objeto.
-
公开(公告)号:BR112020019922A2
公开(公告)日:2021-01-05
申请号:BR112020019922
申请日:2019-05-09
Applicant: PANASONIC IP CORP AMERICA
Inventor: CHONG SOON LIM , HAI WEI SUN , HAN BOON TEO , JING YA LI , KIYOFUMI ABE , RU LING LIAO , RYUICHI KANOH , SUGHOSH PAVAN SHASHIDHAR , TADAMASA TOMA , TAKAHIRO NISHI
IPC: H04N19/119 , H04N19/176 , H04N19/70
Abstract: codificador, decodificador, método de codificação, método de decodificação, e programa de compressão de imagem. a presente invenção refere-se a um dispositivo de codificação (codificador) (100) que executa divisão em uma pluralidade de blocos utilizando um conjunto de modos de divisão de bloco obtido combinando um ou mais modos de divisão de bloco os quais definem tipos de divisão. o conjunto de modos de divisão de bloco compreende: um primeiro modo de divisão de bloco no qual o número de divisões e a direção de divisão para dividir um primeiro bloco são definidos; e um segundo modo de divisão de bloco no qual o número de divisões e a direção de divisão para dividir um segundo bloco, o qual é um dos blocos adquiridos pela divisão do primeiro bloco são definidos. quando uma divisão no primeiro modo de divisão resulta em três blocos, o segundo bloco é o bloco central dentre os blocos adquiridos dividindo o primeiro bloco, e a direção de divisão do segundo modo de divisão de bloco é a mesma que a direção de divisão do primeiro modo de divisão de bloco, então o segundo modo de divisão de bloco inclui somente um modo de divisão de bloco no qual uma divisão resulta em três blocos.
-
7.
公开(公告)号:BR112020000876A2
公开(公告)日:2020-07-21
申请号:BR112020000876
申请日:2018-07-25
Applicant: PANASONIC IP CORP AMERICA
Inventor: KIYOFUMI ABE , RYUICHI KANOH , TADAMASA TOMA , TAKAHIRO NISHI
IPC: H04N19/12 , H04N19/126 , H04N19/136 , H04N19/176 , H04N19/46
Abstract: a presente invenção refere-se a um dispositivo de codificação (100) que codifica um bloco, de uma imagem, a ser codificada e compreende: uma unidade de conversão (106) que executa uma conversão primária pela qual o resíduo do bloco a ser codificado é convertido para um fator primário, determina se aplicar uma conversão secundária no bloco a ser codificado, e se uma conversão secundária deve ser aplicada, executar uma conversão secundária do fator primário para um fator secundário; uma unidade de quantização (108) que, se uma conversão secundária não for aplicada, calcula um fator primário quantizado executando uma primeira quantização sobre o fator primário e se uma conversão secundária for aplicada, calcula um fator secundário quantizado executando uma segunda quantização, a qual é diferente da primeira quantização, sobre o fator secundário; e uma unidade de codificação de entropia (110) que gera um fluxo de bits codificado codificando o fator primário quantizado ou o fator secundário quantizado.
-
公开(公告)号:MX2020001886A
公开(公告)日:2020-03-24
申请号:MX2020001886
申请日:2018-08-10
Applicant: PANASONIC IP CORP AMERICA
Inventor: CHONG SOON LIM , HAI WEI SUN , TADAMASA TOMA , TAKAHIRO NISHI , KIYOFUMI ABE , RYUICHI KANOH , SUGHOSH PAVAN SHASHIDHAR , HAN BOON TEO , JING YA LI , RU LING LIAO
IPC: H04N19/51 , H04N19/176 , H04N19/182
Abstract: Se proporciona un codificador de imagen el cual incluye conjunto de circuitos y una memoria acoplada al conjunto de circuitos. En operación, el conjunto de circuitos realiza: división de un bloque de imagen en una pluralidad de divisiones que incluyen una primera división que tiene una forma no rectangular (por ejemplo, una forma triangular) y una segunda división; predecir un primer vector de movimiento para la primera división y un segundo vector de movimiento para la segunda división; y codificar la primera división usando el primer vector de movimiento y la segunda división usando el segundo vector de movimiento.
-
公开(公告)号:BR112020021718A2
公开(公告)日:2021-01-26
申请号:BR112020021718
申请日:2019-05-14
Applicant: PANASONIC IP CORP AMERICA
Inventor: CHONG SOON LIM , HAI WEI SUN , HAN BOON TEO , JING YA LI , KIYOFUMI ABE , RU LING LIAO , RYUICHI KANOH , SUGHOSH PAVAN SHASHIDHAR , TADAMASA TOMA , TAKAHIRO NISHI
IPC: H04N19/52
Abstract: a presente invenção refere-se a um codificador (100) o qual inclui um circuito (160) e memória (162). utilizando a memória (162), o circuito (160) gera uma lista a qual inclui candidatos para um primeiro vetor de movimento para uma primeira partição. a lista tem um tamanho de lista máximo e uma ordem dos candidatos, e pelo menos um do tamanho de lista máximo ou da ordem dos candidatos é dependente de pelo menos um de um tamanho de partição ou uma forma de partição da primeira partição. o circuito (160) seleciona o primeiro vetor de movimento dos candidatos incluídos na lista; codifica um índice que indica o primeiro vetor de movimento dentre os candidatos na lista no fluxo de bits com base no tamanho de lista máximo; e gera a imagem predita para a primeira partição utilizando o primeiro vetor de movimento.
-
公开(公告)号:BR112020019800A2
公开(公告)日:2021-01-05
申请号:BR112020019800
申请日:2019-05-16
Applicant: PANASONIC IP CORP AMERICA
Inventor: KIYOFUMI ABE , RYUICHI KANOH , TADAMASA TOMA , TAKAHIRO NISHI
IPC: H04N19/117 , H04N19/167 , H04N19/182 , H04N19/86
Abstract: codificador, decodificador, método de codificação e método de decodificação a presente invenção refere-se a um codificador (100) inclui um conjunto de circuitos (160) e uma memória (162). utilizando-se a memória, o conjunto de circuitos determina um filtro a ser utilizado para a filtragem de desbloqueio dentre uma pluralidade de filtros, incluindo um primeiro filtro e um segundo filtro (s102); e realiza a filtragem de desbloqueio em um limite de bloco utilizando o filtro determinado (s103). o primeiro filtro utiliza m pixels localizados em um lado superior do limite de bloco e m pixels localizados em um lado inferior do limite de bloco, e o segundo filtro utiliza os primeiros pixels localizados no lado superior do limite de bloco e os segundos pixels localizados no lado inferior do limite de bloco, onde m é um inteiro igual a pelo menos 2. o número de primeiros pixels é qualquer um dentre uma pluralidade de primeiros valores candidatos, e o número de segundos pixels é qualquer um dentre uma pluralidade de segundos valores candidatos. a pluralidade de primeiros valores candidatos a pixel e a pluralidade de segundos valores candidatos a pixel são, cada uma, um valor superior a ou igual a m.
-
-
-
-
-
-
-
-
-