-
公开(公告)号:BR112021009596A2
公开(公告)日:2021-08-10
申请号:BR112021009596
申请日:2019-12-23
Applicant: PANASONIC IP CORP AMERICA
Inventor: CHE-WEI KUO , CHONG SOON LIM , HAI WEI SUN , HAN BOON TEO , JING YA LI , KIYOFUMI ABE , TADAMASA TOMA , TAKAHIRO NISHI , YUSUKE KATO
IPC: H04N19/117
Abstract: codificador, decodificador, método de codificação, e método de decodificação. um codificador (100), que codifica um bloco atual a ser codificado em uma imagem, é fornecido. o codificador inclui: um processador (a1) e uma memória (a2), acoplada ao processador (a1), no qual, em operação, o processador (a1) gera uma primeira imagem de previsão, com base em um vetor de movimento, a primeira imagem de previsão sendo uma imagem com precisão de pixel total; gera uma segunda imagem de previsão, utilizando um filtro de interpolação pela interpolação de um valor em uma posição de pixel fracionado entre as posições de pixel total incluídas na primeira imagem de previsão; e codifica o bloco atual, com base na segunda imagem de previsão, e na utilização do filtro de interpolação, o filtro de interpolação é comutado entre um primeiro filtro de interpolação e um segundo filtro de interpolação que difere, em um número total de saídas, do primeiro filtro de interpolação.
-
公开(公告)号:BR112021001245A2
公开(公告)日:2021-04-27
申请号:BR112021001245
申请日:2019-08-09
Applicant: PANASONIC IP CORP AMERICA
Inventor: CHONG SOON LIM , HAI WEI SUN , HAN BOON TEO , JING YA LI , KIYOFUMI ABE , RU LING LIAO , TADAMASA TOMA , TAKAHIRO NISHI
IPC: H04N19/513
Abstract: a presente invenção refere-se aos métodos, e dispositivo decodificador (decodificador) e dispositivo codificador (codificador) (100) que inclui: um conjunto de circuitos (a1); e uma memória (a2) acoplada ao conjunto de circuitos (a1). em operação, o conjunto de circuitos (a1): deriva um vetor de movimento de base a ser utilizado na previsão de um bloco corrente a ser codificado; deriva um primeiro vetor de movimento diferente do vetor de movimento de base; deriva uma diferença do vetor de movimento com base em uma diferença entre o vetor de movimento de base e o primeiro vetor de movimento; determina se a diferença do vetor de movimento é superior a um limite; modifica o primeiro vetor de movimento quando a diferença do vetor de movimento é determinada como sendo superior ao limite, e não modifica o primeiro vetor de movimento quando a diferença do vetor de movimento é determinada como não sendo superior ao limite; e codifica o bloco corrente utilizando o primeiro vetor de movimento modificado ou o primeiro vetor de movimento não modificado.
-
公开(公告)号:BR112021000616A2
公开(公告)日:2021-04-13
申请号:BR112021000616
申请日:2019-09-03
Applicant: PANASONIC IP CORP AMERICA
Inventor: KIYOFUMI ABE , TADAMASA TOMA , TAKAHIRO NISHI
Abstract: "codificador, decodificador, método de codificação e método de decodificação". apresente invenção refere-se a um codificador (100), que codifica um vídeo, inclui o conjunto de circuitos (a1) e a memória (a2) conectada ao conjunto de circuitos (a1). em operação, o conjunto de circuitos (a1): gera uma imagem de previsão utilizando um modo de sub-bloco que gera a imagem de previsão de um bloco com base em sub-bloco e transforma o bloco com base em bloco; e aplica um filtro de desbloqueio a pelo menos parte de um limite do sub-bloco localizado dentro do bloco.
-
公开(公告)号:BR112020016755A2
公开(公告)日:2020-12-15
申请号:BR112020016755
申请日:2019-03-04
Applicant: PANASONIC IP CORP AMERICA
Inventor: CHONG SOON LIM , HAI WEI SUN , HAN BOON TEO , JING YA LI , KIYOFUMI ABE , RU LING LIAO , RYUICHI KANOH , SUGHOSH PAVAN SHASHIDHAR , TADAMASA TOMA , TAKAHIRO NISHI
IPC: H04N19/119 , H04N19/157 , H04N19/176
Abstract: a presente invenção refere-se a um dispositivo de codificação (codificador) (100) para codificar um bloco (corrente) a ser codificado incluído em uma imagem que está provido com um circuito e uma memória. o circuito divide o bloco a ser codificado em um primeiro sub-bloco, um segundo sub-bloco, e um terceiro sub-bloco em uma primeira direção utilizando a memória, o segundo sub-bloco estando localizado entre o primeiro sub-bloco e o terceiro sub-bloco, proíbe o segundo sub-bloco de ser dividido em duas partições na primeira direção, e codifica o primeiro sub-bloco, o segundo sub-bloco, e o terceiro sub-bloco.
-
公开(公告)号:MX2019004303A
公开(公告)日:2019-10-15
申请号:MX2019004303
申请日:2017-04-05
Applicant: PANASONIC IP CORP AMERICA
Inventor: HIROSHI YAHATA , TADAMASA TOMA
Abstract: Grabado en un medio de grabación se encuentra una corriente de video, información de mapa e información de velocidad de bitios de la corriente de video. La información de mapa incluye información de tamaño que indica el tamaño de datos de una sección en donde la imagen está grabada en la corriente de video, en base en un tamaño de datos estipulado predeterminado. El tamaño de datos estipulado difiere de acuerdo con la información de velocidad de bitios.
-
公开(公告)号:MX2019005157A
公开(公告)日:2019-08-05
申请号:MX2019005157
申请日:2017-04-05
Applicant: PANASONIC IP CORP AMERICA
Inventor: HIROSHI YAHATA , TADAMASA TOMA
Abstract: En un medio de grabación se graba un flujo de video de intervalo de luminancia estándar, y un flujo de video de alto intervalo de luminancia que es un intervalo de luminancia más amplio que el intervalo de luminancia estándar, los cuales se usan selectivamente de acuerdo con un entorno de reproducción, un flujo de subtítulos del intervalo de luminancia estándar, y un flujo de subtítulos del intervalo de alta luminancia, que se usan selectivamente de acuerdo con el entorno de reproducción, y un archivo de listas de reproducción que almacena información de control de reproducción de contenido, archivo de listas de reproducción que incluye una región de gestión en donde se almacena la información de control de reproducción relativa a un flujo principal, y una región extendida. La región de gestión almacena primera información de control de reproducción que especifica que un flujo de video del intervalo de alta luminancia y un flujo de subtítulos del intervalo de alta luminancia se deben reproducir en combinación. La región extendida almacena segunda información de control de reproducción que especifica que un flujo de video del intervalo de luminancia estándar y un flujo de subtítulos del intervalo de luminancia estándar se deben reproducir en combinación.
-
公开(公告)号:BR112014026177A2
公开(公告)日:2017-06-27
申请号:BR112014026177
申请日:2013-04-11
Applicant: PANASONIC IP CORP AMERICA , SUN PATENT TRUST
Inventor: HISAO SASAI , KENGO TERADA , KYOKO TANIKAWA , TADAMASA TOMA , TAKAHIRO NISHI , TORU MATSUNOBU , TOSHIYASU SUGIO , YOUJI SHIBAHARA
Abstract: resumo patente de invenção: "método de codificação de imagem, método de decodificação de imagem, aparelho de codificação de imagem, aparelho de decodificação de imagem, e aparelho de codificação e decodificação de imagem". a presente invenção refere-se a um método de codificação de imagem de codificar uma ou mais unidades que são incluídas em uma fotografia, incluindo: gerar um primeiro sinalizador indicando se ou não um tempo de remoção de dados codificados por um decodificador hipotético de uma memória temporária para armazenar os dados codificados é fixado por unidade (s221); gerar um segundo sinalizador indicando se um intervalo entre tempos de remoção das unidades é constante ou arbitrário quando o tempo de remoção é fixado por unidade (s222); e gerar um fluxo de bits codificados incluindo os dados codificados, o primeiro sinalizador e o segundo sinalizador (s223).
-
公开(公告)号:BR112022008605A2
公开(公告)日:2022-10-11
申请号:BR112022008605
申请日:2020-12-08
Applicant: PANASONIC IP CORP AMERICA
Inventor: VIRGINIE DRUGEON , TAKAHIRO NISHI , KIYOFUMI ABE , TADAMASA TOMA , YUSUKE KATO
IPC: H04N19/70
Abstract: CODIFICADOR E DECODIFICADOR. A presente invenção refere-se a um codificador (100) que inclui circuitos e memória acoplados ao circuito. O circuito: atribui um índice de fatia ao nível de imagem e um índice de fatia ao nível de subimagem a cada uma das fatias, o índice de fatia ao nível de imagem sendo atribuído a um nível de imagem, o índice de fatia ao nível de subimagem atribuído a um nível de subimagem; para cada uma das fatias, codifica o índice de fatia ao nível de subimagem da fatia em um cabeçalho de fatia da fatia; e codifica cada uma das fatias em um fluxo de bits. O índice de fatia ao nível de imagem atribuído a uma fatia atual a ser processada que está incluída em uma subimagem atual a ser processada é calculado adicionando (i) o índice de fatia ao nível de subimagem da fatia atual e (ii) um número total de fatias incluídas em uma ou mais subimagens que foram codificadas antes da subimagem atual das subimagens.
-
公开(公告)号:BR122022013317A2
公开(公告)日:2022-09-13
申请号:BR122022013317
申请日:2021-02-01
Applicant: PANASONIC IP CORP AMERICA
Inventor: TAKAHIRO NISHI , TADAMASA TOMA , KIYOFUMI ABE
IPC: H04N19/30 , H04N19/597 , H04N19/70
Abstract: CODIFICADOR, DECODIFICADOR E MEIO LEGÍVEL POR COMPUTADOR NÃO TRANSITÓRIO. A presente invenção refere-se a um codificador (100) que inclui circuitos e memória conectados ao mesmo. Em operação, o circuito: alterna entre codificar um primeiro sinalizador, de acordo com o uso de um esquema de codificação multicamada para codificar uma ou mais imagens, o primeiro sinalizador indicando se é permitido o uso de uma ou mais imagens de referência intercamadas para previsão intercamadas.
-
公开(公告)号:MY188309A
公开(公告)日:2021-11-27
申请号:MYPI2017701243
申请日:2015-10-01
Applicant: PANASONIC IP CORP AMERICA
Inventor: HIROSHI YAHATA , TADAMASA TOMA
Abstract: Recorded in a recording medium is a video stream, map information, and bitrate information of the video stream. The map information includes size information indicating data size of a section where a picture is recorded in the video stream, based on a predetermined stipulated data size. The stipulated data size differs in accordance with the bitrate information. (Figure 33)
-
-
-
-
-
-
-
-
-