-
公开(公告)号:LT3955572T
公开(公告)日:2024-07-25
申请号:LT21199072
申请日:2018-07-11
Applicant: PANASONIC IP CORP AMERICA
Inventor: OHKAWA MASATO , SAITOU HIDEO , TOMA TADAMASA , NISHI TAKAHIRO , ABE KIYOFUMI , KANOH RYUICHI
IPC: H04N19/12 , H04N19/124 , H04N19/157 , H04N19/176 , H04N19/60 , H04N19/625
-
公开(公告)号:MX2024001422A
公开(公告)日:2024-02-27
申请号:MX2024001422
申请日:2022-07-06
Applicant: PANASONIC IP CORP AMERICA
Inventor: HORIUCHI AYAKO , SUZUKI HIDETOSHI , KUANG QUAN
Abstract: La presente divulgación se refiere a un equipo de usuario, UE, que comprende lo siguiente. Un procesador determina una capacidad del UE para la operación de una función de monitoreo, involucrando la siguiente condición de capacidad: - la condición de capacidad con respecto a una brecha mínima de tiempo de grupo entre dos grupos consecutivos de periodos de tiempo dentro de una ventana de agrupamiento que tiene una longitud de uno o más intervalos; un transmisor transmite una indicación de capacidad a una estación base, indicando la condición de capacidad del UE; un receptor recibe, de la estación base, información para la configuración de la función de monitoreo, que incluye una o más ocasiones de monitoreo en las que el UE monitorea el canal de control de enlace descendente.
-
公开(公告)号:MX2023014291A
公开(公告)日:2024-01-18
申请号:MX2023014291
申请日:2022-03-15
Applicant: PANASONIC IP CORP AMERICA
Inventor: IWAI TAKASHI , TAKATA TOMOFUMI , URABE YOSHIO , NAKANO TAKAYUKI
Abstract: Este punto de acceso comprende: un circuito de control que genera una señal de control para asignar al menos una porción de tiempo de una oportunidad de transmisión adquirida a transmisiones de enlace ascendente de una pluralidad de terminales; y un circuito de transmisión que transmite la señal de control.
-
公开(公告)号:ES2954064T3
公开(公告)日:2023-11-20
申请号:ES19808240
申请日:2019-05-09
Applicant: PANASONIC IP CORP AMERICA
Inventor: TOMA TADAMASA , NISHI TAKAHIRO , ABE KIYOFUMI , KANOH RYUICHI , LIM CHONG SOON , SHASHIDHAR SUGHOSH PAVAN , LIAO RU LING , SUN HAI WEI , TEO HAN BOON , LI JING YA
IPC: H04N19/119 , H04N19/176 , H04N19/70
Abstract: Un dispositivo de codificación (100) realiza la división en una pluralidad de bloques utilizando un conjunto de modos de división de bloques obtenido combinando uno o más modos de división de bloques que definen tipos de división. El conjunto de modos de división de bloques comprende: un primer modo de división de bloques en el que se definen el número de divisiones y la dirección de división para dividir un primer bloque; y un segundo modo de división de bloques en el que se definen el número de divisiones y la dirección de división para dividir un segundo bloque, que es uno de los bloques adquiridos al dividir el primer bloque. Cuando una división en el primer modo de bloque da como resultado tres bloques, el segundo bloque es el bloque central entre los bloques adquiridos al dividir el primer bloque, y la dirección de división del segundo modo de división de bloque es la misma que la dirección de división del primero. modo de división de bloques, entonces el segundo modo de división de bloques incluye sólo un modo de división de bloques en el que una división da como resultado tres bloques. (Traducción automática con Google Translate, sin valor legal)
-
公开(公告)号:MX2023011455A
公开(公告)日:2023-10-18
申请号:MX2023011455
申请日:2020-07-13
Applicant: PANASONIC IP CORP AMERICA
Inventor: LIM CHONG SOON , SUN HAI WEI , TOMA TADAMASA , NISHI TAKAHIRO , ABE KIYOFUMI , KANOH RYUICHI , SHASHIDHAR SUGHOSH PAVAN , TEO HAN BOON , LI JING YA , LIAO RU LING
IPC: H04N19/51 , H04N19/523 , H04N19/563 , H04N19/573 , H04N19/80
Abstract: La presente descripción proporciona sistemas y métodos para la codificación de video. Los sistemas incluyen, por ejemplo, un codificador de imágenes que comprende: circuitería y una memoria acoplada a la circuitería, en donde la circuitería, en operación, realiza lo siguiente: predecir un primer bloque de muestras de predicción para un bloque actual de una representación visual, en donde la predicción del primer bloque de muestras de predicción incluye por lo menos un proceso de predicción con un vector de movimiento de una representación visual diferente; rellenar el primer bloque de muestras de predicción para formar un segundo bloque de muestras de predicción, en donde el segundo bloque es más grande que el primer bloque; calcular por lo menos un gradiente mediante el uso del segundo bloque de muestras de predicción; y codificar el bloque actual mediante el uso de por lo menos el gradiente calculado.
-
公开(公告)号:CA3001807C
公开(公告)日:2023-10-17
申请号:CA3001807
申请日:2016-10-25
Applicant: PANASONIC IP CORP AMERICA
Inventor: YAMAMOTO TETSUYA , SUZUKI HIDETOSHI , HORIUCHI AYAKO
Abstract: In the present invention, regarding a narrowband used in a subframe for transmitting uplink data, if a switch is made from a first narrowband used in a first subframe to a second narrowband that is different from the first narrowband, with respect to a second subframe continuing to the first subframe, a final one symbol of the first subframe and an initial one symbol of the second subframe are punctured and set as a retuning time to transmit the uplink data in the first narrowband and the second narrowband.
-
公开(公告)号:MX2023010655A
公开(公告)日:2023-09-21
申请号:MX2023010655
申请日:2021-11-25
Applicant: PANASONIC IP CORP AMERICA
Inventor: NISHIO AKIHIKO , SUZUKI HIDETOSHI
Abstract: Una terminal de acuerdo con la presente invención comprende: un circuito de control que, sobre la base de una señal de control relativa a la transmisión de enlace ascendente, determina una oportunidad de transmisión, que usa un desplazamiento específico de la celda o un parámetro que difiere del desplazamiento específico de la celda; y un circuito de transmisión que lleva a cabo la transmisión de enlace ascendente en la oportunidad de transmisión.
-
公开(公告)号:AU2019303651B2
公开(公告)日:2023-04-20
申请号:AU2019303651
申请日:2019-07-05
Applicant: PANASONIC IP CORP AMERICA
Inventor: LI JING YA , LIM CHONG SOON , SHASHIDHAR SUGHOSH PAVAN , LIAO RU LING , SUN HAI WEI , TEO HAN BOON , ABE KIYOFUMI , TOMA TADAMASA , NISHI TAKAHIRO
IPC: H04N19/52
Abstract: A coding device (100) is provided with a circuit (160) and a memory (162) connected to the circuit (160). The circuit (160): selects, from a plurality of tables which are used, during an operation, to correct a reference motion vector into a predetermined direction using a correction value designated by an index, and which have correction values with respectively different intervals between indexes, a first table used for a partition to be coded of an image in a moving image; writes a parameter indicating a first index to be selected from among indexes included in the first table; and codes the partition using the reference motion vector corrected by means of a correction value designated by the first index.
-
公开(公告)号:AU2021298392A2
公开(公告)日:2023-02-16
申请号:AU2021298392
申请日:2021-06-23
Applicant: PANASONIC IP CORP AMERICA
Inventor: IGUCHI NORITAKA , SUGIO TOSHIYASU
IPC: G06T9/00
Abstract: This three-dimensional data encoding method comprises generating a plurality of frame data items by encoding point cloud data of a plurality of frames (S12021), and generating a bitstream containing the plurality of frame data items (S12022). Each of a plurality of processing unit data items includes a frame identifier indicating a frame to which the processing unit data belongs and a processing unit identifier indicating a processing unit corresponding to the processing unit data. The values of the plurality of frame identifiers corresponding to the plurality of frame data items arranged in the bitstream are set in a predetermined order. The values of the plurality of processing unit identifiers corresponding to the plurality of processing unit data items arranged in the frame data are set in an arbitrarily defined order.
-
公开(公告)号:CA3228083A1
公开(公告)日:2023-02-09
申请号:CA3228083
申请日:2022-07-18
Applicant: PANASONIC IP CORP AMERICA
Inventor: KANG YANG , SUZUKI HIDETOSHI , SIM HONG CHENG MICHAEL , TRAN XUAN TUONG , OGAWA YOSHIHIKO
Abstract: The present disclosure provides a communication apparatus and a communication method for allocating one or more additional operating windows for a reception or a transmission of a sidelink signal. The communication apparatus comprises circuitry which, in operation, is configured to allocate one or more additional operating windows between a first operating window and a second operating window for a reception or a transmission of a sidelink signal, and a transceiver which, in operation, transmit or receive a sidelink signal within the one or more additional operating window.
-
-
-
-
-
-
-
-
-