웹캠을 이용한 컴퓨터 전력 관리 방법
    21.
    发明授权
    웹캠을 이용한 컴퓨터 전력 관리 방법 失效
    使用网络摄像头管理计算机电源的方法

    公开(公告)号:KR101083473B1

    公开(公告)日:2011-11-16

    申请号:KR1020090101242

    申请日:2009-10-23

    Abstract: 본 발명은 컴퓨터 전력 관리 방법에 관한 것으로, 특히 컴퓨터를 사용하는 사용자의 상태를 웹캠을 이용하여 분석하고, 상기 분석 결과에 따라 컴퓨터의 전원 공급 모드를 조정함으로써, 전체 전력 소모량을 감소시킬 수 있는 웹캠을 이용한 컴퓨터 전력 관리 방법에 관한 것이다.
    본 발명인 웹캠을 이용한 컴퓨터 전력 관리 방법을 이루는 구성수단은, 컴퓨터 전력 관리 방법에 있어서, 컴퓨터 외부 입력장치로부터 들어오는 입력 데이터를 확인하는 입력 데이터 확인 단계, 상기 입력 데이터를 확인한 후, 사전에 세팅된 소정 시간 동안 다음 입력 데이터가 존재하는지 판단하는 다음 입력 데이터 존재 여부 판단 단계, 상기 판단 결과, 사전에 세팅된 소정 시간 동안 다음 입력 데이터가 존재하는 경우에는 상기 입력 데이터 확인 단계를 수행하고, 그렇지 않은 경우에는 웹캠을 구동시켜 컴퓨터 전방을 촬영한 후 영상을 분석하는 웹캠 구동/분석 단계, 상기 영상 분석 결과에 따라 전력 모드를 변경하는 전력 모드 변경 단계, 상기 전력 모드를 변경한 후, 상기 컴퓨터 외부 입력장치로부터 입력 데이터가 들어오는지 판단하여, 들어온 경우로 판단된 경우에는 정상 전력 모드로 변환한 후 상기 입력 데이터 확인 단계를 수행하고, 그렇지 않은 경우에는 변경된 전력 모드를 계속 유지하는 전력 모드 유지 단계를 포함하여 이루어진 것을 특징으로 한다.
    웹캠, 전력, 컴퓨터, 관리

    CPU 주파수 선택 장치 및 그 방법
    22.
    发明公开
    CPU 주파수 선택 장치 및 그 방법 失效
    CPU频率选择装置及其方法

    公开(公告)号:KR1020110061401A

    公开(公告)日:2011-06-09

    申请号:KR1020090118028

    申请日:2009-12-01

    Abstract: PURPOSE: A CPU frequency selection device and a method thereof are provided to select an optimal CPU frequency by repeating a stability test. CONSTITUTION: A frequency control module(210) receives CPU frequency information and increases or decreases the CPU clock by the set frequency value. A stability test module(220) inspects the stability about the changed CPU frequency. A frequency extracting module(230) selects an optimal CPU frequency by controlling the stability test module and the frequency control module. If a problem is detected in a CPU host frequency upscaling process, the frequency extracting module selects the previous frequency as a CPU host frequency.

    Abstract translation: 目的:提供CPU频率选择装置及其方法,通过重复稳定性测试来选择最佳CPU频率。 构成:频率控制模块(210)接收CPU频率信息,并将CPU时钟增加或减少设定的频率值。 稳定性测试模块(220)检查关于改变的CPU频率的稳定性。 频率提取模块(230)通过控制稳定性测试模块和频率控制模块来选择最佳CPU频率。 如果在CPU主机升频过程中检测到问题,则频率提取模块选择先前的频率作为CPU主机频率。

    캐쉬 메모리
    23.
    发明公开
    캐쉬 메모리 有权
    高速缓存存储器

    公开(公告)号:KR1020100093915A

    公开(公告)日:2010-08-26

    申请号:KR1020090013067

    申请日:2009-02-17

    Inventor: 정성우 공준호

    CPC classification number: G11C8/08 G11C11/418 G11C8/10 G11C8/18

    Abstract: PURPOSE: By sanctioning the enforcement voltage signal when accessing the word line having the cache memory is the access time failure the access time delay of the word line is reduced and the access failure of the cache memory can be minimized. CONSTITUTION: It decodes the inputted address signal and the row decoder(10) outputs. Whether the cell having the word line voltage control logic(50) is the access time failure in the word line is included or not the basis voltage signal is outputted according to whether or not. The split wordline driver is connected to the output lines of the row decoder one-to-one. The split wordline driver(20) supplies the basis voltage signal or the enforcement voltage signal outputted from the word line voltage control logic to word lines.

    Abstract translation: 目的:通过对访问具有高速缓冲存储器的字线进行访问时间故障的强制电压信号进行制裁,减少了字线的访问时间延迟,并使缓存存储器的访问失败最小化。 构成:对输入的地址信号和行解码器(10)输出进行解码。 是否包括具有字线电压控制逻辑(50)的单元是字线中的存取时间故障是否根据是否输出基准电压信号。 分割字线驱动器一行一对地连接到行解码器的输出行。 分割字线驱动器(20)将从字线电压控制逻辑输出的基准电压信号或强制电压信号提供给字线。

    마이크로 프로세서 시스템
    24.
    发明授权
    마이크로 프로세서 시스템 失效
    微处理器系统

    公开(公告)号:KR100975747B1

    公开(公告)日:2010-08-12

    申请号:KR1020080105244

    申请日:2008-10-27

    Abstract: 본 발명은 마이크로 프로세서 시스템에 관한 것으로, 더욱 상세하게는 응용프로그램의 특성을 고려한 최적의 DVFS(Dynamic Voltage Frequency Scaling) 레벨을 산출하여 적용함으로써 에너지/전력 소모와 성능을 효율적으로 관리할 수 있는 마이크로 프로세서 시스템에 관한 것이다.
    마이크로 프로세서, 운영체제, DVFS, 에너지/전력, 성능

    캐시메모리 운영방법
    25.
    发明公开
    캐시메모리 운영방법 无效
    高速缓存存储器的操作系统

    公开(公告)号:KR1020100046416A

    公开(公告)日:2010-05-07

    申请号:KR1020080105246

    申请日:2008-10-27

    Abstract: PURPOSE: An operating system of a cache memory is provided to extend the durability of a sensor node under a sensor network environment by using a cache memory even when the cache memory has a defect caused by a process change. CONSTITUTION: When a cache memory is manufactured, a defect caused by a process change is confirmed. If there is a defect, a defective block or defective cache line is extracted. An address of the defective block or defective cache line is stored and an algorithm is made out. Through the algorithm, a data replacement operation is performed for the rest block except the address.

    Abstract translation: 目的:提供高速缓冲存储器的操作系统,以便即使当高速缓冲存储器具有由过程变化引起的缺陷时,通过使用高速缓冲存储器来在传感器网络环境下延长传感器节点的耐久性。 构成:制造高速缓冲存储器时,确认由过程变化引起的缺陷。 如果存在缺陷,则提取缺陷块或缺陷高速缓存行。 存储缺陷块或缺陷高速缓存行的地址,并且进行算法。 通过该算法,除了地址之外,对其余块执行数据替换操作。

    캐쉬 메모리
    26.
    发明公开
    캐쉬 메모리 失效
    高速缓存存储器

    公开(公告)号:KR1020090093038A

    公开(公告)日:2009-09-02

    申请号:KR1020080018341

    申请日:2008-02-28

    Inventor: 정성우 공준호

    Abstract: A cache memory is provided to minimize the access failure of the cache memory by reducing access time delay of word line. A low decoder(10) decodes/outputs an inputted address signal. A word line voltage controller is connected to the output lines of the low decoder on one-to-one basis. In case the output signal outputted through the output line of the low decoder is the enable signal, a plurality of word line voltage control logics(50) of the word line voltage controller outputs the basis voltage signal corresponding to the voltage level of the enable signal. In other words, a plurality of word line voltage control logics outputs the enforcement voltage signal corresponding to the voltage level higher than the basis voltage signal. It is controlled by the basis voltage signal or the enforcement voltage signal, a word line driver(20) activates word lines.

    Abstract translation: 提供高速缓冲存储器以通过减少字线的访问时间延迟来最小化高速缓冲存储器的访问失败。 低解码器(10)解码/输出输入的地址信号。 字线电压控制器以一对一的方式连接到低解码器的输出线。 在通过低解码器的输出线输出的输出信号是使能信号的情况下,字线电压控制器的多个字线电压控制逻辑(50)输出与使能信号的电压电平对应的基准电压信号 。 换句话说,多个字线电压控制逻辑输出对应于高于基准电压信号的电压电平的强制电压信号。 它由基准电压信号或强制电压信号控制,字线驱动器(20)激活字线。

    모바일 기기의 발열 관리 방법

    公开(公告)号:KR101925720B1

    公开(公告)日:2018-12-05

    申请号:KR1020170096896

    申请日:2017-07-31

    Inventor: 정성우 김영근

    Abstract: 본 발명은 이종 멀티코어 환경에서 발열 상황을 효율적으로 제어할 수 있는 모바일 기기의 발열 관리 방법에 관한 것이다.
    본 발명의 일실시예에 의한 모바일 기기의 발열 관리 방법은 고성능 코어 및 저전력 코어가 구비된 모바일 기기의 발열 관리 방법에 있어서, 모든 고성능 코어의 온도를 측정하는 단계; 발열 임계값을 초과하는 고성능 코어의 개수에 따라 상태를 구분하는 단계; 및 상기 구분된 상태에 따라 다른 발열 관리 모드를 적용하는 단계를 포함할 수 있다.

    전자 기기의 발열 관리 방법 및 전자 기기
    28.
    发明公开
    전자 기기의 발열 관리 방법 및 전자 기기 无效
    电子设备和电子设备中的热管理方法

    公开(公告)号:KR1020160145999A

    公开(公告)日:2016-12-21

    申请号:KR1020150082465

    申请日:2015-06-11

    Abstract: 본발명은이종멀티코어환경에서발열상황을효율적으로제어할수 있는전자기기의발열관리방법및 전자기기에관한것이다. 본발명의일실시예에의한전자기기의발열관리방법은제1코어및 상기제1코어보다복잡도가낮은제2코어가구비된전자기기의발열관리방법에있어서, 상기제1코어의온도가발열임계값을초과하는경우, 어플리케이션이동을통한발열관리모드를시작하는단계; 상기제1코어에서수행중인모든어플리케이션이상기제2코어에서수행되도록상기수행중인모든어플리케이션을제2코어로이동시키는단계; 상기발열관리모드수행중 상기제1코어의온도를지속적으로모니터링하는단계; 상기모니터링된제1코어의온도를상기발열임계값과비교하는단계; 및상기비교결과에따라어플리케이션의이동을제어하는단계를포함할수 있다.

    컴퓨터 전력 관리 장치 및 방법
    29.
    发明授权
    컴퓨터 전력 관리 장치 및 방법 有权
    用于管理计算机电源的装置和方法

    公开(公告)号:KR101287294B1

    公开(公告)日:2013-07-17

    申请号:KR1020110010192

    申请日:2011-02-01

    Inventor: 정성우 김재민

    Abstract: 컴퓨터를 사용하는 사용자의 현재 상태에 따라 컴퓨터의 전원 공급 모드를 보다 세밀하게 조정할 수 있도록 한 컴퓨터 전력 관리 장치 및 방법을 제시한다. 제시된 컴퓨터 전력 관리 장치는 웹 카메라 및 음성 채집부로부터의 정보가 입력되지 않는 경우에는 어웨이 상태로 결정하여 제1 저전력 공급 모드를 행하고, 보안모드가 해제된 상태에서 웹 카메라 및 음성 채집부로부터의 정보중에서 음성 채집부로부터의 음성 정보가 입력되는 경우에는 인엑티브 상태로 결정하여 제2 저전력 공급 모드를 행하고, 보안모드가 설정된 상태에서 웹 카메라 및 음성 채집부로부터의 정보중에서 접근 권한을 가진 사용자의 음성 정보만 입력되는 경우에는 인엑티브 상태로 결정하여 제2 저전력 공급 모드를 행하고, 보안모드가 설정된 상태에서 웹 카메라 및 음성 채집부로부터의 정보중에서 음성 채집부로부터의 음성 정보가 입력되지만 접근 권한을 가진 사용자의 음성 정보는 입력되지 않는 경우에는 보안 잠금 상태로 결정하여 디스플레이를 잠그는 전력 공급 제어를 행하고, 상기 제1 저전력 공급 모드는 상기 제2 저전력 공급 모드 보다 낮은 전력을 공급하는 모드로 설정한다.

    임베디드 멀티 코어 프로세서의 태스크 스케쥴링 및 캐쉬 메모리 리사이징 장치 및 방법
    30.
    发明公开
    임베디드 멀티 코어 프로세서의 태스크 스케쥴링 및 캐쉬 메모리 리사이징 장치 및 방법 有权
    调度任务和调优嵌入式多核处理器的高速缓存存储器的装置和方法

    公开(公告)号:KR1020120090298A

    公开(公告)日:2012-08-17

    申请号:KR1020110010651

    申请日:2011-02-07

    Inventor: 정성우 공준호

    Abstract: PURPOSE: A task scheduling/cache memory resizing device of an embedded multi core processor and a method thereof are provided to reduce energy/power consumption by periodically decentralizing a task to cores. CONSTITUTION: A task number recognizing unit(32) recognizes the number of non-periodic tasks. A comparing unit(34) compares the number of the non-periodic tasks with a critical value. A core controlling unit(36) controls the number of cores(10-16) for periodic task. The comparing unit includes a timer for calculating the number of non-periodic tasks.

    Abstract translation: 目的:提供嵌入式多核处理器的任务调度/高速缓冲存储器调整大小的装置及其方法,以通过将任务周期性地分散到核心来降低能量/功耗。 构成:任务编号识别单元(32)识别非周期性任务的数量。 比较单元(34)将非周期性任务的数量与临界值进行比较。 核心控制单元(36)控制用于周期性任务的核心数(10-16)。 比较单元包括用于计算非周期性任务的数量的计时器。

Patent Agency Ranking