이동통신 시스템에서 다수의 방송 서비스 채널들을 동시수신하는 방송 방법 및 방송 장치
    21.
    发明公开
    이동통신 시스템에서 다수의 방송 서비스 채널들을 동시수신하는 방송 방법 및 방송 장치 无效
    广播服务系统中的同步多通道接收方法与设备

    公开(公告)号:KR1020080047219A

    公开(公告)日:2008-05-28

    申请号:KR1020060117271

    申请日:2006-11-24

    CPC classification number: H04N21/41407

    Abstract: A broadcasting method and apparatus for simultaneously receiving a plurality of broadcast service channels in a mobile communication system are provided to process received signals simultaneously by using a single ADC(Analog/Digital Converter). An LNA(Low Noise Amplifier)(401) amplifies mixed input RF signals simultaneously received via one or more antennas and outputs a reception RF signal. A PD(Power Detector) detects power of the amplified RF signal. BPFs(Band Pass Filters)(403,413,423) allow the RF signal to pass therethrough based on different center frequencies. VGAs(Variable Gain Amplifiers)(404,414,424) amplify output signals that have passed through the BPFs by applying different gain values to them. An ADC(406) converts an output signal of a reception circuit unit(400) into a digital signal. Mixers(407,417,427) compensate a synchronous error with respect to output data of the ADC. LPFs(Low Pass Filters)(408,418,428) measure reception strength of signals outputted via each mixer. A BER(Bit Error Rate) estimating unit(410) measures reception performance of signals outputted via each mixer. An AGC(Automatic Gain Controller)(420) controls the reception circuit unit by using the reception strength of each channel and the reception performance.

    Abstract translation: 提供了一种用于在移动通信系统中同时接收多个广播服务信道的广播方法和装置,以通过使用单个ADC(模拟/数字转换器)同时处理接收的信号。 LNA(低噪声放大器)(401)放大经由一个或多个天线同时接收的混合输入RF信号并输出​​接收RF信号。 PD(功率检测器)检测放大的RF信号的功率。 BPF(带通滤波器)(403,413,423)允许RF信号基于不同的中心频率通过。 VGA(可变增益放大器)(404,414,424)通过对它们应用不同的增益值来放大已经通过BPF的输出信号。 ADC(406)将接收电路单元(400)的输出信号转换为数字信号。 混频器(407,417,427)相对于ADC的输出数据补偿同步误差。 LPF(低通滤波器)(408,418,428)测量通过每个混频器输出的信号的接收强度。 BER(误码率)估计单元(410)测量经由每个混频器输出的信号的接收性能。 AGC(自动增益控制器)(420)通过使用每个通道的接收强度和接收性能来控制接收电路单元。

    시스템 인 패키지(SiP) 형태로 내장된 내부 롬에 고속프로그램 다운로드를 위한 칩 구현 방법 및 장치
    22.
    发明授权
    시스템 인 패키지(SiP) 형태로 내장된 내부 롬에 고속프로그램 다운로드를 위한 칩 구현 방법 및 장치 有权
    一种芯片实现方法和装置,用于将高速程序下载到嵌入在系统中的内部ROM中

    公开(公告)号:KR100790172B1

    公开(公告)日:2007-12-31

    申请号:KR1020050036709

    申请日:2005-05-02

    Inventor: 정지윤 권윤주

    Abstract: 이동통신 시스템의 내부 시스템의 칩 구현에서, 특히 외부로부터 시스템 인 패키지 형태의 롬에 고속 프로그램 다운로드를 위한 장치에 있어서, 상기 시스템 인 패키지와 외부장비의 연결을 위한 프라이머리 입출력부와, 상기 시스템 인 패키지의 디지털 칩에 내장되어 있는 중앙 처리 장치(CPU)와, 상기 외부장비로부터 다운로드 된 프로그램을 롬 인터페이스1을 통해 전달받아 저장하고, 상기 롬 인터페이스1과 롬 인터페이스2를 통해 상기 CPU와 접속하는 롬과, 상기 프라이머리 입출력부 중 프라이머리 입력부에 연결되어 상기 외부 장비로부터 프로그램을 다운받고, 롬 라이트 모드용 핀을 통해 사용자로부터 롬 라이트 모드를 지시받으면 상기 다운받은 프로그램을 상기 롬 인터페이스1을 통하여 상기 롬으로 전달하고, 상기 CPU의 출력을 상기 롬 인터페이스1을 통해 상기 롬 라이트 모드 지시가 없는 경우에만 상기 롬으로 전달하는 멀티플렉스를 포함하여 구성되어 패키지 내의 롬에 접근하여 다량의 프로그램 다운로드를 위하여 사용되는 다수개의 핀을 하나로 줄이고 멀티플렉싱 함으로서, 상기 핀의 개수를 줄여 패키지의 전체 사이즈를 줄이고 프로그램 다운로드 속도를 향상시킬 수 있는 효과가 있다.
    System in Package, Rom, Program down load

    디지털 방송 서비스를 제공하는 이동통신 시스템에서 하나의 채널을 통하여 다수의 방송 프로그램들을 동시에 제공하는 방법
    23.
    发明公开
    디지털 방송 서비스를 제공하는 이동통신 시스템에서 하나의 채널을 통하여 다수의 방송 프로그램들을 동시에 제공하는 방법 有权
    在提供数字广播服务的移动通信系统中通过单通道同时提供广播节目的方法和装置

    公开(公告)号:KR1020070079420A

    公开(公告)日:2007-08-07

    申请号:KR1020060010074

    申请日:2006-02-02

    CPC classification number: H04H20/30 H04H2201/11 H04N21/236

    Abstract: A method and an apparatus for simultaneously providing a plurality of broadcasting programs through one channel in a mobile communication system which provides a digital broadcasting service are provided to simultaneously display a plurality of the broadcasting programs on one screen and allow a user to conveniently confirm the broadcasting programs provided through all the channels by simultaneously providing a plurality of the broadcasting programs through one channel. A broadcasting encoding unit(105) encodes video streams of broadcasting programs at a data transmission rate which is lower than a predetermined data transmission rate. A transmitting unit(130) multiplexes the encoded video streams and transmits the multiplexed video stream through a broadcasting channel. The transmitting unit(130) transmits information about the number of the video streams transmitted through the broadcasting channel as system information.

    Abstract translation: 提供一种用于在提供数字广播服务的移动通信系统中通过一个信道同时提供多个广播节目的方法和装置,以在一个屏幕上同时显示多个广播节目,并允许用户方便地确认广播 通过所有频道提供的节目同时通过一个频道提供多个广播节目。 广播编码单元(105)以低于预定数据传输速率的数据传输速率对广播节目的视频流进行编码。 发送单元(130)对编码视频流进行复用,并通过广播信道发送多路复用视频流。 发送单元(130)发送关于通过广播频道发送的视频流的数量的信息作为系统信息。

    직교주파수 분할 다중화 수신기에서 초기 반송파 주파수오프셋의 추정 장치 및 방법
    24.
    发明公开
    직교주파수 분할 다중화 수신기에서 초기 반송파 주파수오프셋의 추정 장치 및 방법 无效
    用于估计OFDM接收机中的载波频率偏移的装置和方法

    公开(公告)号:KR1020070068821A

    公开(公告)日:2007-07-02

    申请号:KR1020050130849

    申请日:2005-12-27

    CPC classification number: H04L27/2675 H04L27/2659 H04L27/2686

    Abstract: A method and an apparatus for estimating a coarse carrier frequency offset in an OFDM(Orthogonal Frequency Division Multiplexing) receiver are provided to reduce a time delay in detecting a synchronous signal by accumulating auto-correlation values to previously proposed symbols or pilot signals for a predetermined number of times through the threshold testing. An FFT(Fast Fourier Transform) unit(502) receives one symbol and converts the received signal into an FFT signal. A correlation calculator calculates an autocorrelation value for the output from the FFT unit with respect to plural candidate offset values. An accumulator(512) accumulates the calculated autocorrelation value with respect to the candidate offsets. A maximum selector(518) selects first and second maximum values from the accumulated autocorrelation values. A threshold value monitoring unit(520) compares a ratio of the first maximum value to the second maximum value with a predetermined threshold value. When the ratio is smaller than the threshold value, the threshold value monitoring unit determines the candidate offset corresponding to the first maximum value as a coarse carrier frequency offset. When the ratio is not smaller than the threshold value, the threshold value monitoring unit allows the FFT unit to receive the next symbol signal.

    Abstract translation: 提供了一种用于估计OFDM(正交频分复用)接收机中的粗载波频率偏移的方法和装置,用于通过将预先提出的符号或导频信号的自相关值累积到预定的频率来减少检测同步信号的时间延迟 通过阈值测试的次数。 FFT(快速傅立叶变换)单元(502)接收一个符号并将接收到的信号转换成FFT信号。 相关计算器针对多个候选偏移值计算来自FFT单元的输出的自相关值。 累加器(512)相对于候选补偿积累计算出的自相关值。 最大选择器(518)从所累积的自相关值中选择第一和第二最大值。 阈值监视单元(520)将第一最大值与第二最大值的比率与预定阈值进行比较。 当比值小于阈值时,阈值监视单元将与第一最大值相对应的候选偏移量确定为粗略载波频率偏移。 当比率不小于阈值时,阈值监视单元允许FFT单元接收下一个符号信号。

    반도체 장치의 누설전류 방지회로 및 그 제어방법
    25.
    发明公开
    반도체 장치의 누설전류 방지회로 및 그 제어방법 失效
    用于防止半导体器件漏电流的电路及其控制方法

    公开(公告)号:KR1020030063619A

    公开(公告)日:2003-07-31

    申请号:KR1020020003841

    申请日:2002-01-23

    Abstract: PURPOSE: A circuit for preventing a leakage current of a semiconductor device is provided to block a leakage current, to reduce power consumption, and to achieve various applications by controlling input/output protection units of a semiconductor pad as pull-up and pull-down resistors. CONSTITUTION: The semiconductor pad connects an outer input/output signal to an input/output circuit. An input protection unit functions as a pull-up resistor according to a control signal. One side of the input protection unit is connected to the semiconductor pad and the other side of the input protection unit is connected to an inner power supply voltage terminal(Vcc). An output protection unit functions as a pull-down resistor according to a control signal. One side of the output protection unit is connected to the semiconductor pad and the other side of the output protection unit is connected to a ground voltage terminal. A control circuit(200) supplies control signals to the input protection unit and the output protection unit.

    Abstract translation: 目的:提供一种用于防止半导体器件的漏电流的电路,以阻断漏电流,降低功耗,并通过控制半导体焊盘的输入/输出保护单元作为上拉和下拉来实现各种应用 电阻器。 构成:半导体焊盘将外部输入/输出信号连接到输入/输出电路。 输入保护单元根据控制信号用作上拉电阻。 输入保护单元的一侧连接到半导体焊盘,并且输入保护单元的另一侧连接到内部电源电压端子(Vcc)。 输出保护单元根据控制信号用作下拉电阻。 输出保护单元的一侧连接到半导体焊盘,输出保护单元的另一侧连接到地电压端子。 控制电路(200)向输入保护单元和输出保护单元提供控制信号。

    중앙처리장치와 주변 장치들간의 인터페이스를 위한 장치
    26.
    发明公开
    중앙처리장치와 주변 장치들간의 인터페이스를 위한 장치 失效
    用于接口CPU和外围设备的设备

    公开(公告)号:KR1020030027630A

    公开(公告)日:2003-04-07

    申请号:KR1020010060999

    申请日:2001-09-29

    CPC classification number: Y02D10/14

    Abstract: PURPOSE: A device for interfacing a CPU and peripheral devices is provided to reduce an electric power consumption when the CPU and the peripheral devices, which are operated in a lower frequency band than a clock of the CPU, are interfaced in a computer system. CONSTITUTION: The first peripheral devices are connected to a CPU through the first bus which is operated in accordance with a clock of the CPU. The second peripheral devices are connected to the CPU through the second bus operated in a lower frequency band than a clock of the CPU. An interface device including an access timing adjusting unit(460) creates an access control signal for controlling a data access time between the CPU and the second peripheral devices differently according to devices, and supplies the access control signal to a corresponding device out of the second peripheral devices. The access control signal controls a data write/read time between the CPU and the second peripheral devices differently according to devices.

    Abstract translation: 目的:提供一种用于连接CPU和外围设备的设备,以便在CPU和与CPU的时钟频率相比较低的频带中操作的外围设备在计算机系统中进行接口时,可降低电力消耗。 构成:第一个外围设备通过根据CPU的时钟运行的第一个总线连接到CPU。 第二外围设备通过在比CPU的时钟更低的频带工作的第二总线连接到CPU。 包括访问定时调整单元(460)的接口设备根据设备创建用于控制CPU和第二外围设备之间的数据访问时间的访问控制信号,并将访问控制信号提供给第二个 外围设备。 访问控制信号根据设备不同地控制CPU和第二外围设备之间的数据写/读时间。

    중재를 이용한 다채널 직접 메모리 접근 장치
    27.
    发明公开
    중재를 이용한 다채널 직접 메모리 접근 장치 无效
    使用介质的多通道DMA设备

    公开(公告)号:KR1020020074717A

    公开(公告)日:2002-10-04

    申请号:KR1020010014671

    申请日:2001-03-21

    Inventor: 권윤주

    Abstract: PURPOSE: A multichannel DMA(direct memory access) device using a mediation is provided to decrease a size of a hardware using one DMA state machine and an arbiter capable of mediating a DMA request. CONSTITUTION: A request arbiter block(400) receives the requested signals being supplied from the external devices and outputs the inputted requested signals successively as an internal requested signal(internal_rqstb) according to each priority of the external devices. A state machine(100) responds to register values stored in a control logic(200) and the internal requested signal(internal_rqstb) from the request arbiter block(400) and generates control signals for controlling a creation of a source address, an object address, and a control signal. A BUS IF block(300) responds to control signals being supplied from the state machine(100) and generates a source address, an object address, and a control signal.

    Abstract translation: 目的:提供使用中介的多通道DMA(直接存储器访问)设备,以使用一个DMA状态机和能够调解DMA请求的仲裁器来减小硬件的大小。 构成:请求仲裁器块(400)接收从外部设备提供的所请求的信号,并根据外部设备的每个优先级将输入的请求信号连续输出作为内部请求信号(internal_rqstb)。 状态机(100)响应存储在控制逻辑(200)中的寄存器值和来自请求仲裁器块(400)的内部请求信号(internal_rqstb),并产生用于控制源地址的创建的控制信号,对象地址 ,以及控制信号。 BUS IF块(300)响应从状态机(100)提供的控制信号,并产生源地址,对象地址和控制信号。

    비터비 디코더를 이용한 데이터 송수신 장치 및 데이터 송수신 방법
    28.
    发明授权
    비터비 디코더를 이용한 데이터 송수신 장치 및 데이터 송수신 방법 失效
    使用VITERBI解码器的数据收发的装置和方法

    公开(公告)号:KR100224567B1

    公开(公告)日:1999-10-15

    申请号:KR1019970004576

    申请日:1997-02-15

    Inventor: 권윤주

    Abstract: 본 발명은 비터비 디코더를 이용한 데이터 송수신 장치 및 데이터 송수신 방법에 관한 것으로, 송신부는 제1 프레임의 엔코딩된 보코더데이터와 후속하는 제2 프레임의 음성 에너지 레벨에 따른 데이터 비율 정보인 프리엠블데이터를 포함하여 전송하고, 수신부는 수신 채널을 통해 입력된 상기 제1 프레임의 엔코딩된 보코더데이터와 프리엠블데이터를 제공받고, 후속하는 제2 프레임의 엔코딩된 보코더 데이터를 상기 프리엠블데이터의 데이터 비율에 따라 디코딩을 수행한다.

    다중비율 전송 시스템
    29.
    发明公开
    다중비율 전송 시스템 失效
    多速率传输系统

    公开(公告)号:KR1019980058690A

    公开(公告)日:1998-10-07

    申请号:KR1019960078024

    申请日:1996-12-30

    Inventor: 권윤주 이재학

    Abstract: 본 발명은 채널코드(channel code)와 반복부분을 효율적인 하나의 채널코드로 대체하여 수신단측에서 에러성능(error performance)이 향상되도록 하는 다중비율 전송 시스템(multi rate transmission system)에 관한 것으로, 전송을 위해 입력되는 데이터의 비율에 따라 엔코딩시 해당 코드 비율을 변경하여 출력하는 콘볼루션엔코더블록(40)과; 상기 콘볼루션엔코더블록(40)의 출력을 입력하여 인터리빙 기능을 수행하여 출력하는 인터리빙블록(50)을 포함한다.

    비터비 디코더
    30.
    发明公开

    公开(公告)号:KR1019980044379A

    公开(公告)日:1998-09-05

    申请号:KR1019960062472

    申请日:1996-12-06

    Inventor: 권윤주

    Abstract: 본 발명은 수신 신호를 비선형 양자화 함에 있어, 그 양자화 기준 레벨을 수신 신호의 에너지 레벨에 따라 가변적으로 할 수 있는 비터비 디코더(viterbi decoder)에 관한 것으로 입력 채널로부터 수신 신호를 입력받는 입력 버퍼 블록(10)으로부터 입력 심벌을 제공받아 저장하는 수신 심벌 저장부(21)와; 상기 입력 심벌을 제공받아 그 특성에 따라 적응가능한 레벨 양자화와, 그 양자화된 등간격에 할당하는 값을 수신 신호의 특성에 따라 가변적으로 지정하는 전처리부(27)와; 상기 수신 심벌 저장부(21)로부터 입력되는 신호를 상기 전처리부(27)의 지정에 따라 해당되는 변환을 수행하는 수신 신호 변환부(22)와; 소정의 코드 워드를 발생하는 코드 워드 발생부(23)와; 상기 코드 워드 발생부(23) 및 상기 수신 신호 변환부(22)의 각각의 출력(Cg0, Cr0, Cg1, Cr1)을 제공받아 소정의 연산을 수행하는 제1 및 제2 연산부(24, 25)와; 상기 제1 및 제2 연산부(24, 25)의 출력을 입력받아 가산하여 출력하는 가산부(26)를 포함하고, 상기 전처리부(27)는 수신된 현재의 프레임의 신호의 세기 분포를 파악하고 그 결과를 그 프레임에 적용하여 프레임 단위별로 양자화 레벨을 변화한다.

Patent Agency Ranking