주파수-전류 변환기를 사용한 위상 동기 루프 회로
    21.
    发明公开
    주파수-전류 변환기를 사용한 위상 동기 루프 회로 失效
    采用频率 - 电流转换器的锁相环电路

    公开(公告)号:KR1019980015455A

    公开(公告)日:1998-05-25

    申请号:KR1019960034758

    申请日:1996-08-21

    Inventor: 조율호 박재진

    Abstract: 위상과 주파수를 단시간에 동기시킬 수 있는 주파수-전류 변환기를 사용한 위상 동기 루프 회로를 개시한다.
    위상을 비교/검출하는 주파수-위상 검출기와 입력되는 주파수를 전류로 변환하여 전하 펌프에 공급하는 주파수-전류 변환기와 제어 전압을 조정할 수 있는 전하 펌프와 전압 제어 발진기에 안정된 전압을 공급하는 루프 필터와 상기 루프 필터로부터 안정된 전압을 제공받아 제어 전압에 상응하여 발진 주파수가 변화하는 전압 제어 발진기로 구성된다.
    본 발명에 따른 주파수-전류 변환기를 사용한 위상 동기 루프 회로는 주파수-전류 변환기(302)를 사용하여 전하 펌프를 강제 동작시킴으로써 회로가 초기 상태에 있을 때 동기 시간(주파수 도입 시간:Pull in time)을 줄일수가 있고 주파수-전류 변환기와 주파수-전압 변환기를 병용함으로써 전소자의 개별 특성을 향상시켜 고속의 동작 효과를 제공한다.

    적분형 아날로그- 디지탈 변환기
    22.
    发明公开
    적분형 아날로그- 디지탈 변환기 无效
    集成的模数转换器

    公开(公告)号:KR1019970019108A

    公开(公告)日:1997-04-30

    申请号:KR1019950031473

    申请日:1995-09-23

    Inventor: 박재진

    Abstract: 멀티 채널 시스템의 적분형 아날로그-디지탈 변환기를 공개한다. 그 변환기는 각 채널로부터 입력되는 신호를 단속하기 위한 다수의 제1스위치들과, 상기 제1스위치들의 공통점과 연결되는 제1콘덴서와, 상기 제1콘덴서의 양측에 대한 기준전압의 공급을 각각 단속하기 위한 제2 및 제3스위치들과, 상기 제1콘덴서의 출력 신호를 적분하기 위한 제1적분기와, 상기 제1적분기의 출력측에 연결되는 제1저장 셀과, 상기 제1저장셀과 연결되는 제2적분기, 및 상기 제1콘덴서와 상기 제2적분기 사이에 연결되는 다수의 제2저정셀들을 구비한 것을 특징으로 한다. 본 발명에 의하면, △-∑ ADC의 아날로그 처리부에 시분할 멀티플렉싱 방법을 통해 각 채널의 피드백 데이터를 스위치드 캐패시터를 이용하여 저장 가능하도록 하며, 칩 면적을 갑소시킬 수 있다는 잇점이 있다.

    바디 바이어스 전압 생성기 및 이를 포함하는 시스템-온-칩

    公开(公告)号:KR102211167B1

    公开(公告)日:2021-02-02

    申请号:KR1020140106127

    申请日:2014-08-14

    Abstract: 시스템-온-칩에포함되는바디바이어스전압생성기는전압분배기및 필터를포함한다. 전압분배기는전원전압및 접지전압사이에연결되고, 저항회로및 제1 주파수를갖는제1 및제2 클럭신호에기초하여동작하는스위치드커패시터(switched capacitor) 회로를포함하고, 저항회로및 스위치드커패시터회로가서로연결되는제1 노드를통해제1 전압을출력한다. 필터는제1 전압에대해필터링을수행하여바디바이어스(body bias) 전압을생성한다.

    위상 동기 루프 회로 및 이를 포함한 시스템
    27.
    发明授权
    위상 동기 루프 회로 및 이를 포함한 시스템 有权
    相位锁相环电路及其相关系统

    公开(公告)号:KR101623125B1

    公开(公告)日:2016-05-31

    申请号:KR1020100024403

    申请日:2010-03-18

    CPC classification number: H03L7/093

    Abstract: 본발명은위상동기루프회로및 이를포함한시스템을공개한다. 이장치는발진클럭과기준클럭의위상차에따라전하를펌핑하는전압조절부와, 상기전압조절부의전하펌핑에의해레벨이변화되는주파수제어전압을생성하는루프필터와, 상기주파수제어전압에대응하는주파수를갖는상기발진클럭을출력하는전압제어발진기와, 상기루프필터에서누설전류가발생하면상기누설전류에대응하는보상전류를생성하고상기보상전류에의해상기누설전류를상쇄시키는전류제어회로로구성되어있다.

    위상-디지털 컨버터를 이용한 디지털 위상 동기 루프 회로, 그 동작 방법 및 이를 포함하는 장치
    28.
    发明公开
    위상-디지털 컨버터를 이용한 디지털 위상 동기 루프 회로, 그 동작 방법 및 이를 포함하는 장치 审中-实审
    使用相位数转换器的数字相位锁定环路,其方法和具有该数字转换器的设备

    公开(公告)号:KR1020140113216A

    公开(公告)日:2014-09-24

    申请号:KR1020130028321

    申请日:2013-03-15

    Abstract: Disclosed are a digital phase-locked loop (DPLL) circuit using a phase-to-digital converter, a method for operating the same, and an apparatus comprising the same. The DPLL comprises a digital control oscillator changing a frequency and a phase of an output oscillation signal in response to a digital control code; a main frequency divider dividing a frequency of the output oscillation signal to generate a first feedback signal; and a phase-to-digital converter dividing the phase of the output oscillation signal and generating a quantization code acquired by converting the phase difference between a reference signal and the first feedback signal into a digital value by using the divided phase signal, wherein the digital control code is generated based on the quantized code.

    Abstract translation: 公开了使用相对数字转换器的数字锁相环(DPLL)电路,其操作方法以及包括该数字锁相环的装置。 DPLL包括响应于数字控制码改变输出振荡信号的频率和相位的数字控制振荡器; 主分频器,分频输出振荡信号的频率,产生第一反馈信号; 以及相位数字转换器,其分频输出振荡信号的相位,并通过使用分频相位信号产生通过将参考信号和第一反馈信号之间的相位差转换为数字值而获得的量化代码,其中数字 基于量化代码产生控制代码。

    전류 발생기, 이의 동작 방법 및 이를 포함하는 전자 시스템
    29.
    发明公开
    전류 발생기, 이의 동작 방법 및 이를 포함하는 전자 시스템 审中-实审
    电流发生器,其工作方法及包括其的电子系统

    公开(公告)号:KR1020140113006A

    公开(公告)日:2014-09-24

    申请号:KR1020130027808

    申请日:2013-03-15

    CPC classification number: G05F3/242 G05F3/26

    Abstract: A current generator according to an embodiment of the present invention includes a first current generation circuit which generates a first current including a first current noise according to the change of a supply voltage, a second current generation circuit which generates a second current including a second current noise according to the change of the supply voltage, and a current reduction circuit which generates a third current which excludes the first current noise and the second current noise by reducing the second current from the first current. An electronic system according to the embodiment of the present invention, a stable operation can be performed by generating a current regardless of the change of a supply voltage.

    Abstract translation: 根据本发明的实施例的电流发生器包括:第一电流产生电路,其根据电源电压的变化产生包括第一电流噪声的第一电流;第二电流产生电路,其生成包括第二电流的第二电流 根据电源电压的变化产生噪声,以及电流降低电路,其通过从第一电流减少第二电流产生排除第一电流噪声和第二电流噪声的第三电流。 根据本发明实施例的电子系统,无论电源电压的变化如何,都可以通过产生电流来执行稳定的操作。

    다중 위상 생성기
    30.
    发明公开
    다중 위상 생성기 审中-实审
    多相发电机

    公开(公告)号:KR1020140112992A

    公开(公告)日:2014-09-24

    申请号:KR1020130027767

    申请日:2013-03-15

    CPC classification number: H03K5/15 H03K5/1504 H03K5/1508

    Abstract: A multi-phase generator according to an embodiment of the present invention includes an oscillator part including multiple first buffer parts which comprise a closed loop, and a delay part which includes multiple second buffer parts which are connected to multiple nodes between the first buffer parts, respectively. The phase of the output signal of the second buffer part connected to one among the nodes is further delayed compared to the phase of the output signal of the first buffer part receiving the signal of the node. A multi-phase generator according to the embodiment of the present invention can generate a signal having a desired phase by controlling a current supplied to a buffer.

    Abstract translation: 根据本发明的实施例的多相发生器包括:振荡器部分,包括多个第一缓冲器部分,其包括闭环;以及延迟部分,其包括连接到第一缓冲部分之间的多个节点的多个第二缓冲部分, 分别。 与接收节点的信号的第一缓冲器部分的输出信号的相位相比,连接到节点之一的第二缓冲器部分的输出信号的相位进一步延迟。 根据本发明的实施例的多相发生器可以通过控制提供给缓冲器的电流来产生具有期望相位的信号。

Patent Agency Ranking