Abstract:
위상과 주파수를 단시간에 동기시킬 수 있는 주파수-전류 변환기를 사용한 위상 동기 루프 회로를 개시한다. 위상을 비교/검출하는 주파수-위상 검출기와 입력되는 주파수를 전류로 변환하여 전하 펌프에 공급하는 주파수-전류 변환기와 제어 전압을 조정할 수 있는 전하 펌프와 전압 제어 발진기에 안정된 전압을 공급하는 루프 필터와 상기 루프 필터로부터 안정된 전압을 제공받아 제어 전압에 상응하여 발진 주파수가 변화하는 전압 제어 발진기로 구성된다. 본 발명에 따른 주파수-전류 변환기를 사용한 위상 동기 루프 회로는 주파수-전류 변환기(302)를 사용하여 전하 펌프를 강제 동작시킴으로써 회로가 초기 상태에 있을 때 동기 시간(주파수 도입 시간:Pull in time)을 줄일수가 있고 주파수-전류 변환기와 주파수-전압 변환기를 병용함으로써 전소자의 개별 특성을 향상시켜 고속의 동작 효과를 제공한다.
Abstract:
멀티 채널 시스템의 적분형 아날로그-디지탈 변환기를 공개한다. 그 변환기는 각 채널로부터 입력되는 신호를 단속하기 위한 다수의 제1스위치들과, 상기 제1스위치들의 공통점과 연결되는 제1콘덴서와, 상기 제1콘덴서의 양측에 대한 기준전압의 공급을 각각 단속하기 위한 제2 및 제3스위치들과, 상기 제1콘덴서의 출력 신호를 적분하기 위한 제1적분기와, 상기 제1적분기의 출력측에 연결되는 제1저장 셀과, 상기 제1저장셀과 연결되는 제2적분기, 및 상기 제1콘덴서와 상기 제2적분기 사이에 연결되는 다수의 제2저정셀들을 구비한 것을 특징으로 한다. 본 발명에 의하면, △-∑ ADC의 아날로그 처리부에 시분할 멀티플렉싱 방법을 통해 각 채널의 피드백 데이터를 스위치드 캐패시터를 이용하여 저장 가능하도록 하며, 칩 면적을 갑소시킬 수 있다는 잇점이 있다.
Abstract:
Disclosed are a digital phase-locked loop (DPLL) circuit using a phase-to-digital converter, a method for operating the same, and an apparatus comprising the same. The DPLL comprises a digital control oscillator changing a frequency and a phase of an output oscillation signal in response to a digital control code; a main frequency divider dividing a frequency of the output oscillation signal to generate a first feedback signal; and a phase-to-digital converter dividing the phase of the output oscillation signal and generating a quantization code acquired by converting the phase difference between a reference signal and the first feedback signal into a digital value by using the divided phase signal, wherein the digital control code is generated based on the quantized code.
Abstract:
A current generator according to an embodiment of the present invention includes a first current generation circuit which generates a first current including a first current noise according to the change of a supply voltage, a second current generation circuit which generates a second current including a second current noise according to the change of the supply voltage, and a current reduction circuit which generates a third current which excludes the first current noise and the second current noise by reducing the second current from the first current. An electronic system according to the embodiment of the present invention, a stable operation can be performed by generating a current regardless of the change of a supply voltage.
Abstract:
A multi-phase generator according to an embodiment of the present invention includes an oscillator part including multiple first buffer parts which comprise a closed loop, and a delay part which includes multiple second buffer parts which are connected to multiple nodes between the first buffer parts, respectively. The phase of the output signal of the second buffer part connected to one among the nodes is further delayed compared to the phase of the output signal of the first buffer part receiving the signal of the node. A multi-phase generator according to the embodiment of the present invention can generate a signal having a desired phase by controlling a current supplied to a buffer.