Abstract:
본 발명은 디지털 제어 발진기, 그를 이용한 디지털 위상 고정 루프 및 디지털 제어 발진기 제어 방법에 관한 것으로, 그 디지털 제어 발진기는 공진 신호를 생성하는 공진 회로부; 및 디지털 제어 코드에 기초하여 공진 회로부에 흐르는 전류를 변화시키는 전류원을 포함하고, 공진 회로부에 흐르는 전류가 전류원에 의해 변화됨에 따라 공진 회로부에서 생성되는 공진 신호의 발진 주파수가 가변된다.
Abstract:
PURPOSE: An apparatus of increasing a common mode rejection ratio and a method thereof are provided to improve a common mode rejection ratio by using three instrumentation amplifiers. CONSTITUTION: A measurement amplification device comprises a first instrument amplifier(110), a second instrument amplifier(120), and a third instrument amplifier(130). The first instrument amplifier has a positive input terminal(112) and a negative input terminal(114). A signal is inputted to the first instrument amplifier through the positive input terminal and the negative input terminal. The first instrument amplifier generates an output signal by performing a measurement amplifying function for the inputted signal. The second instrument amplifier has a positive input terminal(122) and a negative input terminal(124). The third instrument amplifier has a positive input terminal(132) and a negative input terminal(134).
Abstract:
2차 노이즈 쉐이핑(noise shaping)이 가능한 시간-디지털 변환기는 제 1 디지털 입력 신호 및 제 2 디지털 입력 신호에 응답하여 상기 제 1 디지털 입력 신호 및 상기 제 2 디지털 입력 신호 사이의 시간 간격을 디지털화한 제 1 디지털 출력 신호 및 상기 디지털화에 의한 양자화 에러(quantization error)에 해당하는 시간 간격을 증폭하여 상승 에지들 사이에 상기 증폭된 시간 간격을 가지는 제 1 시간 간격 출력 신호 및 제 2 시간 간격 출력 신호를 생성하는 제 1 시간-디지털 변환부, 상기 제 1 시간 간격 출력 신호 및 상기 제 2 시간 간격 출력 신호에 응답하여 상기 제 1 시간 간격 출력 신호 및 상기 제 2 시간 간격 출력 신호 사이의 시간 간격을 디지털화한 제 2 디지털 출력 신호를 생성하는 제 2 시간-디지털 변환부 및 상기 제 2 디지털 출력 신호 및 상기 제 1 디지털 출력 신호에 응답하여 2차 노이즈 쉐이핑된 변환신호를 생성하는 신호변환부를 포함한다.
Abstract:
An all-digital phase locked loop and a method for generating an oscillation signal using the same are provided to reduce a quantization noise by reducing a spur generated by limited resolution. A digital control oscillator(210) generates an oscillation signal(OUT) according to a digital control signal(X). A retimer(270) synchronizes a reference clock(REF) to the oscillation signal. A feedback path(220) accumulates the number of clocks of the oscillation signal. Phase information of the oscillation signal is generated according to a retimed reference clock. A sigma-delta modulating part(230) modulates a frequency command signal(N). A reference phase accumulating part(241) outputs reference phase information by accumulating a modulation signal(SO). A phase detecting part(242) outputs phase difference information according to difference between the reference phase information and the phase information of the oscillation signal. A digital loop filter(250) filters the phase difference information.
Abstract:
An A/D converter and an A/D converting method are provided to improve resolution by interpolating a phase of an output signal of a VCO(Voltage Controlled Oscillator). An A/D converter(100) includes a VCO(120), a phase interpolator(130) and a phase detector(140). The VCO includes a plurality of delay cells connected in a ring shape. The VOC outputs first oscillation signals in response to the input signal. The phase interpolator interpolates adjacent signals with unit phase difference among the first oscillation signals and generates the interpolation signals. The phase interpolator outputs the first oscillation signals and the interpolation signals as second oscillation signals. The phase detector determines the digital value corresponding to the input signal based on the phase variation of the second oscillation signals.