생체 임피던스 신호 측정 장치 및 방법
    21.
    发明公开
    생체 임피던스 신호 측정 장치 및 방법 无效
    测量生物阻抗信号的装置和方法

    公开(公告)号:KR1020150113501A

    公开(公告)日:2015-10-08

    申请号:KR1020140037506

    申请日:2014-03-31

    Inventor: 조성환 이우재

    Abstract: 대상체의소정부위에부착되는제 1 전극, 제 2 전극, 제 3 전극및 제4 전극을포함하는전극부; 제 1 전극과제 4 전극을통해대상체로측정전류를전달하는전류원; 제 2 전극과제 3 전극을통해획득되는전위차를증폭하여대상체의생체임피던스신호를출력하는생체임피던스신호증폭부; 생체임피던스신호증폭부에의해출력되는생체임피던스신호의크기와기 설정된제 1 크기를비교하는비교부; 및비교부에의한비교결과에기초하여측정전류의크기를조절하는제어부를포함하는것을특징으로하는본 발명의일 실시예에따른생체임피던스신호측정장치가개시된다.

    Abstract translation: 根据本发明的实施例,公开了一种用于测量生物阻抗信号的装置,其包括:电极单元,其附接到物体的某一部分,并且包括第一电极,第二电极,第三电极 ,和第四电极; 用于使用所述第一电极将测量电流传送到所述物体的电流源和所述第四电极; 生物阻抗信号放大单元,用于通过放大使用第二电极获得的电位差和第三电极来输出对象的生物阻抗信号; 比较单元,用于将预定的第一电平与生物阻抗信号放大单元输出的生物阻抗信号的电平进行比较; 以及控制单元,用于基于比较单元的比较结果来控制要测量的电流的电平。

    인체 통신을 이용한 맥파 속도 측정 장치 및 방법
    22.
    发明公开
    인체 통신을 이용한 맥파 속도 측정 장치 및 방법 有权
    使用身体通信测量脉搏波速度的装置和方法

    公开(公告)号:KR1020150112226A

    公开(公告)日:2015-10-07

    申请号:KR1020140035890

    申请日:2014-03-27

    Inventor: 조성환 이우재

    CPC classification number: A61B5/0245 A61B5/0402 A61B5/053

    Abstract: 대상체의제 1 부분에부착되는적어도하나의심전도전극을통해대상체의심전도신호를획득하는심전도모듈; 대상체의제 2 부분에부착되는적어도하나의생체임피던스전극을통해대상체의생체임피던스신호를획득하고, 심전도모듈로부터대상체의인체통신을통해전송되는심전도신호를수신하는생체임피던스모듈; 및심전도신호와생체임피던스신호를이용하여대상체의맥파속도를측정하는신호처리부를포함하고, 생체임피던스모듈은, 심전도신호와생체임피던스신호를소정의샘플링주파수로샘플링하여심전도신호와생체임피던스신호를디지털신호로변환하고, 디지털신호로변환된심전도신호와생체임피던스신호를신호처리부로전달하는변환부를포함하는것을특징으로하는본 발명의일 실시예에따른맥파속도측정장치가개시된다.

    Abstract translation: 公开了根据本发明的实施例的用于测量脉搏波速度的装置和方法,其可以包括:心电图模块,其通过附接到对象的第一部分的至少一个心电图电极获得对象的心电图信号; 生物阻抗模块,其通过附接到物体的第二部分的至少一个生物阻抗电极获得物体的生物阻抗信号,并接收通过来自心电图模块的物体的身体通信而传送的心电图信号; 以及信号处理单元,其通过使用心电图信号和生物阻抗信号来测量物体的脉搏波速度。 生物阻抗模块包括转换单元,其通过以固定的采样频率采样心电图信号和生物阻抗信号将心电图信号和生物阻抗信号转换为数字信号,并将转换的心电图信号和生物阻抗 信号到信号处理单元。

    시간 디지털 변환기 및 그의 제어 방법
    23.
    发明公开
    시간 디지털 변환기 및 그의 제어 방법 有权
    时数转换器及其数字转换器的控制方法

    公开(公告)号:KR1020150109650A

    公开(公告)日:2015-10-02

    申请号:KR1020140032660

    申请日:2014-03-20

    Inventor: 조성환 김효준

    CPC classification number: H03M1/50

    Abstract: 본발명은시간디지털변환기및 그의제어방법에관한것으로, 그시간디지털변환기는직렬연결된복수의제1 지연소자들을이용하여, 입력되는제1 신호에대해서로다른지연시간을가지는복수의제1 지연신호들을출력하는제1 지연회로; 제1 지연신호들중 적어도하나를제1 지연회로에대한입력신호로제공하는입력선택부; 직렬연결된복수의제2 지연소자들을이용하여, 입력되는제2 신호에대해서로다른지연시간을가지는복수의제2 지연신호들을출력하는제2 지연회로; 및제1, 2 지연회로들로부터각각입력되는상기제1, 2 지연신호들을이용하여, 제1, 2 신호간시간차에해당하는디지털신호를출력하는인코더를포함한다.

    Abstract translation: 本发明涉及时数转换器及其控制方法。 时间数字转换器包括:第一延迟电路,其输出相对于通过使用串联连接的多个第一延迟装置输入的第一信号而具有不同延迟时间的多个第一延迟信号;输入选择单元,其提供 所述第一延迟信号中的至少一个作为所述第一延迟电路的输入信号,第二延迟电路,对于通过使用多个第二延迟装置输入的第二信号输出具有不同延迟时间的多个第二延迟信号,所述第二延迟信号 并且分别使用从第一和第二延迟电路输出的第一和第二延迟信号输出与第一信号和第二信号之间的时间差对应的数字信号的编码器。

    디지털 제어 발진기, 그를 이용한 디지털 위상 고정 루프 및 디지털 제어 발진기 제어 방법
    24.
    发明公开
    디지털 제어 발진기, 그를 이용한 디지털 위상 고정 루프 및 디지털 제어 발진기 제어 방법 有权
    数字控制振荡器,数字相位锁定环,以及用于控制数字控制振荡器的方法

    公开(公告)号:KR1020150103565A

    公开(公告)日:2015-09-11

    申请号:KR1020140025156

    申请日:2014-03-03

    Inventor: 조성환 김현익

    Abstract: 본 발명은 디지털 제어 발진기, 그를 이용한 디지털 위상 고정 루프 및 디지털 제어 발진기 제어 방법에 관한 것으로, 그 디지털 제어 발진기는 공진 신호를 생성하는 공진 회로부; 및 디지털 제어 코드에 기초하여 공진 회로부에 흐르는 전류를 변화시키는 전류원을 포함하고, 공진 회로부에 흐르는 전류가 전류원에 의해 변화됨에 따라 공진 회로부에서 생성되는 공진 신호의 발진 주파수가 가변된다.

    Abstract translation: 本发明涉及数字控制振荡器,数字锁相环以及用于控制其数字控制振荡器的方法。 数字控制振荡器包括产生谐振信号的谐振电路部分; 以及电流源,其基于数字控制代码改变沿着谐振电路部分流动的电流。 随着沿着谐振电路部分流动的电流被电流源改变,谐振电路部分中产生的谐振信号的振荡频率发生变化。

    연속적인 펄스를 이용한 시간 증폭 방법 및 이를 이용한 시간 증폭기
    25.
    发明授权
    연속적인 펄스를 이용한 시간 증폭 방법 및 이를 이용한 시간 증폭기 有权
    使用连续脉冲和脉冲串时间放大器放大时间信号的方法

    公开(公告)号:KR101537378B1

    公开(公告)日:2015-07-16

    申请号:KR1020130045701

    申请日:2013-04-24

    Inventor: 조성환 김광석

    Abstract: 제안된시간증폭기는지연부및 합산부를포함한다. 지연부는외부의시간입력펄스(Pulse)를수신하고, 수신된외부펄스를지연시켜적어도하나의지연펄스를출력한다. 합산부는적어도하나의지연펄스와외부의시간입력펄스를수신하고합산하여펄스트레인(Pulse train)을출력한다. 이경우, 지연부에수신되는외부의시간입력펄스는시간축기반의신호처리기술을이용하여외부신호를시간축상에펄스폭으로변환된펄스(Pulse)를의미하고, 이와같이변환된신호를시간지연시켜합산한후 펄스트레인을구성하는시간증폭기를구현하면증폭기의증폭률정확도를높이고, 증폭률을가변할수 있으며입력범위의제한을받지않을수 있다.

    후처리 공정 없이 표준 CMOS 공정만으로 제조 가능한 습도센서
    26.
    发明授权
    후처리 공정 없이 표준 CMOS 공정만으로 제조 가능한 습도센서 有权
    标准CMOS工艺中的湿度传感器,不需要后处理

    公开(公告)号:KR101512695B1

    公开(公告)日:2015-04-17

    申请号:KR1020130123961

    申请日:2013-10-17

    Inventor: 조성환 김규식

    Abstract: 본발명은후처리공정없이표준 CMOS 공정만으로제조가능하고회로의기생성분에영향이적어회로의복잡도를떨어뜨리고출력이선형적으로나타나는습도센서를제공하기위한것으로서, 표준 CMOS 집적회로의탑 메탈(top metal)을전극으로사용하여실리콘디옥사이드(silicon dioxide)의표면에전하이동이습도에따라변하는것을감지하는습도감지부와, 상기습도감지부에서감지되는실리콘디옥사이드(silicon dioxide)의표면에흐르는전류를선형적인함수형태로변환하는로그컨버터(log converter)를포함하여구성되는데있다.

    Abstract translation: 本发明的目的是提供一种湿度传感器,其只能通过标准的CMOS工艺制造而不需要后处理,并且由于对电路的寄生元件的影响很小而降低了电路的复杂性,并且其中线性输出 被展示。 湿度传感器包括:湿度检测单元,其使用标准CMOS集成电路的顶部金属作为电极检测根据二氧化硅表面上的湿度而变化的电荷迁移率; 以及将在湿度检测单元中检测到的二氧化硅表面上流动的电力转换成线性函数形式的对数转换器。

    계측 증폭기를 사용한 공통 모드 제거비 향상 장치 및 방법
    27.
    发明公开
    계측 증폭기를 사용한 공통 모드 제거비 향상 장치 및 방법 无效
    使用仪器放大器改善共模抑制比的装置和方法

    公开(公告)号:KR1020120089410A

    公开(公告)日:2012-08-10

    申请号:KR1020110035019

    申请日:2011-04-15

    CPC classification number: H03F3/45475 H03F2200/261 H03F2203/45138

    Abstract: PURPOSE: An apparatus of increasing a common mode rejection ratio and a method thereof are provided to improve a common mode rejection ratio by using three instrumentation amplifiers. CONSTITUTION: A measurement amplification device comprises a first instrument amplifier(110), a second instrument amplifier(120), and a third instrument amplifier(130). The first instrument amplifier has a positive input terminal(112) and a negative input terminal(114). A signal is inputted to the first instrument amplifier through the positive input terminal and the negative input terminal. The first instrument amplifier generates an output signal by performing a measurement amplifying function for the inputted signal. The second instrument amplifier has a positive input terminal(122) and a negative input terminal(124). The third instrument amplifier has a positive input terminal(132) and a negative input terminal(134).

    Abstract translation: 目的:提供一种增加共模抑制比的装置及其方法,以通过使用三个仪表放大器来提高共模抑制比。 构成:测量放大装置包括第一仪器放大器(110),第二仪器放大器(120)和第三仪器放大器(130)。 第一仪器放大器具有正输入端(112)和负输入端(114)。 信号通过正输入端子和负输入端子输入到第一仪器放大器。 第一仪器放大器通过执行输入信号的测量放大功能来产生输出信号。 第二仪器放大器具有正输入端(122)和负输入端(124)。 第三仪器放大器具有正输入端(132)和负输入端(134)。

    높은 차수의 노이즈 쉐이핑이 가능한 시간-디지털 변환기 및 시간-디지털 변환 방법
    28.
    发明授权
    높은 차수의 노이즈 쉐이핑이 가능한 시간-디지털 변환기 및 시간-디지털 변환 방법 失效
    能够进行高阶噪声整形的时间数字转换器和时间数字转换方法

    公开(公告)号:KR101056015B1

    公开(公告)日:2011-08-10

    申请号:KR1020090001351

    申请日:2009-01-08

    Inventor: 조성환 박평원

    Abstract: 2차 노이즈 쉐이핑(noise shaping)이 가능한 시간-디지털 변환기는 제 1 디지털 입력 신호 및 제 2 디지털 입력 신호에 응답하여 상기 제 1 디지털 입력 신호 및 상기 제 2 디지털 입력 신호 사이의 시간 간격을 디지털화한 제 1 디지털 출력 신호 및 상기 디지털화에 의한 양자화 에러(quantization error)에 해당하는 시간 간격을 증폭하여 상승 에지들 사이에 상기 증폭된 시간 간격을 가지는 제 1 시간 간격 출력 신호 및 제 2 시간 간격 출력 신호를 생성하는 제 1 시간-디지털 변환부, 상기 제 1 시간 간격 출력 신호 및 상기 제 2 시간 간격 출력 신호에 응답하여 상기 제 1 시간 간격 출력 신호 및 상기 제 2 시간 간격 출력 신호 사이의 시간 간격을 디지털화한 제 2 디지털 출력 신호를 생성하는 제 2 시간-디지털 변환부 및 상기 제 2 디지털 출력 신호 및 상기 제 1 디지털 출력 신호에 응답하여 2차 노이즈 쉐이핑된 변환신호를 생성하는 신호변환부를 포함한다.

    Abstract translation: 第二噪声整形(噪声整形)的可用时间要求的数字转换器数字化所述第一数字输入信号和到第一数字输入信号的数字输入信号和第二数字输入信号的第二响应之间的时间间隔 第一数字输出信号,并产生一个量化误差(量化误差)的第一时间间隔的输出信号和一个第二时间间隔,通过放大具有上升沿之间的放大的时间间隔的时间间隔,通过数字化对应于输出信号 数字转换器,其中,所述第一时间间隔,输出信号,并响应于所述第一时间间隔,输出信号和所述第二时间间隔,输出信号,在第一时间的所述输出信号中的第一和第二时间间隔之间的数字化的时间间隔 第二时间 - 数字转换器,用于产生第一数字输出信号和第二数字输出信号; 在响应于输出信号,它包括一个二阶噪声整形,以产生转换的信号转换后的信号。

    스퍼를 감소시킨 올-디지털 피엘엘 및 이를 이용한 발진신호 발생 방법
    29.
    发明公开
    스퍼를 감소시킨 올-디지털 피엘엘 및 이를 이용한 발진신호 발생 방법 失效
    全数字相位锁定环路用于减少SPUR和使用该方法产生振荡信号的方法

    公开(公告)号:KR1020090066389A

    公开(公告)日:2009-06-24

    申请号:KR1020070133890

    申请日:2007-12-20

    Inventor: 조성환 손우곤

    CPC classification number: H03L7/087 H03L7/093 H03L2207/50

    Abstract: An all-digital phase locked loop and a method for generating an oscillation signal using the same are provided to reduce a quantization noise by reducing a spur generated by limited resolution. A digital control oscillator(210) generates an oscillation signal(OUT) according to a digital control signal(X). A retimer(270) synchronizes a reference clock(REF) to the oscillation signal. A feedback path(220) accumulates the number of clocks of the oscillation signal. Phase information of the oscillation signal is generated according to a retimed reference clock. A sigma-delta modulating part(230) modulates a frequency command signal(N). A reference phase accumulating part(241) outputs reference phase information by accumulating a modulation signal(SO). A phase detecting part(242) outputs phase difference information according to difference between the reference phase information and the phase information of the oscillation signal. A digital loop filter(250) filters the phase difference information.

    Abstract translation: 提供全数字锁相环和使用其的振荡信号的产生方法,以通过减少由有限分辨率产生的杂散来减少量化噪声。 数字控制振荡器(210)根据数字控制信号(X)产生振荡信号(OUT)。 重新定时器(270)将参考时钟(REF)与振荡信号同步。 反馈路径(220)累积振荡信号的时钟数。 根据重新定时的参考时钟产生振荡信号的相位信息。 Σ-Δ调制部(230)调制频率指令信号(N)。 参考相位累积部分(241)通过累加调制信号(SO)来输出参考相位信息。 相位检测部分(242)根据参考相位信息和振荡信号的相位信息之差输出相位差信息。 数字环路滤波器(250)对相位差信息进行滤波。

    아날로그 디지털 변환기 및 아날로그 디지털 변환 방법
    30.
    发明公开
    아날로그 디지털 변환기 및 아날로그 디지털 변환 방법 失效
    模拟数字转换器和模拟数字转换方法

    公开(公告)号:KR1020090037174A

    公开(公告)日:2009-04-15

    申请号:KR1020070102684

    申请日:2007-10-11

    Inventor: 조성환 장태광

    Abstract: An A/D converter and an A/D converting method are provided to improve resolution by interpolating a phase of an output signal of a VCO(Voltage Controlled Oscillator). An A/D converter(100) includes a VCO(120), a phase interpolator(130) and a phase detector(140). The VCO includes a plurality of delay cells connected in a ring shape. The VOC outputs first oscillation signals in response to the input signal. The phase interpolator interpolates adjacent signals with unit phase difference among the first oscillation signals and generates the interpolation signals. The phase interpolator outputs the first oscillation signals and the interpolation signals as second oscillation signals. The phase detector determines the digital value corresponding to the input signal based on the phase variation of the second oscillation signals.

    Abstract translation: 提供A / D转换器和A / D转换方法,通过内插VCO(压控振荡器)的输出信号的相位来提高分辨率。 A / D转换器(100)包括VCO(120),相位内插器(130)和相位检测器(140)。 VCO包括以环形连接的多个延迟单元。 VOC根据输入信号输出第一振荡信号。 相位插值器以第一振荡信号之间的单位相位差内插相邻信号,并产生插值信号。 相位插值器将第一振荡信号和内插信号作为第二振荡信号输出。 相位检测器基于第二振荡信号的相位变化来确定与输入信号对应的数字值。

Patent Agency Ranking