Abstract:
PURPOSE: A gain control device capable of dB-linear gain control at an analog circuit and an amplifier according to that are provided to independently control the dB-linear gain by controlling gain as dB-linearly according to linear change of resistance value of variable resistance. CONSTITUTION: A gain control unit(400) is comprised of a first input resistive unit(410) and a second input resistive unit(420). The first input resistive unit is comprised of a first variable register and the linearly changeable first fix resistance. The first variable register is connected between the input signal and virtual ground node of amount. The first fix resistance is connected to the input signal and virtual ground node of the negative principle in nature. The second input resistive unit is comprised of the second variable resistance and the linearly changeable second fixed resistance. The second variable resistance is connected between the input signal and virtual ground node of said the negative principle in nature. The second fixed resistance is connected to the input signal and virtual ground node of amount.
Abstract:
본 발명은 저전압 고정밀도 밴드갭 기준전압 발생기에 관한 것으로, 본 발명에 따른 저전압 고정밀도 밴드갭 기준전압 발생기는, 바이폴라 트랜지스터에 저항을 각각 병렬로 연결하여 전압 강하 폭을 최소화하고, 출력단의 저항을 변화시켜 온도변수가 제로의 값을 갖도록 함으로써, 낮은 전원전압에서도 온도변화에 무관한 안정된 기준전압을 제공할 수 있는 것을 특징으로 한다. 또한, 본 발명에 따른 저전압 고정밀도 밴드갭 기준전압 발생기는, 피드백 증폭기의 입출력단에서 입력 전압 및 출력 전압의 스위칭을 통해 오프셋 노이즈로 인한 기준전압의 변화율을 최소화함으로써 정확한 기준전압을 제공할 수 있는 것을 특징으로 한다. 저전압, 기준전압, 트랜지스터, 저항, 전압 변조, 스위칭
Abstract:
Provided are a dynamic element-matching method, a multi-bit Digital-to-Analog Converter (DAC), and a delta-sigma modulator with the multi-bit DAC and delta-sigma DAC with the multi-bit DAC. The dynamic element-matching method relates to preventing periodic signal components (in-band tones) from being generated from a delta-sigma modulator of a delta-sigma Analog-to-Digital Converter (ADC) and a multi-bit DAC used in a delta-sigma DAC. Unit elements are selected in a new sequence according to a simple algorithm every time that each of unit elements is selected once, and thus the unit elements are not periodically used. Consequently, it is possible to prevent in-band tones caused by a conventional Data Weighted Averaging (DWA) algorithm.
Abstract:
본 발명에 따른 리드아웃 회로부는 복수의 센서들로부터 감지되는 센싱 신호들을 수신하여, 전압 형태의 신호로서 각각 변환하는 센서 신호 처리부, 상기 변환된 전압 신호들을 디지털 신호로써 각각 변환하는 신호 변환부, 상기 변환된 각 디지털 신호에 응답하여 최종 디지털 신호를 출력하며, 스위칭 제어 신호를 출력하는 디지털 신호 처리부, 상기 신호 변환부 및 상기 디지털 신호 처리부를 동작하기 위한 내부 전압, 그리고 상기 센서 신호 처리부를 동작하기 위한 기준 센싱 전압을 생성하는 전원부, 상기 스위칭 제어 신호에 응답하여 동작하는 스위치부를 포함하되, 상기 스위치부는 상기 복수의 센서들 각각에 대응하는 스위치들을 포함하고, 상기 스위치들의 동작시간에 응답하여, 각 센서에 인가되는 전류량이 조절된다.
Abstract:
본 발명은 델타-시그마 변조기에 사용되는 클럭들의 시간차를 조정하는 클럭 타이밍 조정장치 및 델타-시그마 변조기에 관한 것이다. 본 발명의 실시 예에 따른 클럭 타이밍 조정장치는 전력검출부 및 타이밍조정부를 포함한다. 상기 전력검출부는 복수의 클럭시간차들을 가지는 제1 및 제2 클럭의 쌍들을 이용하여 발생되며 상기 클럭시간차들에 대응하는 입력신호들을 수신하고, 상기 입력신호들의 전력들을 검출하고, 상기 전력이 최소가 되는 클럭시간차에 대응하는 제어신호를 출력하고, 상기 타이밍조정부는 기준클럭 및 상기 제어신호를 수신하고, 상기 제어신호에 따라 상기 전력이 최소가 되는 상기 클럭시간차를 가지는 상기 제1 및 제2 클럭을 출력한다.
Abstract:
PURPOSE: A sound sensing circuit and an amplifying circuit thereof provide a stable bias voltage without using a source follower and obtain the amplifying circuit of a small size. CONSTITUTION: A sound sensing circuit(100) comprises a sensor unit(110), an amplifying unit(130), and a bias voltage generating unit(120). The sensor unit responses the sound pressure of acoustic signals, thereby generating AC signals. The amplifying unit receives the AC signals, thereby amplifying the same. The bias voltage generating unit generates the bias voltage for the amplifying unit. The bias voltage generating unit includes a current source and a current-voltage converting circuit. The current source provides a power current. The current-voltage converting circuit converts the power current into the bias voltage and reduces noise caused by the power current. [Reference numerals] (120) Bias voltage generating unit; (130) Amplifying unit