마이크로 프로세서를 이용한 광대역 자동이득 조정장치

    公开(公告)号:KR1019950022206A

    公开(公告)日:1995-07-28

    申请号:KR1019930030030

    申请日:1993-12-27

    Abstract: 본 발명은 광대역 자동이득 조정 특성을 다양하게 변환시키기 위하여 마이크로 프로세서를 사용한 자동이득조정장치를 제공하는데 그 목적이 있으며, 상기 목적을 달성하기 위하여, 라디오 주파수(Radio Frequency)수신수단(22)과, 중간 주파수 증폭수단(23)을 구비한 전파신호 수신장치에 적용되며, 상기 중간 주파수 증폭수단(23)에서 나오는 출력신호를 포락선 검파하는 포락선 검파(Envelope detector)수단(24)과, 상기 포락선 검파수단(23)의 출력을 아날로그/디지틀 변환하는 은 A/D변환수단(25)과, 상기 A/D변환수단(25)의 출력인 디지틀신호를 입력받아 상기 중간주파수 증폭 수단(23)으로 자동 이득조정신호를 제공하는 마이크로 프로세서(26)와, 상기 마이크로 프로세서(26)로 이득 조정방식 제어신호를 제공하는 제어수단 (27)을 구비한다.

    이동통신 제어국에서 음성 트래픽의 변환 및 역변환 장치
    22.
    发明公开
    이동통신 제어국에서 음성 트래픽의 변환 및 역변환 장치 失效
    用于在移动通信基站控制器中执行语音交换的转换/反向转换的设备

    公开(公告)号:KR1020010029054A

    公开(公告)日:2001-04-06

    申请号:KR1019990041652

    申请日:1999-09-29

    Abstract: PURPOSE: The device for performing transformation of a voice traffic in a mobile communication BSC(Base Station Controller) is provided to transform an AAL(ATM adaptation layer)2' traffic form as an AAL2 form, and to inverse-transform the AAL 2 traffic form as the AAL2' traffic form, so as to process the voice traffic as an existing ATM switch, and to simplify a system structure. CONSTITUTION: A VCI(Vertical Channel Identifier) confirming block(410) confirms whether a cell inputted from a cell multiplexer interface block is a data traffic or a voice traffic. An ATMCAM(ATM Content Addressable Memory) block(402) maps user information in a CPS(Common Part Sublayer) packet of the inputted cell and VCI information in a cell header. If the inputted cell is the voice traffic, an ATMCAM interface block(403) transmits the user information to the ATMCAM block(402), and receives the VCI information corresponding to the user information. A VCI generating block(404) receives the VCI information, and makes an ATM header of the cell. If the inputted cell is the voice traffic, an ATM cell extracting block(405) transmits the CPS packet according to the user information. An ATM cell generating block(406) multiplexes the CPS packet having the VCI information by one cell, and generates a converted cell. If the current cell is the data traffic, an AAL5(ATM adaptation layer5) cell transmission block(407) stores an ATM cell in the cell multiplexer interface block, and supplies control data necessary for a cell transformation. A UTOPIA(Universal Test and Operations Physical Interface for ATM) interface block(400) stores the converted cell, and outputs the converted cell according to a control signal.

    Abstract translation: 目的:提供用于在移动通信BSC(基站控制器)中执行语音业务变换的设备,以将AAL(ATM适配层)2的业务形式作为AAL2形式进行变换,并对AAL2业务进行逆变换 形成为AAL2的流量形式,以便将语音流量作为现有ATM交换机处理,并简化系统结构。 构成:VCI(垂直信道标识符)确认块(410)确认从小区多路复用器接口块输入的小区是否是数据业务或话音业务。 ATMCAM(ATM内容可寻址存储器)块(402)将输入的小区的CPS(公共部分子层)分组中的用户信息和VCI信息映射到小区头部中。 如果所输入的小区是语音业务,则ATMCAM接口块(403)将用户信息发送给ATMCAM块(402),并接收与用户信息对应的VCI信息。 VCI生成块(404)接收VCI信息,并使该小区的ATM头部。 如果输入的小区是话音业务,则ATM信元提取块(405)根据用户信息发送CPS分组。 ATM信元生成块(406)将具有VCI信息的CPS数据包复用一个信元,生成转换后的信元。 如果当前小区是数据业务,则AAL5(ATM适配层5)小区传输块(407)将ATM信元存储在小区多路复用器接口块中,并且提供小区转换所需的控制数据。 UTOPIA(ATM的通用测试和操作物理接口)接口块(400)存储转换的单元,并根据控制信号输出转换的单元。

    코드 동기 획득을 위한 병렬 탐색 방식 하드웨어의 구조
    23.
    发明公开
    코드 동기 획득을 위한 병렬 탐색 방식 하드웨어의 구조 有权
    用于代码同步采集的并行搜索方法硬件结构

    公开(公告)号:KR1019990051735A

    公开(公告)日:1999-07-05

    申请号:KR1019970071103

    申请日:1997-12-19

    Inventor: 전상영 박용직

    Abstract: 본 발명은 코드 동기 획득을 위한 병렬 탐색 방식 하드웨어의 구조에 관한 것이다.
    코드분할 다중접속(Code Division Multiple Access; CDMA) 시스템에서 송신된 데이터를 수신측에서 수신하여 복조하기 위해서는 송신측과 수신측 사이의 의사잡음(Pseudo Noise ;PN) 코드가 정확히 동기되어야 하며 이를 위해 초기 동기 획득 및 동기 추적을 행한다. 동기 획득 방식으로는 구조는 간단하지만 동기 획득 시간이 긴 직렬 탐색 방식, 속도는 빠르지만 구조가 복잡한 병렬 탐색 방식 그리고 두가지 방식이 혼합된 하이브리드 방식이 있다.
    본 발명에서는 빠른 코드 동기 획득을 위해 다수의 상관기가 동시에 상관 값을 계산하며, 동기 획득의 정확성 및 유연성을 향상시키기 위해 마이크로 프로세서의 선택에 따라 세 가지 모드로 동작하여 동기 획득 과정에서의 에러 확률을 줄이고 시스템의 유연성을 높일 수 있는 코드 동기 획득을 위한 병렬 탐색 방식 하드웨어의 구조가 제시된다.

    씨디엠에이시스템의 데이터 복조시 피엔코드 동기획득 방법 및 장치
    24.
    发明授权

    公开(公告)号:KR100205054B1

    公开(公告)日:1999-06-15

    申请号:KR1019960064201

    申请日:1996-12-11

    Abstract: CDMA방식에 있어서, 수신측에서 정확히 정보를 복원하기 위해서는 송신측에서 사용한 확산코드와 동일하고, 송신측 코드와 정확하게 동기가 맞는 코드를 이용하여 정보를 역확산 시켜야 하며, 송신측과 수신측 코드 사이의 위상차를 없애는 동기과정을 다음과 같이 두 단계로 이루어져 있다. 초기 코드획득(initial code acquisition) 과정으로서, 두 부호사이의 위상차를 1칩(chip) 이내로 맞추는 과정과, 동기추적(code tracking)과정으로, 정확한 동기점을 찾아서 동기를 계속 유지해 주는 과정이 있다. 본 발명은 초기 코드획득과정에서 코드획득 시간을 개선한 코드 획득방법에 관한 것으로, 기존의 방법은 입력되는 데이타 및 PN코드를 칩 클럭에 맞추어 상관값(correlation value)을 계산하였으나, 제안하고자 하는 방법은 PN코드 및 수신된 데이타를 메모리에 저장한 후 n배의 칩 클럭으로 읽어내어 상관값을 계산하므로 동기획득 시간을 빠르게 할 수 있는 장점이 있다.

    3개의 Correlator를 이용한 동기 추적장치 및 그 방법
    25.
    发明授权
    3개의 Correlator를 이용한 동기 추적장치 및 그 방법 失效
    采用三个同轴电缆的同步跟踪装置及其方法

    公开(公告)号:KR100171008B1

    公开(公告)日:1999-03-30

    申请号:KR1019950047865

    申请日:1995-12-08

    Abstract: 본 발명은 CDMA PCS에서 확산된 본래의 데이타를 역확산 시키기 위하여 PN 코드 동기를 1/2 PN Chip 이 이내로 정확히 맞추기 위한 동기추적 장치 및 그 방법에 관한 것으로, CDMA PCS에서 확산된 본래의 데이타를 역확산 시키기 위하여 PN 코드 동기를 1/2 PN 칩 이내로 정확히 맞추기 위한 동기추적장치에 있어서, 3개의 코릴레이터(Correlator)와; 상기 코릴레이터 내 PN코드 발생기의 위상변화를 결정하는 위상 전이기와; 상기 위상 전이기의 출력신호에 따라 상기 코릴레이터내의 PN코드 발생기로 클럭을 공급하는 클럭 공급기와; 상기 코릴레이터 사이의 간격을 조정하는 클럭발생기로 구성되어, 동기추적의 알고리즘이 간단하고 하드웨어의 복잡함을 줄일 수 있어 경제적일 뿐만 아니라, Correlator 사이의 간격을 임의로 조정함으로써 동기추적의 정확도를 쉽게 가변시킬 수 있는 유연성의 효과가 있다.

    디지틀 통신망의 시각 정보 전송회로
    26.
    发明授权
    디지틀 통신망의 시각 정보 전송회로 失效
    数字通信网络的时序传输电路

    公开(公告)号:KR100129148B1

    公开(公告)日:1998-04-08

    申请号:KR1019940036347

    申请日:1994-12-23

    Abstract: Disclosed is a time information transmittance circuit for a digital communication network including an 1PPS generation time calculation circuit which measures the delay time between predetermined time slots generated at the shortest time after the transfer state of the 1PPS clock is generated when a clock signal is transmitted through a predetermined time slots of E1 frame, and 1PPS transfer information and TOD information transmittance circuit which transmits an 1PPS transfer information and a TOD information output from the 1PPS generation time calculation circuit through a predetermined time slots of E1 frame. Thus, a soft-handoff function can be smoothly performed.

    Abstract translation: 公开了一种数字通信网络的时间信息透射电路,包括1PPS生成时间计算电路,其测量在通过时钟信号传输之后产生1PPS时钟的传送状态之后的最短时间产生的预定时隙之间的延迟时间 E1帧的预定时隙和1PPS传送信息和TOD信息透射电路,其通过E1帧的预定时隙发送从1PPS生成时间计算电路输出的1PPS传送信息和TOD信息。 因此,可以平滑地执行软切换功能。

    3개의 Correlator를 이용한 동기 추적장치 및 그 방법

    公开(公告)号:KR1019970055718A

    公开(公告)日:1997-07-31

    申请号:KR1019950047865

    申请日:1995-12-08

    Abstract: 본 발명은 CDMA PCS에서 확산된 본래의 데이타를 역확산시키기 위하여 PN코드 동기를 1/2PN Chip이 이내로 정확히맞추기 위한 동기추적장치 및 그 방법에 관한 것으로 CDMA PCS에서 확산된 본래의 데이타를 역환산시키기 위하여 PN코드 동기를 1/2PN 칩 이내로 정확히 맞추기 위한 동기추적장치에 있어서 3개의 코렐레이터(Correlator)와; 상기 코렐레이터 내 PN코드 발생기의 위상변화를 결정하는 위상 전이기와; 상기 위상전이기의 출력신호에 따라 상기 코렐레이터내의 PN코드 발생기로 클럭을 공급하는 클럭 공급기와; 상기 코렐레이터 사이의 간격을 조정하는 클럭발생기로 구성되어 동기추적의 알고리즘이 간단하고 하드웨어의 복작함을 줄일 수 있어경제적인 뿐만 아니라 Correlator 사이의 간격을 임의로 조정함으로써 동기추적의 정화고를 쉽게 가변시킬 수 있는 유연성의 효과가 있다.

    이동통신 기지국내 패킷 교환 처리 장치의 네트워크

    公开(公告)号:KR1019960027463A

    公开(公告)日:1996-07-22

    申请号:KR1019940034386

    申请日:1994-12-15

    Abstract: 본 발명은 이동통신 BSS내에서 각 서브시스템간을 접속시켜 패킷 데이타를 패킷의 오버헤드에 부가되는 목적지 주소로 라운팅시키는 기능을 수행하는 패킷 교환 처리 장치의 네트워크에 관한 것이다.
    본 발명은 CIS(301)의 다수가 메쉬 형태로 접속되어 구성되는 것을 특징으로 하여, 제어국의 트래픽 처리용량을 증가시키고, 시스템을 간단하게 구성할 수 있는 효과가 있다.

    기지국 셀렉터 시뮬레이터장치에서 ADPCM Codec과 DSP간의 접속장치
    30.
    发明授权
    기지국 셀렉터 시뮬레이터장치에서 ADPCM Codec과 DSP간의 접속장치 失效
    DSP和ADPCM编解码器之间的接口在基站中的选择器模拟器

    公开(公告)号:KR100155325B1

    公开(公告)日:1998-11-16

    申请号:KR1019950047421

    申请日:1995-12-07

    Abstract: 본 발명은 기지국 셀렉터 시뮬레이터장치에서 ADPCM Codec과 DSP간의 접속장치에 관한 것으로, CDMA 방식을 채택한 디지틀 이동통신 기지국 시스템, 단말장치 등을 시험 및 개발하기 위해 변복조 기능등 고속 데이터 처리 기능 수행을 위하여 부동 소수점 연산기능을 보유한 DSP와, 부호화 방식을 ADPCM으로 하는 셀렉터 시뮬레이터장치에 있어서, DSP의 외부 핀과 연결되는 2단 래치와 Flip-Flop으로 구성되며, DSP의 데이터의 입출력을 감시하여 대역 내 제어신호를 발생하거나 또는 수신하도록 명령하는 DSP 상태 감시부와; ADPCM 부호화부의 데이터 입출력 핀과 연결되는 2단 래치로 구성되며, ADPCM 부호화부의 음성신호의 출력을 감시하여 대역내의 동기를 맞추는 ADCPM 부호화 상태 감시부와; Flip-Flop과 여러개의 AND, OR Gate로 구성되며, DSP 상태 감시부의 제어에 의해 DSP로부터 대역내 제어신호를 수신하여 이상 유무를 검사하거나, 상기 ADPCM 부호화 상태 감시부의 제어신호에 의해 DSP로 대역내 제어신호를 송신하는 대역내 제어신호 발생 및 검사부와; ADPCM 부호화 상태 감시부로부터 ADPCM 부호화부가 음성신호를 발생한다는 통보에 따라 DSP으로 하여금 대역내 제어신호와 함께 DSP가 수신할 수 있도록 DSP에게 수신요구 신호를 전달하거나, DSP 상태 감시부로부터 DSP 출력 감지신호를 통보 받아서 ADPCM 부호화부로 하여금 음성신호를 수신하도록 요구하는 DSP제어부와; DSP와 ADPCM 부호화부 사이의 신호를 해당되는 직렬, 병렬신호로 전송하는 음성신호 변환부를 포함하여 구성되어, 셀렉터 시뮬레이터장치중 DSP의 처리속도를 향상시킴으로써 셀렉터 시뮬레이터장치내의 정보처리에 대한 지연 정도를 감소하고, 값이 싼 일반 핸드셋을 음성 발생 장치로 사용하면서 비교적 간단한 방법으로 대역내 제어 신호를 발생 및 부가시킴으로써, 셀렉터 시뮬레이터장치를 구성하는데 있어 대폭적으로 비용이 절감되는 경제적 장점이 있다.

Patent Agency Ranking