디지털-아날로그 변환기 및 그것을 이용한 아날로그-디지털변환기
    21.
    发明授权
    디지털-아날로그 변환기 및 그것을 이용한 아날로그-디지털변환기 失效
    使用数字模拟转换器和模拟数字转换器

    公开(公告)号:KR100947249B1

    公开(公告)日:2010-03-11

    申请号:KR1020070098091

    申请日:2007-09-28

    Abstract: 본 발명의 디지털-아날로그 변환기는 전하 재분배기를 이용하여 두 가지의 서로 다른 커패시터 어레이를 효과적으로 결합하는 구성을 갖는다. 이러한 디지털-아날로그 변환기의 구조에 따르면 커패시터의 크기 및 개수가 현저히 줄어들게 되고, 전력 소모가 줄어들게 된다. 이 외에도, 본 발명의 디지털-아날로그 변환기는 커패시터 어레이들과 전하 분배기를 결합함에 있어서 가상 접지 구조를 이용하여 커패시터 어레이들과 전하 재분배기 사이의 기생 커패시터의 영향을 제거한다. 그 결과, 기생 커패시터로부터 유발되는 변환 오차가 제거되어, 보다 정확한 데이터 변환 결과를 얻을 수 있게 된다.
    아날로그-디지털 변환기, 디지털-아날로그 변환기, 혼합형 커패시터 array

    직류 전압 컨버터
    22.
    发明授权
    직류 전압 컨버터 失效
    直流电压转换器

    公开(公告)号:KR100927649B1

    公开(公告)日:2009-11-20

    申请号:KR1020070120892

    申请日:2007-11-26

    Abstract: 본 발명의 벅-부스트 DC-DC 컨버터는 부하의 소비 전력에 따라서 PFM 방식과 PWM 방식 으로 동작 모드를 전환 가능하며, PWM 방식으로 동작하면서도 DCM 모드로 동작할 수 있는 스킴을 제공한다.

    Abstract translation: 本发明 - 升压DC-DC转换器的降压可以在操作模式和PFM方式PWM方案之间根据负载的功率消耗和进行切换,而操作所述PWM方法提供了一种能够在DCM模式中操作的方案。

    다중대역 직교 주파수 분할 다중화 시스템의 수신기와그것의 직류 옵셋 추정 및 보상 방법
    23.
    发明公开
    다중대역 직교 주파수 분할 다중화 시스템의 수신기와그것의 직류 옵셋 추정 및 보상 방법 失效
    MB-OFDM接收机和直流偏移估计及其补偿方法

    公开(公告)号:KR1020090049728A

    公开(公告)日:2009-05-19

    申请号:KR1020070115970

    申请日:2007-11-14

    CPC classification number: H04L27/2655 H04L25/0212

    Abstract: 본 발명에 따른 다중대역 직교 주파수 분할 다중화 시스템의 신호 수신 방법은, (a) 수신 심볼들에 대한 신호 전력을 검출하는 단계; (b) 상기 신호 전력의 검출에 응답하여 상기 수신 심볼들에 대한 자동 이득 제어를 수행하는 단계; 및 (c) 상기 자동 이득 제어를 통해서 조정되는 이득이 수렴되기 이전에 상기 수신 심볼들에 포함되는 직류 옵셋을 추정(Estimation)하는 단계를 포함한다.
    상술한 직류 옵셋의 추정 및 보상 방법에 따르면, 짧은 프리앰블을 갖는 초광대역(UWB) 무선 통신 특히, 다중대역 직교 주파수 분할 다중화 시스템의 수신기에서 미세 심볼 타이밍 동기, 주파수 옵셋 추정과 같은 동작들을 위한 시간을 확보할 수 있다.

    스위치, 부성 저항부 및 이를 이용하는 차동 전압 제어발진기
    24.
    发明授权
    스위치, 부성 저항부 및 이를 이용하는 차동 전압 제어발진기 失效
    差动电压控制振荡器,负极电阻单元及其开关

    公开(公告)号:KR100874772B1

    公开(公告)日:2008-12-19

    申请号:KR1020070107435

    申请日:2007-10-24

    CPC classification number: H03B5/1212 H03B5/1228

    Abstract: A switch, a negative resistance unit, and a differential voltage controlled oscillator using the same are provided to minimize an implementation area. A differential voltage-controlled oscillator(1000) includes a resonator(200), first and second output terminals, and a negative resistance unit(100). The resonator generates the oscillation frequency corresponding to the inputted voltage. The first and second output terminals are connected to one end and other end of the resonator and output the oscillation frequency. The negative resistance unit is operated by corresponding to the oscillation frequency. The negative resistance unit includes the switch. The switch includes a first signal line, a second signal line, a source electrode, a first gate electrode, a second gate electrode, a first drain electrode, and a second drain electrode.

    Abstract translation: 提供开关,负电阻单元和使用其的差分压控振荡器以最小化实现区域。 差分压控振荡器(1000)包括谐振器(200),第一和第二输出端子以及负电阻单元(100)。 谐振器产生对应于输入电压的振荡频率。 第一和第二输出端子连接到谐振器的一端和另一端并输出振荡频率。 负电阻单元与振荡频率相对应。 负电阻单元包括开关。 开关包括第一信号线,第二信号线,源电极,第一栅电极,第二栅电极,第一漏电极和第二漏电极。

    단위셀 간의 연결고장 테스트를 위한 반도체 메모리 장치및 테스트 방법
    25.
    发明公开
    단위셀 간의 연결고장 테스트를 위한 반도체 메모리 장치및 테스트 방법 失效
    用于测试单元电池之间的电容性CROSSTALK缺陷的半导体存储器件及其测试方法

    公开(公告)号:KR1020080056079A

    公开(公告)日:2008-06-20

    申请号:KR1020070071751

    申请日:2007-07-18

    CPC classification number: G11C29/14 G11C29/1201 G11C29/50 G11C2029/5006

    Abstract: A semiconductor memory device for testing capacitive crosstalk defects between unit cells and a test method therein are provided to perform the test by detecting an AC current between the unit cells directly, by applying stress to a bit line in the semiconductor memory device. A plurality of unit cells(C0,C1) store data. A bit line test driving part(200) detects crosstalk between the plurality of unit cells by inputting a different test signal to a pair of bit lines connected to the plurality of unit cells in a test mode. The unit cell includes a latch for storing data, a first switch and a second switch. The first switch transmits the data stored in the latch to one of the pair of bit lines. The second switch transmits inverted value of the data to the other of the pair of bit lines.

    Abstract translation: 提供了一种用于测试单元电池之间的电容串扰缺陷的半导体存储器件及其测试方法,用于通过对半导体存储器件中的位线施加应力来直接检测单元电池之间的AC电流来执行测试。 多个单位单元(C0,C1)存储数据。 位线测试驱动部分(200)通过在测试模式中向连接到多个单位单元的一对位线输入不同的测试信号来检测多个单元单元之间的串扰。 单位单元包括用于存储数据的锁存器,第一开关和第二开关。 第一开关将存储在锁存器中的数据发送到该对位线之一。 第二开关将数据的反相值发送到该对位线中的另一个。

    계측 증폭기를 사용한 공통 모드 제거비 향상 장치 및 방법
    26.
    发明公开
    계측 증폭기를 사용한 공통 모드 제거비 향상 장치 및 방법 无效
    使用仪器放大器改善共模抑制比的装置和方法

    公开(公告)号:KR1020120089410A

    公开(公告)日:2012-08-10

    申请号:KR1020110035019

    申请日:2011-04-15

    CPC classification number: H03F3/45475 H03F2200/261 H03F2203/45138

    Abstract: PURPOSE: An apparatus of increasing a common mode rejection ratio and a method thereof are provided to improve a common mode rejection ratio by using three instrumentation amplifiers. CONSTITUTION: A measurement amplification device comprises a first instrument amplifier(110), a second instrument amplifier(120), and a third instrument amplifier(130). The first instrument amplifier has a positive input terminal(112) and a negative input terminal(114). A signal is inputted to the first instrument amplifier through the positive input terminal and the negative input terminal. The first instrument amplifier generates an output signal by performing a measurement amplifying function for the inputted signal. The second instrument amplifier has a positive input terminal(122) and a negative input terminal(124). The third instrument amplifier has a positive input terminal(132) and a negative input terminal(134).

    Abstract translation: 目的:提供一种增加共模抑制比的装置及其方法,以通过使用三个仪表放大器来提高共模抑制比。 构成:测量放大装置包括第一仪器放大器(110),第二仪器放大器(120)和第三仪器放大器(130)。 第一仪器放大器具有正输入端(112)和负输入端(114)。 信号通过正输入端子和负输入端子输入到第一仪器放大器。 第一仪器放大器通过执行输入信号的测量放大功能来产生输出信号。 第二仪器放大器具有正输入端(122)和负输入端(124)。 第三仪器放大器具有正输入端(132)和负输入端(134)。

    고해상도 영상 생성 장치
    27.
    发明公开
    고해상도 영상 생성 장치 无效
    用于产生高分辨率图像的装置

    公开(公告)号:KR1020120088350A

    公开(公告)日:2012-08-08

    申请号:KR1020110009641

    申请日:2011-01-31

    CPC classification number: G06T3/4053 G06K9/6223 G06K9/6255 G06T3/4084

    Abstract: PURPOSE: A device for generating an image with high resolution is provided to generate an image of higher resolution than the resolution of an input image by reducing a dictionary using a K-means clustering algorithm. CONSTITUTION: An image combining unit(230) searches an input low patch extracted from an input image, a low patch whose difference value from a reference value is small, and a high patch paired with the low patch from a first dictionary. The image combining unit searches a residual patch related to the searched high patch from a second dictionary. The image combining unit adds the searched high patch to the searched residual patch. The image combining unit generates an image whose resolution is higher than the resolution of the input image.

    Abstract translation: 目的:提供用于生成高分辨率图像的装置,以通过使用K均值聚类算法减少字典来生成比输入图像的分辨率更高分辨率的图像。 构成:图像合成单元(230)搜索从输入图像提取的输入低补丁,与参考值的差值小的低补丁以及与第一字典的低补丁配对的高补丁。 图像组合单元从第二字典搜索与所搜索的高补丁相关的残差补丁。 图像组合单元将搜索到的高补丁添加到所搜索的残差补丁中。 图像合成单元生成分辨率高于输入图像的分辨率的图像。

    전압 제어 발진기 및 그것의 위상 잡음 개선 방법
    28.
    发明公开
    전압 제어 발진기 및 그것의 위상 잡음 개선 방법 无效
    电压控制振荡器和改进相位噪声的方法

    公开(公告)号:KR1020120055769A

    公开(公告)日:2012-06-01

    申请号:KR1020100116804

    申请日:2010-11-23

    Abstract: PURPOSE: A voltage controlled oscillator and a method for eliminating phase noise are provided to eliminate phase noise by blocking currents flowing into a variable frequency transistor in a voltage level conversion section. CONSTITUTION: A voltage controlled oscillator(10) comprises a first delay cell(110), a second delay cell(120), a third delay cell(130), and a fourth delay cell(140) consisting of a plurality of stages. The voltage controlled oscillator is composed of four stages. A first stage includes the first delay cell. A second stage includes the second delay cell. A third stage includes the third delay cell. A fourth stage includes the fourth delay cell. The first delay cell to the fourth delay cell can be formed into a ring shape.

    Abstract translation: 目的:提供压控振荡器和消除相位噪声的方法,以通过阻断流入电压电平转换部分中的可变频率晶体管的电流来消除相位噪声。 构成:压控振荡器(10)包括第一延迟单元(110),第二延迟单元(120),第三延迟单元(130)和由多个级组成的第四延迟单元(140)。 压控振荡器由四个阶段组成。 第一级包括第一延迟单元。 第二级包括第二延迟单元。 第三级包括第三延迟单元。 第四级包括第四延迟单元。 到第四延迟单元的第一延迟单元可以形成为环形。

    전하 펌핑 회로
    29.
    发明公开
    전하 펌핑 회로 有权
    充电泵电路

    公开(公告)号:KR1020110112625A

    公开(公告)日:2011-10-13

    申请号:KR1020100031838

    申请日:2010-04-07

    CPC classification number: H02M3/073 H02M2003/077

    Abstract: 본 발명은 구동전압에 따라 펌핑량을 조절하여 파워손실을 감소시켜 전하 펌핑 효율을 증대시켜 줄 수 있도록 하는 전하 펌핑 회로에 관한 것으로, 상기 전하 펌핑 회로는 전하 펌핑 회로에 구동전압을 센싱하여 전하 펌핑량을 결정하는 하나 이상의 센싱 신호를 발생하는 구동전압 센싱부; 상기 하나 이상의 센싱 신호의 신호값에 상응하는 진폭을 가지는 클럭 신호쌍을 발생하는 멀티 레벨 클럭 발생부; 및 상기 클럭 신호쌍을 충전하여 충전 전압을 발생하고, 상기 충전 전압을 상기 구동전압에 더하여 출력하는 전하 펌핑부를 포함할 수 있다.

Patent Agency Ranking