21.
    发明专利
    未知

    公开(公告)号:DE60306165D1

    公开(公告)日:2006-07-27

    申请号:DE60306165

    申请日:2003-09-30

    Abstract: A regulating system comprising: an input terminal (K10) for applying an input voltage (Vin), an output terminal (K20) for providing an output voltage (Vout) and an output current (Iout), a semiconductor element (Q1) regulating the output voltage (Vout), which element has a load path which is connected between the input terminal (K1) and the output terminal (K2), and a control input to which a regulating signal (Ib1) is applied, a regulating signal generation circuit to generate the regulating signal (Ib1), which circuit has a current mirror arrangement (Q2, Q3) including a first and second current mirror path, wherein a controlled current source (Q4) is connected in series to the first current mirror path, which source induces a first current dependent on one of the output signals (Vout) in the first current mirror path, and wherein a second current (12) through the second current mirror path is dependent on the first current (I1), a splitter circuit (20) which conducts the second current (I2) to the output terminal (K2) or to a reference potential (GND), dependent on a load path voltage (Vec1) applied over the load path of the semiconductor element (Q1).

    22.
    发明专利
    未知

    公开(公告)号:DE10134557A1

    公开(公告)日:2003-02-06

    申请号:DE10134557

    申请日:2001-07-16

    Inventor: LOGIUDICE ANDREA

    Abstract: In a circuit arrangement for discharging at least one circuit node, an input and at least one output connectible to the at least one circuit node are provided along with at least one controllable resistor, a capacitor and a diode. A first terminal of the controllable path of the controllable resistor is connected to the output. A second terminal of the controllable path of the controllable resistor is connected to the input. A terminal of the capacitor and a cathode of the diode are connected to a control terminal of the controllable resistor. An anode of the diode is connected to the input. The circuit arrangement requires a very small area in an integrated circuit and enables a very fast discharge of the circuit node.

    Laserdiodenmodul
    23.
    发明专利

    公开(公告)号:DE102018106860A1

    公开(公告)日:2018-09-27

    申请号:DE102018106860

    申请日:2018-03-22

    Abstract: Hierin wird ein Laserdiodenmodul beschrieben. Gemäß einer ersten beispielhaften Ausgestaltung enthält das Laserdiodenmodul ein erstes Halbleiter-Die, das zumindest einen elektronischen Schalter enthält, und ein zweites Halbleiter-Die, das zumindest eine Laserdiode enthält. Das zweite Halbleiter-Die ist unter Verwendung einer Chip-auf-Chip-Verbindungstechnologie auf das erste Halbleiter-Die gebondet, um eine elektrische Verbindung zwischen dem elektronischen Schalter und der Laserdiode bereitzustellen.

    DIGITALE LICHTVERARBEITUNGS-ENGINE MIT HOHER EFFIZIENZ

    公开(公告)号:DE102016125541A1

    公开(公告)日:2017-07-06

    申请号:DE102016125541

    申请日:2016-12-23

    Abstract: Es werden Systeme und Verfahren für eine pixelige Lichtquelle offenbart, welche Folgendes aufweist: mehrere Pixel, mehrere digitale Mikrospiegel, die dafür ausgelegt sind, Eingangslicht von der pixeligen Lichtquelle zu empfangen, und dafür ausgelegt sind, das Eingangslicht zu modifizieren, um Ausgangslicht zu erzeugen, und eine oder mehrere Steuereinrichtungen, die dafür ausgelegt sind, sowohl die pixelige Lichtquelle als auch die mehreren digitalen Mikrospiegel zu steuern, um das Ausgangslicht aufzubereiten.

    Fehlererkennung für eine Serienschaltung elektrischer Lasten

    公开(公告)号:DE102012107766A1

    公开(公告)日:2013-02-28

    申请号:DE102012107766

    申请日:2012-08-23

    Abstract: Es wird eine Schaltung beschrieben zum Erkennen von Fehlfunktionen in einer Beleuchtungseinheit, die eine Vielzahl in Serie geschalteter Leuchtdioden umfasst. Die Schaltung umfasst einen ersten, einen zweiten und einen dritten Schaltungsknoten, die zusammen eine Schnittstelle zu der Beleuchtungseinrichtung bilden, so dass die Spannung, welche die Vielzahl von Leuchtdioden versorgt, zwischen dem ersten und dem zweiten Schaltungsknoten anliegt sowie ein erster Bruchteil der Versorgungsspannung zwischen dem dritten und dem zweiten Schaltungsknoten anliegt. Die Schaltung umfasst des Weiteren eine Auswerteeinheit, die mit dem ersten, dem zweiten und dem dritten Schaltungsknoten gekoppelt ist, und die dazu ausgebildet ist, zu prüfen, ob die Spannung, die am dritten Schaltungsknoten anliegt, innerhalb eines vordefinierten Toleranzbereichs um einen nominellen Wert liegt. Dieser nominelle Wert ist definiert als zweiter Bruchteil der Versorgungsspannung, der zwischen dem ersten und dem zweiten Schaltungsknoten anliegt. Des Weiteren wird der zweite Bruchteil derart voreingestellt, dass der nominelle Wert im Wesentlichen gleich der Spannung an dem dritten Schaltungsknoten ist, wenn die Beleuchtungseinrichtung nur fehlerlose Leuchtdioden enthält.

    27.
    发明专利
    未知

    公开(公告)号:DE102005011653A1

    公开(公告)日:2006-09-28

    申请号:DE102005011653

    申请日:2005-03-14

    Inventor: LOGIUDICE ANDREA

    Abstract: A circuit arrangement is disclosed herein having an input terminal configured to receive an input voltage, and an output terminal to provide an output voltage for a load. A first transistor with a load path and a control terminal is connected between the input terminal and output terminal. A first resistance element is connected between the control terminal of the first transistor and the input terminal. A first driver circuit is connected to the control terminal of the first transistor and is configured to control a current flow through the first transistor in a forward direction. A second driver circuit is provided which is designed to detect a voltage difference between the input terminal and output terminal, and then to drive this first transistor as a function of the voltage difference in a blocking action.

    29.
    发明专利
    未知

    公开(公告)号:DE10134557C2

    公开(公告)日:2003-07-31

    申请号:DE10134557

    申请日:2001-07-16

    Inventor: LOGIUDICE ANDREA

    Abstract: In a circuit arrangement for discharging at least one circuit node, an input and at least one output connectible to the at least one circuit node are provided along with at least one controllable resistor, a capacitor and a diode. A first terminal of the controllable path of the controllable resistor is connected to the output. A second terminal of the controllable path of the controllable resistor is connected to the input. A terminal of the capacitor and a cathode of the diode are connected to a control terminal of the controllable resistor. An anode of the diode is connected to the input. The circuit arrangement requires a very small area in an integrated circuit and enables a very fast discharge of the circuit node.

Patent Agency Ranking