-
公开(公告)号:BR112013003102B1
公开(公告)日:2022-04-19
申请号:BR112013003102
申请日:2012-02-21
Applicant: PANASONIC CORP , PANASONIC IP CORP AMERICA , SUN PATENT TRUST
Inventor: CHONG SOON LIM , SASAI HISAO , SUE MON THET NAING , NISHI TAKAHIRO , SUGIO TOSHIYASU , WAHADANIAH VIKTOR , SHIBAHARA YOUJI
IPC: G11B20/10 , H04N19/426 , H04N19/46 , H04N19/85
Abstract: método de codificação de imagem, método de decodificação de imagem, aparelho de codificação de imagem, aparelho de decodificação de imagem, e aparelho de codificação e decodificação de imagem. a presente invenção refere-se a um método de codificação de imagem que pode melhorar a eficiência de codificação pelo uso de uma profundidade de bit adaptável. o método de codificação de imagem é usado para codificar imagens para gerar um fluxo codificado. o método de codificação de imagem inclui: gravar (s1001), em um conjunto de sequências de parâmetro no fluxo codificado a ser gerado, um primeiro parâmetro representando uma primeira profundidade de bit que é uma profundidade de bit de uma amostra reconstruída nas imagens; e gravar (s1002), no conjunto de sequências de parâmetro, um segundo parâmetro que seja diferente do primeiro parâmetro e represente uma segunda profundidade de bit que é uma profundidade de bit de uma amostra de modulação de código de pulso intra (ipcm) nas imagens.
-
公开(公告)号:BR112021009596A2
公开(公告)日:2021-08-10
申请号:BR112021009596
申请日:2019-12-23
Applicant: PANASONIC IP CORP AMERICA
Inventor: CHE-WEI KUO , CHONG SOON LIM , HAI WEI SUN , HAN BOON TEO , JING YA LI , KIYOFUMI ABE , TADAMASA TOMA , TAKAHIRO NISHI , YUSUKE KATO
IPC: H04N19/117
Abstract: codificador, decodificador, método de codificação, e método de decodificação. um codificador (100), que codifica um bloco atual a ser codificado em uma imagem, é fornecido. o codificador inclui: um processador (a1) e uma memória (a2), acoplada ao processador (a1), no qual, em operação, o processador (a1) gera uma primeira imagem de previsão, com base em um vetor de movimento, a primeira imagem de previsão sendo uma imagem com precisão de pixel total; gera uma segunda imagem de previsão, utilizando um filtro de interpolação pela interpolação de um valor em uma posição de pixel fracionado entre as posições de pixel total incluídas na primeira imagem de previsão; e codifica o bloco atual, com base na segunda imagem de previsão, e na utilização do filtro de interpolação, o filtro de interpolação é comutado entre um primeiro filtro de interpolação e um segundo filtro de interpolação que difere, em um número total de saídas, do primeiro filtro de interpolação.
-
公开(公告)号:BR112021001245A2
公开(公告)日:2021-04-27
申请号:BR112021001245
申请日:2019-08-09
Applicant: PANASONIC IP CORP AMERICA
Inventor: CHONG SOON LIM , HAI WEI SUN , HAN BOON TEO , JING YA LI , KIYOFUMI ABE , RU LING LIAO , TADAMASA TOMA , TAKAHIRO NISHI
IPC: H04N19/513
Abstract: a presente invenção refere-se aos métodos, e dispositivo decodificador (decodificador) e dispositivo codificador (codificador) (100) que inclui: um conjunto de circuitos (a1); e uma memória (a2) acoplada ao conjunto de circuitos (a1). em operação, o conjunto de circuitos (a1): deriva um vetor de movimento de base a ser utilizado na previsão de um bloco corrente a ser codificado; deriva um primeiro vetor de movimento diferente do vetor de movimento de base; deriva uma diferença do vetor de movimento com base em uma diferença entre o vetor de movimento de base e o primeiro vetor de movimento; determina se a diferença do vetor de movimento é superior a um limite; modifica o primeiro vetor de movimento quando a diferença do vetor de movimento é determinada como sendo superior ao limite, e não modifica o primeiro vetor de movimento quando a diferença do vetor de movimento é determinada como não sendo superior ao limite; e codifica o bloco corrente utilizando o primeiro vetor de movimento modificado ou o primeiro vetor de movimento não modificado.
-
公开(公告)号:BR112020016755A2
公开(公告)日:2020-12-15
申请号:BR112020016755
申请日:2019-03-04
Applicant: PANASONIC IP CORP AMERICA
Inventor: CHONG SOON LIM , HAI WEI SUN , HAN BOON TEO , JING YA LI , KIYOFUMI ABE , RU LING LIAO , RYUICHI KANOH , SUGHOSH PAVAN SHASHIDHAR , TADAMASA TOMA , TAKAHIRO NISHI
IPC: H04N19/119 , H04N19/157 , H04N19/176
Abstract: a presente invenção refere-se a um dispositivo de codificação (codificador) (100) para codificar um bloco (corrente) a ser codificado incluído em uma imagem que está provido com um circuito e uma memória. o circuito divide o bloco a ser codificado em um primeiro sub-bloco, um segundo sub-bloco, e um terceiro sub-bloco em uma primeira direção utilizando a memória, o segundo sub-bloco estando localizado entre o primeiro sub-bloco e o terceiro sub-bloco, proíbe o segundo sub-bloco de ser dividido em duas partições na primeira direção, e codifica o primeiro sub-bloco, o segundo sub-bloco, e o terceiro sub-bloco.
-
公开(公告)号:BR112013020486B1
公开(公告)日:2022-07-19
申请号:BR112013020486
申请日:2012-09-05
Applicant: SUN PATENT TRUST , PANASONIC CORP , PANASONIC IP CORP AMERICA
Inventor: VIKTOR WAHADANIAH , CHONG SOON LIM , SUE MON THET NAING , HAI WEN SUN , TAKAHIRO NISHI , HISAO SASAI , YOUJI SHIBAHARA , TOSHIYASU SUGIO , KYOKO TANIKAWA , TORU MATSUNOBU , KENGO TERADA
IPC: H04N7/00
Abstract: MÉTODO DE CODIFICAÇÃO DE IMAGEM, MÉTODO DE DECODIFICAÇÃO DE IMAGEM, DISPOSITIVO DE CODIFICAÇÃO DE IMAGEM, DISPOSITIVO DE DECODIFICAÇÃO DE IMAGEM E DISPOSITIVO DE CODIFICAÇÃO/DECODIFICAÇÃO DE IMAGEM. A presente invenção refere-se a um método de codificação de imagem de acordo com um aspecto da presente invenção que inclui: gravação, em um conjunto de parâmetros de sequência, da informação de definição de descrição de armazenamento temporário para definir uma pluralidade de descrições do armazenamento temporário (S102); seleção de uma das descrições do armazenamento temporário para cada unidade de processamento que é uma figura ou uma fatia, e gravação de informação de seleção de descrição de armazenamento temporário para especificar descrições selecionadas de armazenamento temporário, em um primeiro cabeçalho da unidade de processamento que está incluída em um fluxo de bits de codificação (S103 e S104), e e codificação da unidade de processamento usando a descrição de armazenamento temporário (S105) selecionada, e a informação de definição da descrição de armazenamento temporário inclui informação em longo prazo para identificar dentre a pluralidade de figuras de referência cobertas pelas descrições do armazenamento temporário, uma figura de referência a ser atribuída como uma figura de referência em longo prazo.
-
26.
公开(公告)号:BR112020025664A2
公开(公告)日:2021-03-23
申请号:BR112020025664
申请日:2019-07-05
Applicant: PANASONIC IP CORP AMERICA
Inventor: CHONG SOON LIM , HAI WEI SUN , HAN BOON TEO , JING YA LI , KIYOFUMI ABE , RU LING LIAO , SUGHOSH PAVAN SHASHIDHAR , TADAMASA TOMA , TAKAHIRO NISHI
IPC: H04N19/52
Abstract: dispositivo codificador, dispositivo decodificador, método de codificação e método de decodificação. a presente invenção refere-se a um dispositivo codificador (100) que inclui o conjunto de circuitos (160) e a memória (162) conectada ao conjunto de circuitos (160). durante a operação, o conjunto de circuitos (160): seleciona uma primeira tabela a ser utilizada para uma partição atual, a ser codificada em uma imagem de um vídeo, dentre as tabelas que são utilizadas para corrigir um vetor de movimento de base em uma direção predeterminada, utilizando um valor de correção especificado por um índice, as tabelas incluindo valores de correção que apresentam diferenças variáveis entre os índices; escreve um parâmetro que indica um primeiro índice a ser selecionado dentre os índices incluídos na primeira tabela; e codifica a partição atual utilizando o vetor de movimento de base corrigido utilizando um valor de correção especificado pelo primeiro índice.
-
公开(公告)号:BR112020002254A2
公开(公告)日:2020-08-04
申请号:BR112020002254
申请日:2018-08-10
Applicant: PANASONIC IP CORP AMERICA
Inventor: CHONG SOON LIM , HAI WEI SUN , HAN BOON TEO , JING YA LI , KIYOFUMI ABE , RU LING LIAO , RYUICHI KANOH , SUGHOSH PAVAN SHASHIDHAR , TADAMASA TOMA , TAKAHIRO NISHI
IPC: H04N19/117 , H04N19/157 , H04N19/80
Abstract: um codificador de imagem refere-se a, incluindo um conjunto de circuitos e uma memória acoplada ao conjunto de circuitos. o conjunto de circuitos, em operação, realiza uma operação de suavização de limite ao longo de um limite entre uma primeira partição, que possui um formato não retangular (por exemplo, um formato triangular), e uma segunda partição, que são divididas a partir de um bloco de imagem. a operação de suavização de limite inclui a primeira previsão de primeiros valores de um conjunto de pixels da primeira partição ao longo do limite, a utilização da informação da primeira partição; a segunda previsão de segundos valores do conjunto de pixels da primeira partição ao longo do limite, utilizando a informação da segunda partição; a ponderação dos primeiros valores e dos segundos valores; e a codificação da primeira partição utilizando os primeiros valores ponderados e os segundos valores ponderados.
-
公开(公告)号:BR112020002205A2
公开(公告)日:2020-07-28
申请号:BR112020002205
申请日:2018-08-10
Applicant: PANASONIC IP CORP AMERICA
Inventor: CHONG SOON LIM , HAI WEI SUN , HAN BOON TEO , JING YA LI , KIYOFUMI ABE , RU LING LIAO , RYUICHI KANOH , SUGHOSH PAVAN SHASHIDHAR , TADAMASA TOMA , TAKAHIRO NISHI
IPC: H04N19/537 , H04N19/70
Abstract: a presente invenção refere-se a um codificador de imagem, que inclui os circuitos e uma memória acoplada ao circuito. os circuitos, em operação, executam uma operação de sintaxe da divisão, que inclui: dividir um bloco de imagem em uma pluralidade de divisões, que inclui uma primeira divisão com uma forma não retangular (por exemplo, uma forma triangular) e uma segunda divisão com base em um parâmetro de divisão indicativo da divisão; codificar a primeira divisão e a segunda divisão; e gravar um ou mais parâmetros, que incluem o parâmetro de divisão em um fluxo de bits.
-
公开(公告)号:BRPI1009952A2
公开(公告)日:2020-02-18
申请号:BRPI1009952
申请日:2010-01-19
Applicant: PANASONIC CORP , PANASONIC IP CORP AMERICA
Inventor: CHONG SOON LIM , TAKAHIRO NISHI , YOUJI SHIBAHARA
IPC: G11B27/30 , G11B27/32 , H04N5/765 , H04N5/85 , H04N9/804 , H04N9/82 , H04N13/00 , H04N13/161 , H04N13/178 , H04N13/183 , H04N13/189 , H04N19/00 , H04N19/102 , H04N19/136 , H04N19/146 , H04N19/169 , H04N19/196 , H04N19/423 , H04N19/46 , H04N19/50 , H04N19/503 , H04N19/593 , H04N19/597 , H04N19/61 , H04N19/625 , H04N19/70 , H04N19/85 , H04N19/91
Abstract: método de codificação, método de deco- dificação, aparelho de codificação, aparelho de decodi- ficação, programa e circuito integrado. a presente invenção refere-se a um método de codificação in- clui: a definição de uma unidade de acesso (s502 a s508) e a codificação de cada uma das imagens incluídas na unidade de acesso, para cada unidade de acesso (s526). a definição (s502 a s508) inclui: a determinação de uma unidade de codificação para determinar se as imagens incluídas na unidade de acesso devem ser uniformemente codificadas em uma base por campo ou em uma base por quadro (s502) e a determinação de um tipo de campo para determinar se as imagens devem ser uniformemente codificadas como campos superiores ou campos inferiores (s504 a s508), quando é determi- nado que as imagens incluídas na unidade de acesso devem ser codificadas em uma base por campo. na codificação (s526), cada uma das imagens é codificada para cada unidade de acesso em um formato determinado na de- terminação de uma unidade de codificação (s526) e na determinação de um tipo de campo (s502 a s508).
-
-
-
-
-
-
-
-