-
公开(公告)号:CN102905474B
公开(公告)日:2015-09-30
申请号:CN201110213268.X
申请日:2011-07-28
Applicant: 景硕科技股份有限公司
IPC: H05K3/18
Abstract: 一种电路载板导电凸块的制作方法,该方法包含:形成包含防焊层以及保护层的双层材料结构于电路载板上;镭射钻孔形成孔洞;形成导电材料层,以填满孔洞且导电材料层的高度高于双层材料结构;去除保护层表面的导电材料层,孔洞中导电材料的高度等于孔洞的高度;以及去除保护层,使导电材料在表面突起,而形成导电凸块,借由保护层的耐制程及易剥除特性,可应用于制程中,直接借由雷射钻孔,而非以影像转移制作,可避免层间的对位公差,能精确形成导电凸块,进而提升导电凸块的密度,使电路载板具有更佳的电气连接性能。
-
公开(公告)号:CN103681518A
公开(公告)日:2014-03-26
申请号:CN201210337033.6
申请日:2012-09-12
Applicant: 景硕科技股份有限公司
IPC: H01L23/00
CPC classification number: H01L2224/73204
Abstract: 本发明提供一种芯片及载板的封装结构,包含薄型芯片载板、稳固材料层、芯片以及注入材料,薄型芯片载板具有第一线路金属层、第二线路金属层、焊垫及介电材料层,第一线路金属层镶嵌于介电材料层中,并曝露出而与介电材料层形成共面表面,焊垫凸出于共面表面并与第一线路金属层连接,稳固材料层设置于共面平面的两侧,形成容置空间以容置芯片,芯片的接脚与焊垫连接,注入材料填入将芯片下方的容置空间使连接稳固,由于不需胶装封模,能降低总厚度并节省成本,另外,藉稳固结构避免薄型芯片载板弯曲,从而无须考虑补偿,能够设计更细、更密的线路。
-
公开(公告)号:CN102905474A
公开(公告)日:2013-01-30
申请号:CN201110213268.X
申请日:2011-07-28
Applicant: 景硕科技股份有限公司
IPC: H05K3/18
Abstract: 一种电路载板导电凸块的制作方法,该方法包含:形成包含防焊层以及保护层的双层材料结构于电路载板上;镭射钻孔形成孔洞;形成导电材料层,以填满孔洞且导电材料层的高度高于双层材料结构;去除保护层表面的导电材料层,孔洞中导电材料的高度等于孔洞的高度;以及去除保护层,使导电材料在表面突起,而形成导电凸块,借由保护层的耐制程及易剥除特性,可应用于制程中,直接借由雷射钻孔,而非以影像转移制作,可避免层间的对位公差,能精确形成导电凸块,进而提升导电凸块的密度,使电路载板具有更佳的电气连接性能。
-
公开(公告)号:CN102905470A
公开(公告)日:2013-01-30
申请号:CN201110213260.3
申请日:2011-07-28
Applicant: 景硕科技股份有限公司
Abstract: 一种电路载板的散热结构的成型方法,包括阻隔层形成步骤、阻隔层去除步骤、镀镍及化学移除步骤、第二镀铜步骤、防蚀层形成步骤、蚀刻步骤,及第二蚀刻及减薄步骤,在第一镀铜层的凹陷处上形成阻隔层,接着镀镍,移除凹陷处中阻隔层及镀镍层,再形成第二镀铜层,使第二孔洞中镀铜的总高度高于第一孔洞中镀铜层的高度,填入防蚀刻材料、去除第二镀铜层,再以研磨及化学剥除去除镀镍层及防蚀刻材料,使镀铜层高度相同,再以影像转移形成图案,藉由镀镍作为无法一次完成镀铜的阻挡层及临界面,改善因多次镀铜所产生的厚度不均,且容易控制电阻值。
-
公开(公告)号:CN113692105B
公开(公告)日:2023-06-20
申请号:CN202010578348.4
申请日:2020-06-23
Applicant: 景硕科技股份有限公司
Abstract: 本发明提供一种利用补强框制作电路板的方法,包含有以下步骤:提供包含有相对的一第一表面及一第二表面的一基板,且该基板的第一表面设置有一第一金属层;形成一第一补强框于该第一金属层;形成一第一胶片层于该第一金属层及该第一补强框;形成一第一线路层于该第一胶片层。由于该利用补强框制作电路板的方法,为在该基板中形成有该第一补强框,通过该第一补强框强化该基板的强度,避免该基板或该第一线路层破损,以提高电路板生产的良率与效率。
-
公开(公告)号:CN107202948B
公开(公告)日:2019-09-24
申请号:CN201610156896.1
申请日:2016-03-18
Applicant: 景硕科技股份有限公司
Abstract: 本发明提供一种高测试密度的电路测试板,包含有一基板、一第一绝缘层、一布线层、一第二绝缘层、多个导电锥,该基板的下、上表面分别设有多个下电极及多个上电极,该些下电极与该些上电极分别电连接;该基板的上表面设置该第一绝缘层,于该第一绝缘层形成该布线层并通过至少一第一连接件电连接部分该些上电极,该第二绝缘层设置于该第一绝缘层,该些导电锥以矩阵排列形成于该第二绝缘层并通过至少一第二连接件电连接该布线层,利用该布线层、该第一连接件、该第二连接件的线路布置,提供电测电力至部分的导电锥,通过该些导电锥的排列提升电测密度。
-
公开(公告)号:CN108575081B
公开(公告)日:2019-08-16
申请号:CN201710149915.2
申请日:2017-03-14
Applicant: 景硕科技股份有限公司
Abstract: 本发明提供一种抗电磁干扰的屏蔽装置及其制作方法,该屏蔽装置包含有一第一基板及一第二基板,第一基板表面形成有一第一屏蔽层,并形成有至少一第一贯孔,而第二基板设置于至少一第一贯孔的开口,且第二基板表面形成有一第二屏蔽层。第一基板与第二基板之间设置有导电膏,以电连接第一屏蔽层及第二屏蔽层,且导电膏上依序形成有一屏蔽层、一防锈层及一保护层。当屏蔽装置设置于电路板上时,能通过表面焊接直接焊接在电路板的焊垫,如此一来,便可稳固地固接,且与电路板表面间没有空隙,提供更佳的抗电磁干扰功能。
-
公开(公告)号:CN107205311B
公开(公告)日:2019-07-26
申请号:CN201610148886.3
申请日:2016-03-16
Applicant: 景硕科技股份有限公司
Abstract: 本发明是一种无焊垫多层电路板及其制作方法,该无焊垫多层电路板的制作方法先于一基板上设置一第一层线路,并利用影像转移一光刻胶层而形成至少一盲孔,用以连通一第一层线路与一第二层线路,再电镀该至少一盲孔以形成至少一导通柱后,才设置一第二层基材,并于该第二层基材上设置该第二层线路,透过直接令该第二层线路与该导通柱相连接而连接至该第一层线路,以完成该无焊垫多层电路板的制作。通过该导通柱的设置,令形成该第二层线路时,无需填补盲孔深度,令该第二层线路较为平整,且直接通过影像转移形成该至少一盲孔,并填孔形成该至少一导通柱,也就不会有影像转移的光刻胶层与激光穿孔的盲孔未能对准所导致的填孔不良问题。
-
公开(公告)号:CN107920413A
公开(公告)日:2018-04-17
申请号:CN201610879476.6
申请日:2016-10-09
Applicant: 景硕科技股份有限公司
CPC classification number: H05K1/0298 , H05K3/4644 , H05K2203/041
Abstract: 本发明提供一种多层电路板及其制作方法,多层电路板的制作方法包含步骤:分别形成一第一电路板与一第二电路板,其中该第一电路板包含一第一线路图案层、一第一介电层与设置于该第一介电层内的一第一导电块,该第二电路板包含一第二线路图案层、一第二介电层与设置于该第二介电层内的一第二导电块;在该第一电路板的该第一线路图案层上形成复数个锡球;在该第二电路板的该第二线路图案层上形成复数个导电柱;压合固定该第一电路板与该第二电路板,使该复数个锡球与该复数个导电柱对应结合。借由多个导电柱,降低多个锡球的使用量,进而降低在压合多层电路板压合时发生溢锡问题。
-
公开(公告)号:CN105742001B
公开(公告)日:2017-12-12
申请号:CN201510472053.8
申请日:2015-08-05
Applicant: 景硕科技股份有限公司
IPC: H01F5/00
Abstract: 本发明是一种磁动线圈改良结构,包括:基板、至少一线路图案层及导磁强化环,其中基板由电气绝缘材料构成,并包含贯穿孔,线路图案层是由导电材料构成,设置于基板内,并围绕且不接触贯穿孔,导磁强化环是由高导磁材料构成,并设置于贯穿孔内,且完全覆盖贯穿孔的壁面。在磁动线圈改良结构的上表面及下表面上,基板与导磁强化环的连接处为共平面。因此,本发明利用导磁强化环增加磁通密度,形成高导磁元件,可大幅提升电磁效应,能藉以大幅改善磁动线圈的特性,强化整体电磁性能,可应用于需要在很有限容积下提供强力感应磁场的领域。
-
-
-
-
-
-
-
-
-