-
公开(公告)号:KR100358358B1
公开(公告)日:2002-10-25
申请号:KR1020000003866
申请日:2000-01-27
Applicant: 한국전자통신연구원
IPC: H03D7/10
Abstract: 본 발명은 고속의 동작 영역에서 DC 오프셋 특성을 개선하여 저 전력을 실현하며, 하나의 낮은 대역에서 다른 높은 대역으로 신호 주파수를 변환할 수 있게 하는 고 대역통과 특성에 의해 DC 오프셋 특성을 개선한 주파수 혼합기 회로를 제공하는 것을 목적으로 한다.
상기 목적을 달성하기 위한 본 발명은, 고속 동작 영역의 주파수 합성을 위한 주파수 혼합기 회로에 있어서, 외부로부터 공급받은 입력 신호 및 기준 전원을 차동 형태의 입력 전압 신호와 기준 전압으로 변환하는 입력 신호 및 기준 전원 공급부(10); 상기 입력 신호 및 기준 전원 공급부(10)로부터 공급된 차동 형태의 입력 전압 신호를 증폭하는 연산증폭기 특성을 포함하여 차동 출력 전류로 변환하는 전압-전류 변환부(20); 상기 전압-전류 변환부(20)로부터의 입력 신호 주파수와 외부로부터 인가받은 클럭 신호의 주파수를 혼합하여 변환하는 주파수 혼합부(30) 및; 상기 주파수 혼합부(30)로부터 주파수가 변환된 전류를 공급받아 출력 부하 저항을 통한 출력 전압 신호를 발생하는 출력 신호 발생부(40)를 포함하여 이루어지고, 상기 전압-전류 발생기(20)에서 연산증폭기(21) 회로와 전압-전류 변환기(22) 사이에 접속된 고 대역 특성부의 고 대역 특성에 의해 전압 이득 및 DC 오프셋을 축소하고 이에 따른 차동 출력 전류를 발생하는 것을 특징으로 하여 구성된다.-
公开(公告)号:KR1020010076616A
公开(公告)日:2001-08-16
申请号:KR1020000003867
申请日:2000-01-27
Applicant: 한국전자통신연구원
IPC: H03K5/06
Abstract: PURPOSE: A fusing cell for trimming offset and offset trimming circuit is provided to improve the reliability of a circuit and diversify applying range, and reduce costs by increasing final chip yield. CONSTITUTION: A fusing cell basically provides a fusing function for storing data and a reading function for reading the data. The fusing cell includes a fusing object resistor(R1) and a reference resistor(R2) coupled in parallel each other and have other resistance. Two transistors(MS1 and MS2) select a fusing cell to read stored data, while two transistor(ML1 and ML2) is used for fusing the cell. The size of the transistors(MS1 and MS2) are bigger than the transistor(ML1 and ML2). Accordingly, the manufacturing yield is increased due to merely increase the number of the array bit.
Abstract translation: 目的:提供用于修整偏移和偏移微调电路的熔断电路,以提高电路的可靠性并使应用范围多样化,并通过提高最终的芯片产量来降低成本。 构成:融合单元基本上提供了一种用于存储数据的定影功能和用于读取数据的读取功能。 定影单元包括熔接对象电阻器(R1)和参考电阻器(R2),它们彼此并联并具有其它电阻。 两个晶体管(MS1和MS2)选择一个熔丝单元读取存储的数据,而两个晶体管(ML1和ML2)用于熔化单元。 晶体管(MS1和MS2)的大小大于晶体管(ML1和ML2)。 因此,由于仅增加了阵列位的数量,所以制造产量增加。
-
公开(公告)号:KR100236963B1
公开(公告)日:2000-01-15
申请号:KR1019960069807
申请日:1996-12-21
Applicant: 한국전자통신연구원
IPC: H03K19/0948
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
캐패시터를 사용한 CMOS 클럭 버퍼회로.
2. 발명이 해결하려고 하는 기술적 과제
저전력/고속의 동작을 구현할 수 있는 클럭 버퍼를 제공하고자 함.
3. 발명의 해결방법의 요지
nMOS와 pMOS 트랜지스터의 드레인을 서로 연결하고, 입력단은 따로 입력단과 캐패시터를 통하여 연결하고, 각 트랜지스터의 게이트 전압은 임계부근의 값을 갖도록 바이어스하여, 입력 신호가 조금만 변화하여도 nMOS, pMOS 트랜지스터는 빠른 시간내에 온/오프할 수 있도록 하여, 종래의 인버터구조가 갖는 전원단에서 접지전위로 흐르는 전류를 최소화하고, 적은 양의 소모전력으로도 빠른 상승 및 하강 시간을 얻게 함.
4. 발명의 중요한 용도
모든 IC 소자의 클럭 입력단에 유용함.-
公开(公告)号:KR100228384B1
公开(公告)日:1999-11-01
申请号:KR1019960058509
申请日:1996-11-27
Applicant: 한국전자통신연구원
IPC: G11C5/14
CPC classification number: H03K17/223
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
집적회로 내장형 공급전원 지연회로.
2. 발명이 해결하려고 하는 기술적 과제
그 구조가 단순하고, 커패시턴스 또는 MOS 커패시턴스에서의 전류 방전에 의한 지연 및 음 되돌림(negative feedback)에 의한 재생 동작으로 일정 시점후 매우 안정된 공급전원을 인가하도록 하고자 함.
3. 발명의 해결방법의 요지
공급전압을 충전하는 수단과 전류를 공급하는 수단과 충전수단의 출력값을 반전시키는 수단과 반전수단의 출력 값에 의해 제어되어 전류공급수단의 출력을 스위칭하는 수단과 스위칭수단의 제어를 받아 충전수단의 출력 값을 방전시키는 전류반복수단과 반전수단의 출력값에 의해 제어되어 충전수단의 출력 값을 접지전위로 변환시키는 전위값 변환수단, 및 반전수단의 출력값을 입력받아 반전, 비반전된 신호를 출력하는 버퍼링수단을 구비함.
4. 발명의 중요한 용도
안정된 공급전원을 요하는 집적회로에 이용됨.-
公开(公告)号:KR100224310B1
公开(公告)日:1999-10-15
申请号:KR1019960062144
申请日:1996-12-05
Applicant: 한국전자통신연구원
IPC: H03B5/00
CPC classification number: H03L5/00 , H03B5/1209 , H03B5/1215 , H03B5/1221 , H03B5/1228 , H03B5/1243 , H03B2200/0066 , H03B2200/0082 , H03B2200/0086 , H03B2200/0088 , H03B2200/0098 , H03B2201/0208 , H03B2202/012 , H03B2202/06
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
CMOS로 구현한 전압제어발진회로.
2. 발명이 해결하려고 하는 기술적 과제
기존의 LC-탱크(tank)의 회로에 새로운 구조의 전압진폭 제어루프와 출력의 공통모드 피드백 회로를 적용하여 위상 잡음을 줄이고 전력소모도 줄이고자 함.
3. 발명의 해결방법의 요지
소정의 발진전압을 출력하는 LC-탱크 발진부와, 상기 LC-탱크 발진부의 출력을 입력받아 출력 양단의 공통모드 잡음을 제거하는 출력 공통모드 피드백부와, 상기 출력 공통모드 피드백부를 거친 LC-탱크 발진 출력 양단전압 차에 따라 상기 LC-탱크 발진부의 바이어스 전류를 제어함으로 발진전압의 크기를 제어하는 접압 진폭제어부를 구비함.
4. 발명의 중요한 용도
이동통신 시스템용 주파수 합성기에 이용됨.-
公开(公告)号:KR100204591B1
公开(公告)日:1999-06-15
申请号:KR1019960054853
申请日:1996-11-18
Applicant: 한국전자통신연구원
IPC: H03D7/00
CPC classification number: H03D7/1441 , H03D7/1458 , H03D7/1466 , H03D2200/0088
Abstract: 본 발명은 복제 전압-전류 변환기를 사용한 혼합기에 관한 것으로, 특히 고속에서 동작하는 혼합기(mixer)가 낮은 출력 저항을 갖도록 하기 위한 종래의 혼합기는 많은 전력이 소모되므로 본 발명에서는 복제 전압-전류(VI) 변환기를 사용하여 이의 출력 전류를 별도의 증폭기를 사용하여 피드백(feedback) 시키므로써 증폭기의 이득만큼 선형성이 개선되도록 한 혼합기에 관해 개시된다.
-
公开(公告)号:KR1019990025509A
公开(公告)日:1999-04-06
申请号:KR1019970047174
申请日:1997-09-12
Applicant: 한국전자통신연구원
IPC: H03J7/00
Abstract: 본 발명은 온도 변화나 공정상의 오차에 기인하는 필터 특성의 변화를 보상하기 위하여 트랜스컨덕터-커패시터(Gm-C)형 필터의 튜닝 회로를 집적 회로 안에 내장할 수 있도록 한 필터의 튜닝 회로에 관한 것이다.
연속 시간 필터(Continuous Time Filter)를 설계할 때 반드시 고려해야만 하는 사항 중의 하나가 바로 튜닝 회로이다. 필터를 구성하고 있는 기본 단위인 적분기의 시정수는 공정의 변화나 온도, 또는 시간에 따라 수시로 바뀌게 된다.
따라서, 본 발명은 정확한 클럭(clock)에 의한 FLL(Frequency Locked Loop)형태를 채택함으로써 외부의 기준 전압 값에 영향을 받지 않으며 정확한 주파수 록킹(locking) 특성을 가지고, 그 구조가 간단하여 전력소모가 적은 집적회로 내장형 트랜스컨덕터-커패시터(Gm-C)형 필터의 튜닝(tuning) 회로를 제공한다.-
公开(公告)号:KR100148632B1
公开(公告)日:1998-12-01
申请号:KR1019950052651
申请日:1995-12-20
Applicant: 한국전자통신연구원
IPC: H03F3/00
Abstract: 본 발명은 스위치 커패시터형 샘플-홀드 증폭기에 관한 것으로, 스위치 커패시터 방식의 샘플-홀드 증폭기에 있어서 출력 신호의 DC 레벨 또는 오프세트를 조절하고자 하는 경우에 종래와는 다르게 스위치와 커패시터만을 사용하고 부가적인 연산증폭기와 저항을 사용하지 않는다는 것을 특징으로 하여, 회로가 간단해지고, 정전류가 흐르지 않아 소비전력도 낮출 수 있다는 효과가 있다.
-
公开(公告)号:KR1019980050959A
公开(公告)日:1998-09-15
申请号:KR1019960069807
申请日:1996-12-21
Applicant: 한국전자통신연구원
IPC: H03K19/0948
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
캐패시터를 사용한 CMOS 클럭 버퍼회로,
2. 발명이 해결하려고 하는 기술적 과제
저전력/고속의 동작을 구현할 수 있는 클럭 버퍼를 제공하고자 함.
3. 발명의 해결방법의 요지
nMOS와 pMOS 트랜지스터의 드레인을 서로 연결하고, 입력단은 따로 입력단과 캐패시터를 통하여 연결하고, 각 트랜지스터의 게이트 전압은 임계부근의 값을 갖도록 바이어스하여, 입력 신호가 조금만 변화하여도 nMOS, pMOS 트랜지스터는 빠른 시간내에 온/오프할 수 있도록 하여, 종래의 인버터구조가 갖는 전원단에서 접지전위로 흐르는 전류를 최소화하고, 적은 양의 소모전력으로도 빠른 상승 및 하강 시간을 얻게 함.
4. 발명의 중요한 용도
모든 IC 소자의 클럭 입력단에 유용함.-
公开(公告)号:KR1019970055251A
公开(公告)日:1997-07-31
申请号:KR1019950052651
申请日:1995-12-20
Applicant: 한국전자통신연구원
IPC: H03F3/00
Abstract: 본 발명은 스위치 커패시터형 샘플-홀드 증폭기에 관한 것으로, 스위치 커패시터 방식의 샘플-홀드 증폭기에 있어서 출력 신호의 DC 레벨 또는 오프세트를 조절하고자 하는 경우에 종래와는 다르게 스위치와 커패시터만을 사용하고 부가적인 연산증폭기와 저항을 사용하지 않는다는 것을 특징으로 하여, 회로가 간단해지고, 정전류가 흐르지 않아 소비전력도 낮출 수 있다는 효과가 있다.
-
-
-
-
-
-
-
-
-