필터의 튜닝 회로
    1.
    发明公开
    필터의 튜닝 회로 有权
    滤波器的调谐电路

    公开(公告)号:KR1019990025509A

    公开(公告)日:1999-04-06

    申请号:KR1019970047174

    申请日:1997-09-12

    Abstract: 본 발명은 온도 변화나 공정상의 오차에 기인하는 필터 특성의 변화를 보상하기 위하여 트랜스컨덕터-커패시터(Gm-C)형 필터의 튜닝 회로를 집적 회로 안에 내장할 수 있도록 한 필터의 튜닝 회로에 관한 것이다.
    연속 시간 필터(Continuous Time Filter)를 설계할 때 반드시 고려해야만 하는 사항 중의 하나가 바로 튜닝 회로이다. 필터를 구성하고 있는 기본 단위인 적분기의 시정수는 공정의 변화나 온도, 또는 시간에 따라 수시로 바뀌게 된다.
    따라서, 본 발명은 정확한 클럭(clock)에 의한 FLL(Frequency Locked Loop)형태를 채택함으로써 외부의 기준 전압 값에 영향을 받지 않으며 정확한 주파수 록킹(locking) 특성을 가지고, 그 구조가 간단하여 전력소모가 적은 집적회로 내장형 트랜스컨덕터-커패시터(Gm-C)형 필터의 튜닝(tuning) 회로를 제공한다.

    필터의 튜닝 회로
    2.
    发明授权
    필터의 튜닝 회로 有权
    调频电路

    公开(公告)号:KR100263300B1

    公开(公告)日:2000-08-01

    申请号:KR1019970047174

    申请日:1997-09-12

    Abstract: PURPOSE: A tuning circuit in a filter is provided to secure an exact frequency locking property without affect by an external reference voltage value by adopting a frequency locked loop type. CONSTITUTION: A reference voltage supplying circuit(1) consists of two switches(SW1,SW2) respectively operated according to clock signals(pi 1,pi 2). An externally supplied reference voltage(Vref) is transferred to a transconductance control part(2) according to a switch operation of the switches(SW1,SW2). The transconductance control part(2) consists of a transconductor(Gm1), a switch(SW3) operated by the clock signal(pi 2), a capacitor(C) for charging and discharging. The transconductor(Gm1) converts a voltage(V1) from the reference voltage supplying part(1) into a current(i1) according to a tuning signal fed back from an output signal comparing and tuning signal generating circuit(4). The output current(i1) is converted into a voltage(Vo) through the capacitor(C) and the converted voltage is supplied to a sampling part(3). The sampling part(3) consists of a switch(SW4) operated by a clock signal(pi 3) and a capacitor(Cs). The sampling part(3) samples a voltage(Vcs) from the capacitor(Cs) to supply a signal of the same magnitude as the reference voltage to the circuit(4). The circuit(4) consists of two transconductors(Gm2,Gm3) and inverts the reference voltage from the reference voltage supplying part(1). The circuit(4) compares the inverted reference voltage with a signal from the sampling part(3) to generate a final tuning voltage(Vc).

    Abstract translation: 目的:提供滤波器中的调谐电路,通过采用锁频环路类型来确保精确的频率锁定特性,而不受外部参考电压值的影响。 构成:参考电压供给电路(1)由分别根据时钟信号(pi 1,pi 2)操作的两个开关(SW1,SW2)组成。 外部提供的参考电压(Vref)根据开关(SW1,SW2)的开关操作被传送到跨导控制部分(2)。 跨导控制部分(2)由跨导体(Gm1),由时钟信号(pi 2)操作的开关(SW3),用于充电和放电的电容器(C))组成。 跨导体(Gm1)根据从输出信号比较和调谐信号生成电路(4)反馈的调谐信号,将基准电压供给部(1)的电压(V1)变换为电流(i1)。 输出电流(i1)通过电容器(C)转换为电压(Vo),转换后的电压被提供给取样部分(3)。 采样部分(3)包括由时钟信号(pi 3)和电容器(Cs)操作的开关(SW4)。 采样部分(3)从电容器(Cs)采样电压(Vcs),以向电路(4)提供与参考电压相同大小的信号。 电路(4)由两个跨导体(Gm2,Gm3)组成,并使参考电压供应部分(1)的参考电压反相。 电路(4)将反相参考电压与来自采样部分(3)的信号进行比较,以产生最终调谐电压(Vc)。

Patent Agency Ranking