고 대역통과 특성에 의해 디씨 오프셋 특성을 개선한주파수 혼합기 회로
    1.
    发明公开
    고 대역통과 특성에 의해 디씨 오프셋 특성을 개선한주파수 혼합기 회로 有权
    频率混合电路通过使用高带宽通过特性改进直流偏移特性

    公开(公告)号:KR1020010076615A

    公开(公告)日:2001-08-16

    申请号:KR1020000003866

    申请日:2000-01-27

    Abstract: PURPOSE: A frequency mixing circuit improved DC offset characteristic by using high bandwidth passing characteristic is provided to obtain proper DC offset characteristic regardless of effecting from an input signal voltage value, and minimize the power consumption due to a simple structure. CONSTITUTION: A voltage-current conversion section(20) amplifies an input voltage signal of a differential type provided from an input signal and a reference providing section(10), and converts the input voltage signal into a differential output current. A frequency mixing section(30) mixes the converted current provided from the voltage-current conversion section(20) with an applied clock signal from an outside. An output signal generation section(40) generates an output voltage signal through an output load resistor after receiving the converted current from frequency mixing section(30).

    Abstract translation: 目的:通过使用高带宽通过特性改善DC偏移特性,以获得适当的直流偏移特性,而不管输入信号电压值如何,并且由于结构简单而使功耗最小化。 构成:电压电流转换部(20)放大从输入信号提供的差分类型的输入电压信号和参考提供部(10),并将输入电压信号转换成差分输出电流。 频率混合部分(30)将从电压电流转换部分(20)提供的转换电流与外部施加的时钟信号进行混合。 输出信号生成部(40)在从频率混合部(30)接收到转换后的电流之后,通过输出负载电阻生成输出电压信号。

    연속-시간 필터를 위한 주파수 튜닝 회로
    2.
    发明授权
    연속-시간 필터를 위한 주파수 튜닝 회로 失效
    用于连续时间滤波器的频率调谐电路

    公开(公告)号:KR100283619B1

    公开(公告)日:2001-03-02

    申请号:KR1019980052969

    申请日:1998-12-03

    Abstract: 본 발명은 튜닝 회로에 관한 것이며, 특히, Gm-C 타입의 연속-시간 (continuous-time) 필터에서, 공정 변이(variation)에 따른 차단(cutoff) 주파수의 변동 폭을 최소한으로 줄이기 위해 정확한 Gm 값을 만들어 낼 수 있도록 하는 연속-시간 필터를 위한 주파수 튜닝 회로를 제공하는 데 그 목적이 있다.
    본 발명에 따르면, 제1 기준전압으로부터 제1 소정값까지 방전되는 신호와 제2 기준전압으로부터 제2 소정값까지 충전된 신호를 생성하기 위한 적분 수단; 상기 적분 수단에 포함된 Gm셀로부터 옵셋 전압에 따라 증배된 전류를 입력받고, 포함하고 있는 Gm셀의 출력 노드와 입력 노드에 귀환 경로를 제공함으로써 Gm셀의 옵셋 전압을 샘플링하기 위한 옵셋 샘플링 수단; 외부로부터 입력된 클럭을 분주하여 기준 신호를 생성하며, 상기 적분 수단으로부터 입력된 제1 기준전압으로부터 제1 소정값까지 방전되는 신호와 제2 기준전압으로부터 제2 소정값까지 충전된 신호를 입력받아 실제 교차지점과 목표로 하는 교차지점을 비교하기 위한 신호를 생성하기 위한 비교 신호 발생 수단; 및 상기 비교 신호 발생 수단으로부터 기준 신호와 비교하기 위한 신호를 입력받아 위상을 검출하여 상기 적분 수단과 상기 옵셋 샘플 수단의 Gm값을 조정할 수 있는 제어 신호를 생성하기 위한 제어 수단을 포함하여 이루어진 주파수 튜닝 회로가 제공된다.

    연속-시간 필터를 위한 주파수 튜닝 회로
    3.
    发明公开
    연속-시간 필터를 위한 주파수 튜닝 회로 失效
    用于连续滤波器的频率调谐电路

    公开(公告)号:KR1020000038107A

    公开(公告)日:2000-07-05

    申请号:KR1019980052969

    申请日:1998-12-03

    CPC classification number: H03H11/0422 H03L7/06

    Abstract: PURPOSE: A frequency tuning circuit used for a continuous-time filter is provided to reduce the fluctuation of the cutoff frequency by creating an accurate Gm value. CONSTITUTION: A frequency tuning circuit has an integration device(120) for tuning a Gm cell(126). The integration device(120) receives an increased current according to an offset voltage and generates an increased current by receiving first and second basis voltages. An offset sampling device(110) is provided to receive the increased current from the Gm cell(126) thereby sampling the offset voltage of the Gm cell(126). The offset sampling device(110) provides a return passage to the output and input nodes. A comparing signal generating device(140) is provided to generates a basis signal. The comparing signal generating device(140) generates a signal for comparing a cross position with a target cross position by receiving a discharge signal and a filling signal. A control device is provided to generate a control signal so as to adjust the Gm value of the integration device(120) and the offset sample device(110).

    Abstract translation: 目的:提供用于连续时间滤波器的频率调谐电路,通过创建精确的Gm值来减少截止频率的波动。 构成:频率调谐电路具有用于调谐Gm单元(126)的集成装置(120)。 积分装置(120)根据偏移电压接收增加的电流,并通过接收第一和第二基准电压来产生增加的电流。 提供偏移采样装置(110)以接收来自Gm单元(126)的增加的电流,从而对Gm单元(126)的偏移电压进行采样。 偏移采样装置(110)向输出和输入节点提供返回通道。 提供比较信号发生装置(140)以产生基准信号。 比较信号发生装置(140)通过接收放电信号和填充信号产生用于比较交叉位置与目标十字位置的信号。 提供控制装置以产生控制信号,以便调整积分装置(120)和偏移采样装置(110)的Gm值。

    엘씨 공진형 전압조절 발진기
    4.
    发明公开
    엘씨 공진형 전압조절 발진기 失效
    Elc谐振型压控振荡器

    公开(公告)号:KR1019990050403A

    公开(公告)日:1999-07-05

    申请号:KR1019970069522

    申请日:1997-12-17

    Abstract: 본 발명은 발진 주파수의 조절범위를 확장할 수 있는 LC 공진형 전압조절 발진기에 관한 것이다. 그 목적은 발진 주파수의 조절범위를 확장할 수 있는 LC 공진형 전압조절 발진기를 제공하는 데에 있다. 그 특징은 자신의 일단이 공급전원에 연결되어 있는 제 1 및 제 2 인덕터와, 자신의 드레인이 그 제 1 인덕터의 타단에 연결되어 있는 제 1 능동소자와, 자신의 드레인이 그 제 2 인덕터의 타단과 그 제 1 능동소자의 게이트에 연결되어 있고, 자신의 게이트가 그 제 1 능동소자의 드레인에 연결되어 있는 제 2 능동소자 및 그 제 1 능동소자와 그 제 2 능동소자 각각의 소스에 자신의 일단이 연결되어 있는 전류전원을 포함하는 LC 공진형 전압조절 발진기에 있어서, 자신의 게이트가 상기 제 1 인덕터의 타단에 연결되어 있고, 자신의 소스와 드레인이 제어전압에 연결되어 있는 제 3 능동소자 및 자신의 게이트가 상기 제 2 인덕터의 타단에 연결되어 있고, 자신의 소스와 드레인이 상기 제어전압에 연결되어 있는 제 4 능동소자를 포함하는 데에 있다. 그 효과는 면적을 줄이고 외부부품의 수를 줄여 가격절감을 이룰 수 있으며, PLL 등에 이용했을 경우 공정변이로 전압조절 발진기의 자체 발진 주파수가 어느 정도 이동하여도 조절할 수 있는 주파수 영역이 넓어 생산성을 높일 수 있다는 데에 그 효과가 있다.

    바이어스회로
    5.
    发明公开
    바이어스회로 失效
    偏置电路

    公开(公告)号:KR1019990027564A

    公开(公告)日:1999-04-15

    申请号:KR1019970050032

    申请日:1997-09-30

    Abstract: 본 발명은 집적회로의 바이어스 회로에 관한 것으로서, 최근 CMOS 소자의 디자인 룰이 낮아지면서 아날로그와 많은 디지털 기능이 함께 집적되고, 이러한 이러한 회로에서는 디지털 회로에서 발생하는 잡음에 강하도록 아날로그 회로를 꾸미고 있으며, 그 중 하나를 잡음이 두 입력에 동등하게 작용하여 출력에서는 상쇄가 되는 차동 구조를 갖도록 구성함으로써, 복잡한 궤환 회로를 사용하지 않고도 간단한 저항과 트랜지스터의 매칭 특성을 이용하여 차동회로의 출력 바이어스 전압을 정할 수 있고, 궤환 회로를 사용하지 않기 때문에 회로 크기를 최소화 할 수 있으며, 궤환 회로를 사용하지 않기 때문에 회로의 안정도를 높일 수 있는 효과가 있다.

    집적회로 내장형 공급전원 지연회로
    6.
    发明公开
    집적회로 내장형 공급전원 지연회로 失效
    集成电源延迟电路

    公开(公告)号:KR1019980039485A

    公开(公告)日:1998-08-17

    申请号:KR1019960058509

    申请日:1996-11-27

    Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
    집적회로 내장형 공급전원 지연회로.
    2. 발명이 해결하려고 하는 기술적 과제
    그 구조가 단순하고, 커패시턴스 또는 MOS 커패시턴스에서의 전류 방전에 의한 지연 및 음 되돌림(negative feedback)에 의한 재생 동작으로 일정 시점후 매우 안정된 공급전원을 인가하도록 하고자 함.
    3. 발명의 해결방법의 요지
    공급전압을 충전하는 수단과 전류를 공급하는 수단과 충전수단의 출력값을 반전시키는 수단과 반전수단의 출력 값에 의해 제어되어 전류공급수단의 출력을 스위칭하는 수단과 스위칭수단의 제어를 받아 충전수단의 출력 값을 방전시키는 전류반복수단과 반전수단의 출력값에 의해 제어되어 충전수단의 출력 값을 접지전위로 변환시키는 전위값 변환수단, 및 반전수단의 출력값을 입력받아 반전, 비반전된 신호를 출력하는 버퍼링수단을 구비함
    4. 발명의 중요한 용도
    안정된 공급전원을 요하는 집적회로에 이용됨.

    작은 정현파 입력의 디지탈 논리레벨 변환회로
    7.
    发明公开
    작은 정현파 입력의 디지탈 논리레벨 변환회로 失效
    用于小正弦输入的数字逻辑电平转换电路

    公开(公告)号:KR1019970055471A

    公开(公告)日:1997-07-31

    申请号:KR1019950051462

    申请日:1995-12-18

    Abstract: 본 발명은 디지탈 논리 레벨 변환회로에 관한 것으로 특히, 작은 진폭의 정현파(Min. 0.4 Vp-p)를 AC 커플링하고 중간 논리 레벨로 변환하기 위한 레벨변환수단과; 히스테리시스(hysteresis)를 가지기 위해 각각 상대방과 반전동작하는 차동 증폭기와; 상기 차동 증폭기들의 구동전류를 제어하는 바이어스 회로와; 상기 차동 증폭기들의 출력을 입력받아 로우/하이의 디지탈 신호를 출력하여 차아지펌프(charge-pump)를 구동하는 RS 플립플롭; 및 상기 차동증폭기들의 기준전위 레벨을 생성하는 차아지 펌프 회로를 포함하는 것을 특징으로 하는 작은 정현파 입력의 디지탈 논리레벨 변환회로를 적용하면 수백 mV(Min. 0.4 Vp-p)의 작은 정현파 입력을 디지탈 논리 레벨인 0V-5V로 변환하며, 또한 변환된 디지탈 논리레벨의 듀티 비(duty ratio)를 50%±5% 내의 완전한 펄스(pulse) 파형으로 생성할 수 있게 기준 전압이 입력에 따라 추종하는 회로를 사용하여 통신 관련회로의 비교기 클럭원 및 기타 다양한 회로에 적용할 수 있다는 효과가 있다.

    고주파수 가변이득 제어 증폭기
    8.
    发明公开
    고주파수 가변이득 제어 증폭기 失效
    高频可变增益控制放大器

    公开(公告)号:KR1019960027259A

    公开(公告)日:1996-07-22

    申请号:KR1019940035159

    申请日:1994-12-19

    Inventor: 이종렬 송원철

    Abstract: 본 발명은 고주파수에서 큰 가변 이득을 갖는 증폭기 설계에 있어서 비교적 높은 주파수 대역(수백 MHz-수GHz)에서 큰 가변 이득을 갖고 있어서 자동전압제어(AGC)의 가변 증폭부에 이용될 수 있는 고주파수 가변이득 제어 증폭기에 관한 것으로, 증폭기의 바이어스 소오스를 위한 전류 소오스와 연결된 트랜지스터와 AC 커플링용 캐패시터와 이득 제어용 소자 저항 및 가변 이득용 트랜지스터로 구성되어 자동전압제어회로의 가변이득 증폭부 회로에 응용될 수 있을 뿐만 아니라, 다단 증폭부에서 각 단 증폭부 사이에 AC 결합용 캐패시터를 삽입할 필요가 없으며, 또한 종래의 회로를 사용시 DC 증폭의 포화 상태를 저지하기 위한 DC 피드백 회로가 필요없으므로 외부의 연결해야 할 비교적 용량이 큰 소자들의 수를 감소시켜 주변 회로없이 직접 각 단을 다단 속 연결하여 설계할 수 있는 효과로 인하여 직접회로에서 고주파수 가변 증폭 회로에 이용되어 간단하게 구현될 수 있게 되었다.

    연산증폭기(operational amplifier)회로
    9.
    发明授权
    연산증폭기(operational amplifier)회로 失效
    操作放大器电路

    公开(公告)号:KR1019960008216B1

    公开(公告)日:1996-06-20

    申请号:KR1019930027340

    申请日:1993-12-11

    Abstract: a main operational amplifier(10) for generating a differential output signal by charging and discharging two capacitors(C1, C2) of an output terminal with a supply voltage(Vdd) responding to a differential input signal; an auxiliary operational amplifier(20) for generating a monitor signal to show a operating mode of the main amplifier; and a transconductor(30) for increasing a slew rate by being turned off when the monitoring signal indicates a small signal mode, or by supplying predetermined current(I19) to the main operational amplifier when a monitoring signal indicates a large signal mode; thereby achieving a high speed operational amplifier.

    Abstract translation: 主运算放大器(10),用于通过响应于差分输入信号的电源电压(Vdd)对输出端子的两个电容器(C1,C2)进行充电和放电来产生差分输出信号; 辅助运算放大器(20),用于产生监视信号以显示主放大器的工作模式; 以及跨监视器(30),当监视信号表示小的信号模式时,通过关闭所述转换速率,或者当监控信号表示大的信号模式时,通过向主运算放大器供给预定的电流(I19) 从而实现高速运算放大器。

Patent Agency Ranking