전전자 중계 교환기에서의 지능망 서비스 호 처리 방법

    公开(公告)号:KR1019940017613A

    公开(公告)日:1994-07-27

    申请号:KR1019930025908

    申请日:1993-11-30

    Abstract: 본 발명은 R2MFC 신호방식을 사용하는 단국 및 중계 교환기로 부터 요청되는 지능망 서비스를 처리할 뿐만아니라 신용 통화 서비스와 같이 서비스 수행도중 가입자로 부터 정보를 수신해야 하는 지능망 서비스를 제공하기 위해 DTMF 신호 방식을 이용하여 이용자와 직접 통신할 수 있는 전전자 중계 교환기에서의 지능망 서비스 호처리 방법을 제공한는데 그 목적이 있으며, 전자 교환기 내의 호처리 과정에서 통화로의 연결을 위해 사용되는 국간 신호인 R2MFC(R2 Multi-Frequency Compelled), 가입자 신호인 DTMF(Dual Tone Multi-Frequency)를 동시에 수용하여 다양한 지능망 서비스의 신속한 대응을 위하여 중계 교환기에서 통화로를 통하여 중계 교환(TOLL)계위의 교환기에서 타 교환기의 가입자와 DTMF 신호로 직접통신할 수 있도록 하는 처리 절차를 가지고 수행되도록 하였 .

    교환기의 프로세서간 통신망의 경로상태 확인 방법

    公开(公告)号:KR1019940017585A

    公开(公告)日:1994-07-27

    申请号:KR1019920026095

    申请日:1992-12-29

    Abstract: 교환기의 시스팀 초기화시에 IPCU의 구성상태를 파악하고, 운용중 주기적으로 IPCU간의 경로를 시험하여 각 IPCU 경로상태를 감시하므로서 장애가 발생할 경우 신속하게 해당 유니트간의 장애 경로를 검출하고 장애 확산을 제한시키며 장애로 인한 메시지의 유실을 최소한으로 줄이기 위한 것이다.
    세개의 계층을 갖는 IPCU 구조에, 통신제어기 서브 시스팀중의 기본 단위로 노드를 나타내는 통신제어기 블럭(CI), 각 노드의 상태를 감시 및 제어하고 필요시 이상 상태를 IPC 통신 채널을 통하여 메시지로 그 상태를 송신하는 통신제어 프로세서 하드웨어 블럭(CIPH), 경보를 수집하고, 외부로의 송출 기능을 담당하는 장애 정합 블럭(FI)으로 구성되어 있다.
    교환기 내의 모든 IPCU간 메시지를 오류없이 전달되도록 하는 일련의 경로상태 감시 기능으로서 메시지 트래픽이 높은 IPCU간의 경로상태 확인을 일반 메시지 전송과 별개로 운용, 관리하므로서 고장 진단 및 고장 복구에 효율적이다.

    래치를 이용한 듀얼 쓰기장치 및 방법
    33.
    发明授权
    래치를 이용한 듀얼 쓰기장치 및 방법 失效
    双写设备和使用锁存器的方法

    公开(公告)号:KR1019940001702B1

    公开(公告)日:1994-03-05

    申请号:KR1019910008593

    申请日:1991-05-25

    Abstract: The data, the address, and the control signal of a processor are latched until a write mode of an other side processor is completed and a process cycle is quitted when a write mode of a processor is completed so that the time necessary to write data on a memory is shortened. The apparatus includes an address decoder (44) for decoding an address signal transmitted through an internal bus (51) an MPS bus interface (46) for interfacing an internal bus and an MPS bus, an error decoder (52) connected to a processor (43), the internal memory (45) and the MPS bus interface (46), and an address latch (64) connected to the internal bus (51) and the error decoder (52) to latch an address and an error signal when an error occurs in the MPS bus interface (46) and the memory on the other side.

    Abstract translation: 处理器的数据,地址和控制信号被锁存,直到另一侧处理器的写入模式完成,并且当处理器的写入模式完成时退出处理周期,以便将数据写入所需的时间 记忆缩短。 该装置包括:地址解码器(44),用于对通过内部总线(51)发送的地址信号进行解码; MPS总线接口(46),用于连接内部总线和MPS总线;错误解码器(52),连接到处理器 43),内部存储器(45)和MPS总线接口(46)以及连接到内部总线(51)的地址锁存器(64)和错误解码器(52),以在锁存地址和错误信号时 MPS总线接口(46)和另一侧的存储器发生错误。

    TD-버스를 통한 주변장치 액세스 방법 및 장치
    34.
    发明授权
    TD-버스를 통한 주변장치 액세스 방법 및 장치 失效
    TD-BUS的外围系统接入方法

    公开(公告)号:KR1019940001432B1

    公开(公告)日:1994-02-23

    申请号:KR1019910007061

    申请日:1991-05-01

    Abstract: The apparatus and method is for an electronic exchange to access peripheral equipments with high speed and high reliability. The apparatus includes a processor (1) for accessing peripheral equipments, a mode signal generator (58) for generating a read or a write mode signal, a first shift register (61) connected to the processor and the mode signal generator to delay output signals of the processor and the mode signal generator, an address decoder (59) for sending a selection signal to the processor and a complete signal generator (60), a second shift register (62) connected to the processor, a receive data buffer (64) connected to the processor and the address decoder, a state signal buffer (66) connected to the processor and the address decoder, a state signal generator (65) for analyzing states of the state signal buffer, and a third shift register (63) connected to the receive data buffer (65) and receiver (68).

    Abstract translation: 该装置和方法是用于电子交换以高速度和高可靠性访问外围设备。 该装置包括用于访问外围设备的处理器(1),用于产生读取或写入模式信号的模式信号发生器(58),连接到处理器的第一移位寄存器(61)和模式信号发生器,以延迟输出信号 处理器和模式信号发生器的地址解码器(59),用于向处理器发送选择信号和完整的信号发生器(60),连接到处理器的第二移位寄存器(62),接收数据缓冲器 )连接到处理器和地址解码器,连接到处理器和地址解码器的状态信号缓冲器(66),用于分析状态信号缓冲器的状态的状态信号发生器(65)和第三移位寄存器(63) 连接到接收数据缓冲器(65)和接收器(68)。

    CDMA 이동통신 시스템의 무선 데이터통신 연동장치
    38.
    发明公开
    CDMA 이동통신 시스템의 무선 데이터통신 연동장치 失效
    CDMA移动通信系统的无线数据通信互通装置

    公开(公告)号:KR1019970055717A

    公开(公告)日:1997-07-31

    申请号:KR1019950047848

    申请日:1995-12-08

    Abstract: 본 발명은 CDMA 이동통신 시스템의 무선 데이타 통신 연동장치에 관한 것으로 데이타 서비스에 요구되는 프로토콜을 구현하며, 전체 시스템을 관리하는 연동장치 관리블록: 중계선 회선과의 물리적인 정합과 스위칭 기능에 의해 다수의 채널을 하나의 그룹으로 하여 출력하는 중계선 정합 및 스위치 블록: 및 상기 중계선 정합 및 스위치 블록으로 부터 수신된 이동국 단말기의 데이타를 이동통신 제어국에서 첨가한 프리엠블을 제거하고 순수한 데이타를 추출하여 상기 연동장치 관리블록으로 전송하고 상기 연동장치 관리블록으로 부터 수신한 공중전화망의 단말기의 순수 데이타에 프리엠블을 추가하여 정해진 채널에 삽입하는 기능 및 애널로그 데이타 단말기와 통신하기 위해 애널로그 모뎀 신호로 변환기능을 수행하는 속도 변환 및 모뎀 정합 블 으로 구성되는 것을 특징으로 한다.

Patent Agency Ranking