-
41.
公开(公告)号:BR112013002605B1
公开(公告)日:2022-08-23
申请号:BR112013002605
申请日:2012-01-20
Applicant: PANASONIC CORP , PANASONIC IP CORP AMERICA , SUN PATENT TRUST
Inventor: YUTAKA MURAKAMI , TOMOHIRO KIMURA , MIKIHIRO OUCHI
Abstract: MÉTODO DE GERAÇÃO DE SINAL E DISPOSITIVO DE GERAÇÃO DE SINAL A presente invenção refere-se a um método de transmissão que transmite simultaneamente um primeiro sinal modulado e um segundo sinal modulado em uma frequência comum que executa pré-codificação em ambos os sinais com o uso de uma matriz de pré-codificação fixa e troca regularmente a fase de pelo menos um dos sinais, aprimorando por meio disso a qualidade de sinal de dados recebidos para um dispositivo de recepção.
-
公开(公告)号:CO2022010652A2
公开(公告)日:2022-08-19
申请号:CO2022010652
申请日:2022-07-29
Applicant: PANASONIC IP CORP AMERICA
Inventor: SUZUKI HIDETOSHI , NISHIO AKIHIKO
IPC: H04W56/00
Abstract: Se realiza control de temporización adecuado de acuerdo con el retardo de propagación entre una terminal y una estación base. Esta terminal incluye: una unidad de control que controla una temporización de transmisión con base en primera información relacionada con el control de la temporización de transmisión de señales en un incremento de transmisión de las señales, y segunda información relacionada con el control de la temporización de transmisión en un incremento más fino que en el incremento de transmisión; y una unidad de transmisión inalámbrica que realiza transmisión de señales con base en el control de la temporización de transmisión por la unidad de control.
-
公开(公告)号:BR112013023927B1
公开(公告)日:2022-07-26
申请号:BR112013023927
申请日:2012-03-08
Applicant: PANASONIC IP CORP AMERICA , PANASONIC CORP , SUN PATENT TRUST
Inventor: ALEXANDER GOLITSCHEK EDLER VON ELBWART , AKIHIKO NISHIO
IPC: H04W72/04
Abstract: APARELHO DE TERMINAL, MÉTODO DE RECEPÇÃO, APARELHO DE ESTAÇÃO DE BASE, MÉTODO DE TRANSMISSÃO E CIRCUITO INTEGRADO PARA CONTROLE DE UM PROCESSO. Esta invenção refere-se aos conceitos para sinalizar as informações de alocação de recurso a um terminal que indica aos recursos atribuídos pelo terminal para o terminal. O terminal pode receber informação de controle de downlink (DCI), que compreende um campo para indicar as informações de alocação de recurso do terminal. Esta atribuição de recurso campo dentro da DCI tem um número predeterminado de bits. O terminal pode determinar suas informações de alocação de recurso atribuídas do conteúdo da DCI recebida, embora o tamanho do campo de alocação de recurso na DCI recebida é insuficiente para representar todas as alocações de recurso permitido. De acordo com uma realização, os bits recebidos que são sinalizados ao terminal na DCI representam os bits predeterminados das informações de alocação de recurso. Todo o restante ou mais bits das informações de alocação de recurso que não são incluídos no campo da DCI recebida são definidos no valor predeterminado.
-
公开(公告)号:BR112013031624B1
公开(公告)日:2022-07-19
申请号:BR112013031624
申请日:2012-06-13
Applicant: PANASONIC CORP , PANASONIC IP CORP AMERICA , SUN PATENT TRUST
Inventor: YOUJI SHIBAHARA , TAKAHIRO NISHI , TORU MATSUNOBU , HISAO SASAI , TOSHIYASU SUGIO , KYOKO TANIKAWA
IPC: H04N19/16 , H04N19/11 , H04N19/176 , H04N19/196 , H04N19/463 , H04N19/593
Abstract: MÉTODO DE DECODIFICAÇÃO DE IMAGEM, MÉTODO DE CODIFICAÇÃO DE IMAGEM, APARELHO DE DECODIFICAÇÃO DE IMAGEM, APARELHO DE CODIFICAÇÃO DE IMAGEM, E APARELHO DE CODIFICAÇÃO E DECODIFICAÇÃO DE IMAGEM. A invenção refere-se a um método de decodificação de imagem para decodificar, em uma base de bloco por bloco, o s dados de imagem incluídos em um fluxo codificado que inclui: derivar candidatos para um modo de intrapredição a ser utilizado para intrapredição para um bloco-alvo de decodificação, o número de candidatos constantemente sendo um número plural; obter, do fluxo codificado, um índice para identificar um dos candidatos derivados para o modo de intrapredição; e determinar, com base no índice obtido, um dos candidatos derivados para o modo de intrapredição como o modo de intrapredição a ser utilizado para intrapredição para o bloco-alvo de decodificação.
-
公开(公告)号:ES2917553T3
公开(公告)日:2022-07-08
申请号:ES18832876
申请日:2018-07-11
Applicant: PANASONIC IP CORP AMERICA
Inventor: OHKAWA MASATO , SAITOU HIDEO , TOMA TADAMASA , NISHI TAKAHIRO , ABE KIYOFUMI , KANOH RYUICHI
IPC: H04N19/12 , H04N19/157 , H04N19/176 , H04N19/60 , H04N19/625
Abstract: Un codificador (100) que codifica un bloque de corriente en una imagen incluye circuitos y memoria. Usando la memoria, el circuito: realiza una primera transformación en una señal residual del bloque de corriente utilizando una primera base de transformación para generar los primeros coeficientes de transformación; y realiza una segunda transformación en los primeros coeficientes de transformación utilizando una segunda base de transformación para generar el segundo coeficientes de transformación y cuantifica los segundos coeficientes de transformación, cuando la primera base de transformación es la misma que una base de transformación predeterminada; y cuantifica los primeros coeficientes de transformación sin realizar la segunda transformación, cuando la primera base de transformación es diferente de la base de transformación predeterminada. (Traducción automática con Google Translate, sin valor legal)
-
公开(公告)号:LT3637767T
公开(公告)日:2022-06-27
申请号:LT18832876
申请日:2018-07-11
Applicant: PANASONIC IP CORP AMERICA
Inventor: OHKAWA MASATO , SAITOU HIDEO , TOMA TADAMASA , NISHI TAKAHIRO , ABE KIYOFUMI , KANOH RYUICHI
IPC: H04N19/12 , H04N19/124 , H04N19/157 , H04N19/176 , H04N19/60 , H04N19/625
-
公开(公告)号:BR112022006096A2
公开(公告)日:2022-06-21
申请号:BR112022006096
申请日:2020-09-09
Applicant: PANASONIC IP CORP AMERICA
Inventor: HORIUCHI AYAKO , SUZUKI HIDETOSHI , LI HONGCHAO , KUANG QUAN
IPC: H04W52/02
Abstract: é fornecido um equipamento de usuário (ue), um nó de agendamento e métodos de comunicação para ue e, respectivamente, nó de agendamento. o ue compreende um transceptor que, em operação, recebe uma configuração de um poss, sinal de economia de energia, janela de tempo para monitoramento de um poss e que precede uma drx, recepção descontínua, período on para monitoramento de um pdcch, canal de controle de enlace descendente físico, em que o poss indica a possibilidade do ue ter permissão para ignorar ou não o monitoramento para o pdcch no período on de drx e conjunto de circuitos que, em operação, determina, com base na configuração, a janela de tempo de poss e controla o transceptor para realizar o monitoramento do poss dentro do janela de tempo de poss.
-
公开(公告)号:MX2022005226A
公开(公告)日:2022-06-08
申请号:MX2022005226
申请日:2020-11-13
Applicant: PANASONIC IP CORP AMERICA
Inventor: LIM CHONG SOON , SUN HAI WEI , TOMA TADAMASA , NISHI TAKAHIRO , ABE KIYOFUMI , KANOH RYUICHI , SHASHIDHAR SUGHOSH PAVAN , TEO HAN BOON , LI JING YA , LIAO RU LING
IPC: H04N19/119 , H04N19/176 , H04N19/70
Abstract: Un codificador (100) parte en bloques mediante el uso de un conjunto de modos de partición de bloque obtenidos al combinar uno o más modos de partición de bloque que definen un tipo de partición. El conjunto de modos de partición de bloque incluye un primer modo de partición que define la dirección de partición y el número de particiones para partir un primer bloque, y un segundo modo de partición de bloque que define la dirección de partición y el número de particiones para partir un segundo bloque el cual es uno de los bloques obtenidos después de que se parte el primer bloque. Cuando el número de particiones del primer modo de partición de bloque es tres, el segundo bloque es un bloque central entre los bloques obtenidos después de partir el primer bloque, y la dirección de partición del segundo modo de partición de bloque es la misma que la dirección de partición del primer modo de partición de bloque, el segundo modo de partición de bloque incluye solo un modo de partición de bloque que indica que el número de particiones es tres.
-
公开(公告)号:MX2022005224A
公开(公告)日:2022-06-08
申请号:MX2022005224
申请日:2020-11-13
Applicant: PANASONIC IP CORP AMERICA
Inventor: LIM CHONG SOON , SUN HAI WEI , TOMA TADAMASA , NISHI TAKAHIRO , ABE KIYOFUMI , KANOH RYUICHI , SHASHIDHAR SUGHOSH PAVAN , TEO HAN BOON , LI JING YA , LIAO RU LING
IPC: H04N19/119 , H04N19/176 , H04N19/70
Abstract: Un codificador (100) parte en bloques mediante el uso de un conjunto de modos de partición de bloque obtenidos al combinar uno o más modos de partición de bloque que definen un tipo de partición. El conjunto de modos de partición de bloque incluye un primer modo de partición que define la dirección de partición y el número de particiones para partir un primer bloque, y un segundo modo de partición de bloque que define la dirección de partición y el número de particiones para partir un segundo bloque el cual es uno de los bloques obtenidos después de que se parte el primer bloque. Cuando el número de particiones del primer modo de partición de bloque es tres, el segundo bloque es un bloque central entre los bloques obtenidos después de partir el primer bloque, y la dirección de partición del segundo modo de partición de bloque es la misma que la dirección de partición del primer modo de partición de bloque, el segundo modo de partición de bloque incluye solo un modo de partición de bloque que indica que el número de particiones es tres.
-
公开(公告)号:AU2016419122B2
公开(公告)日:2022-06-02
申请号:AU2016419122
申请日:2016-08-11
Applicant: PANASONIC IP CORP AMERICA
Inventor: WANG LILEI , SUZUKI HIDETOSHI , LOEHR JOACHIM , FENG SUJUAN
Abstract: There are provided a wireless communication apparatus, method and system. The apparatus, at a first node, comprises: a transceiver, operative to transmit and/or receive radio signal; a circuitry, operative to measure one or more channel busy ratios for channel resource pools of the radio signal, and perform congestion control on the channel resource pools based on the measured channel busy ratios.
-
-
-
-
-
-
-
-
-