루프지연을 개선한 디지털 위상고정루프
    41.
    发明公开
    루프지연을 개선한 디지털 위상고정루프 失效
    数字相位锁定环,具有改进的环路延迟特性

    公开(公告)号:KR1020110063006A

    公开(公告)日:2011-06-10

    申请号:KR1020090119924

    申请日:2009-12-04

    CPC classification number: H03L7/1806 H03L2207/50

    Abstract: PURPOSE: A digital phase-locked loop improving a loop delay is provided to reduce a delay on a closed loop by using multi page signals with difference phases. CONSTITUTION: A reference phase accumulating part(100) outputs a standard sampling phase value by sampling an accumulated value of a reference clock phase. A phase detector(200) detects a phase difference signal corresponding to the difference between a reference sampling phase value and the DCO sampling phase value. A digital loop filter(300) averages the phase difference signal by filtering the phase difference signal. A digital control oscillator(500) generates an oscillation signal based on an averaged phase difference signal. A DCO phase accumulator(600) generates a plurality of clock signals whose phases are delayed. A plurality of D-FFs are operated according to a plurality of clock signals.

    Abstract translation: 目的:提供一种改善环路延迟的数字锁相环,通过使用具有差分相位的多页信号来减少闭环上的延迟。 构成:参考相位累积部分(100)通过对参考时钟相位的累积值进行采样来输出标准采样相位值。 相位检测器(200)检测与参考采样相位值和DCO采样相位值之间的差相对应的相位差信号。 数字环路滤波器(300)通过对相位差信号进行滤波来对相位差信号进行平均。 数字控制振荡器(500)基于平均的相位差信号产生振荡信号。 DCO相位累加器(600)产生相位延迟的多个时钟信号。 根据多个时钟信号来操作多个D-FF。

    맥파 전달 속도 측정 장치, 방법 및 이를 포함하는 진단 시스템
    42.
    发明公开
    맥파 전달 속도 측정 장치, 방법 및 이를 포함하는 진단 시스템 有权
    用于测量脉搏波速度的装置及其方法及包括其中的诊断系统

    公开(公告)号:KR1020110037202A

    公开(公告)日:2011-04-13

    申请号:KR1020090094529

    申请日:2009-10-06

    Abstract: PURPOSE: An apparatus for measuring pulse wave velocity and a method thereof are provided to reduce power consumption by using a electricity transfer device. CONSTITUTION: In an apparatus for measuring pulse wave velocity and a method thereof, an impedance signal measuring unit(100) includes a test current generator(110), a bio impedance signal electrode(130), a bio-impedance signal amplification unit(150), and a bio-impedance signal processing unit(170). A bio-impedance signal measurement unit(100) includes a first amplifier(160) and a second amplifier(180). The test current generator generates a current which is transmitted to one part of the body of a subject. A local oscillator is connected to the earth and generates a local oscillation signal. The bio impedance signal electrode comprises two electrode pads. A pulse wave transmission speed measuring unit comprises the bio-impedance signal measurement unit, a electrocardiogram signal measurement unit(200), and a data processing unit(350).

    Abstract translation: 目的:提供一种用于测量脉搏波速度的装置及其方法,以通过使用电力传输装置来降低功耗。 阻抗信号测量单元(100)包括测试电流发生器(110),生物阻抗信号电极(130),生物阻抗信号放大单元(150) )和生物阻抗信号处理单元(170)。 生物阻抗信号测量单元(100)包括第一放大器(160)和第二放大器(180)。 测试电流发生器产生电流,该电流被传送到被摄体的身体的一部分。 本地振荡器连接到地,并产生本地振荡信号。 生物阻抗信号电极包括两个电极焊盘。 脉波传播速度测量单元包括生物阻抗信号测量单元,心电图信号测量单元(200)和数据处理单元(350)。

    전압제어발진기기초 아날로그-디지털 변환기를 이용한 디지털화된 수신기
    43.
    发明授权
    전압제어발진기기초 아날로그-디지털 변환기를 이용한 디지털화된 수신기 失效
    使用基于电压控制的振荡器的模拟数字转换器的数字化接收器

    公开(公告)号:KR100989900B1

    公开(公告)日:2010-10-26

    申请号:KR1020080117617

    申请日:2008-11-25

    Inventor: 조성환 김재욱

    Abstract: 디지털화된 수신기는 잡음과 데이터를 포함하는 입력된 아날로그 데이터 신호에서 상기 잡음을 줄이면서 상기 데이터를 증폭하여 증폭된 아날로그 데이터 신호를 제공하는 저잡음 증폭기, 전체 샘플링 주기 중에서 입력 신호를 적분하지 않는 구간동안에는 DC 전압을 입력신호 받아들이거나 발진을 멈추고, 상기 증폭된 아날로그 데이터 신호를 디지털 신호로 변환하여 디지털 출력 신호를 제공하는 스위치드 전압제어발진기 및 상기 디지털 출력 신호를 처리하는 디지털 신호 처리 장치를 포함한다.

    저전력 주파수 합성기
    44.
    发明公开
    저전력 주파수 합성기 有权
    低功率频率合成器

    公开(公告)号:KR1020100063941A

    公开(公告)日:2010-06-14

    申请号:KR1020080122325

    申请日:2008-12-04

    CPC classification number: H03L7/193 H03B5/1231 H03B5/24 H03L7/099 H03L7/1974

    Abstract: PURPOSE: A low power frequency synthesizer is provided to directly connect an operating current transferring route of a demultiply circuit unit to a resonant coil of an oscillation circuit unit without a DC/DC converter. CONSTITUTION: A demultiply circuit unit(100) is connected between a power terminal and an operating current transferring route. The demultiply circuit unit demultiplies inputted oscillation signal. An oscillation circuit unit(200) includes an inductance circuit unit(210) including a resonant coil connected to the operating current transferring route and a capacitor circuit unit(220) connected parallel with the inductance circuit unit. The oscillation circuit unit includes a negative resistant unit(230) for supplying the negative resistance to oscillate to the inductance circuit unit and the capacitor circuit unit. An intermediate point of the resonant coil is connected to the operating current transferring route. Both ends of the resonant coil are connected to the demultiply circuit unit.

    Abstract translation: 目的:提供一种低功率频率合成器,用于将不连续电路单元的工作电流传输路径直接连接到没有DC / DC转换器的振荡电路单元的谐振线圈。 构成:电力终端和工作电流传输路径之间连接多个电路单元(100)。 多分支电路单元对输入的振荡信号进行分频。 振荡电路单元(200)包括:电感电路单元(210),包括连接到工作电流传输路径的谐振线圈和与电感电路单元并联连接的电容器电路单元(220)。 振荡电路单元包括负电阻单元(230),用于提供负电阻以振荡到电感电路单元和电容器电路单元。 谐振线圈的中间点连接到工作电流传输路径。 谐振线圈的两端连接到多余电路单元。

    아날로그 디지털 변환기 및 아날로그 디지털 변환 방법
    45.
    发明授权
    아날로그 디지털 변환기 및 아날로그 디지털 변환 방법 失效
    模数转换器和模数转换方法

    公开(公告)号:KR100916553B1

    公开(公告)日:2009-09-14

    申请号:KR1020070102684

    申请日:2007-10-11

    Inventor: 조성환 장태광

    Abstract: 아날로그 디지털 변환기는 전압제어 발진기, 위상 보간부 및 위상 검출부를 포함한다. 전압 제어 발진기는 링 형태로 연결된 복수의 딜레이 셀들을 포함하며, 입력 신호에 응답하여 복수의 딜레이 셀들의 각 출력단에서 서로 단위 위상차를 가진 제1 발진 신호들을 출력한다. 위상 보간부는 제1 발진 신호들 중 단위 위상차를 가진 인접 신호들을 보간하여 인접 신호들의 중간 위상을 가지는 보간 신호들을 생성하고, 제1 발진 신호들 및 보간 신호들을 제2 발진 신호로 출력한다. 위상 검출부는 제2 발진 신호들의 위상 변화량을 검출하고, 검출된 위상 변화량에 기초하여 입력 신호에 대응되는 디지털 값을 결정한다.

    멀티-모듈러스 주파수 분주기
    47.
    发明授权
    멀티-모듈러스 주파수 분주기 失效
    多模分频器

    公开(公告)号:KR100862230B1

    公开(公告)日:2008-10-09

    申请号:KR1020060138894

    申请日:2006-12-29

    Inventor: 조성환 이준희

    Abstract: 멀티-모듈러스 주파수 분주기가 개시된다. 멀티-모듈러스 주파수 분주기는 입력 딜레이 셀, 링 전압제어발진기, 바이어스 회로 및 제어 신호 생성부를 포함한다. 링 전압 제어 발진기는 지연된 입력 주파수 신호를 제공받아 바이어스 회로에서 제공되는 바이어스 전압 및 제어 신호 생성부에서 제공되는 스위치 제어 신호와 전류 제어 신호에 기초하여 주파수 분주비가 결정된 출력 주파수 제어 신호를 제공한다. 분주비는 스위치 제어 신호와 전류 제어 신호에 의하여 다양하게 디자인 될 수 있다.

    멀티-모듈러스 주파수 분주기
    48.
    发明公开
    멀티-모듈러스 주파수 분주기 失效
    多模式频率分频器

    公开(公告)号:KR1020080062788A

    公开(公告)日:2008-07-03

    申请号:KR1020060138894

    申请日:2006-12-29

    Inventor: 조성환 이준희

    CPC classification number: H03K23/667 H03L7/0802 H03L7/1976

    Abstract: A multi-modulus frequency divider is provided to reduce the size of circuit by omitting capacitors, resistors, and inductors therein. A multi-modulus frequency divider includes an input delay cell(110), a ring voltage control oscillator(100), a bias circuit(180), and a control signal generator(190). The input delay cell delays input frequency signals. The ring voltage control oscillator, which includes plural first and second type delay cells and plural switches, receives the delayed input frequency signals and supplies output frequency signals whose frequency division ratio is determined by operations of the switches. The bias circuit generates bias voltages for controlling currents, which are supplied to the input delay cell and the first and second type delay cells. The control signal generator generates switch control signals for controlling the switches and current control signals for controlling currents flowing in the second type delay cells.

    Abstract translation: 提供多模式分频器以通过省略其中的电容器,电阻器和电感器来减小电路的尺寸。 多模式分频器包括输入延迟单元(110),环形电压控制振荡器(100),偏置电路(180)和控制信号发生器(190)。 输入延迟单元延迟输入频率信号。 包括多个第一和第二类型延迟单元和多个开关的环形电压控制振荡器接收延迟的输入频率信号,并提供其分频比由开关的操作确定的输出频率信号。 偏置电路产生用于控制电流的偏置电压,其被提供给输入延迟单元和第一和第二类型延迟单元。 控制信号发生器产生用于控制开关的开关控制信号和用于控制在第二类延迟单元中流动的电流的电流控制信号。

    해상도 조절이 가능한 아날로그-디지털 변환기 및 변환방법
    49.
    发明公开
    해상도 조절이 가능한 아날로그-디지털 변환기 및 변환방법 失效
    能够控制分辨率的模拟数字转换器及其方法

    公开(公告)号:KR1020080051408A

    公开(公告)日:2008-06-11

    申请号:KR1020060122430

    申请日:2006-12-05

    Inventor: 조성환 김재욱

    CPC classification number: H03M1/1285 H03K19/20 H03M2201/71 H04N7/0117

    Abstract: An analog-digital converter capable of adjusting resolution and a conversion method therefor are provided to be operated in a broadband sampling frequency by using a VCO(Voltage Controlled Oscillator) and adjust the resolution and power consumption without a structural change. An input adjusting circuit(100) changes a level of an input signal according to a selected resolution mode. A digital code generating circuit(200) generates a digital code for the converted input signal. The input adjusting circuit includes a sample-end-hold circuit for sampling and holding an analog input signal in response to a sampling clock.

    Abstract translation: 通过使用VCO(压控振荡器),能够调整分辨率的模拟数字转换器及其转换方法以宽带采样频率工作,并且在没有结构变化的情况下调整分辨率和功耗。 输入调整电路(100)根据选择的分辨率模式改变输入信号的电平。 数字码产生电路(200)产生用于转换的输入信号的数字码。 输入调整电路包括采样保持电路,用于响应采样时钟采样和保持模拟输入信号。

    보정가능한 온칩 발진 회로
    50.
    发明授权
    보정가능한 온칩 발진 회로 失效
    片上振荡器,可补偿

    公开(公告)号:KR100836530B1

    公开(公告)日:2008-06-10

    申请号:KR1020060097487

    申请日:2006-10-04

    Inventor: 조성환 이정협

    Abstract: 발진 회로는 주파수 비교부, 보정 코드 생성부, 저항-커패시터 발진기, 비활성 메모리, 제1 스위치 및 제2 스위치를 포함한다. 주파수 비교부는 외부의 기준 신호의 주파수와 발진 신호의 주파수를 비교하고, 그 비교 결과를 출력한다. 보정 코드 생성부는 상기 비교 결과를 기초로 보정 코드를 생성하고, 최적의 보정 코드를 얻을 때까지 보정 코드를 갱신한다. RC 발진기는 상기 보정 코드에 따라 원하는 저항 및 커패시턴스를 갖도록 각각 조합할 수 있는 복수의 저항들 및 복수의 커패시터들을 포함하고, 저항 및 커패시턴스의 곱으로 표현되는 발진 주파수를 가지는 발진 신호를 생성한다. 비활성 메모리는 최적의 보정 코드를 저장한다. 제1 스위치는 보정 코드 생성부로부터 상기 보정 코드를 RC 발진기에 전달하며, 제2 스위치는 비활성 메모리부터 상기 최적의 보정 코드를 RC 발진기에 전달한다.

Patent Agency Ranking