Abstract:
PURPOSE: A digital phase-locked loop improving a loop delay is provided to reduce a delay on a closed loop by using multi page signals with difference phases. CONSTITUTION: A reference phase accumulating part(100) outputs a standard sampling phase value by sampling an accumulated value of a reference clock phase. A phase detector(200) detects a phase difference signal corresponding to the difference between a reference sampling phase value and the DCO sampling phase value. A digital loop filter(300) averages the phase difference signal by filtering the phase difference signal. A digital control oscillator(500) generates an oscillation signal based on an averaged phase difference signal. A DCO phase accumulator(600) generates a plurality of clock signals whose phases are delayed. A plurality of D-FFs are operated according to a plurality of clock signals.
Abstract:
PURPOSE: An apparatus for measuring pulse wave velocity and a method thereof are provided to reduce power consumption by using a electricity transfer device. CONSTITUTION: In an apparatus for measuring pulse wave velocity and a method thereof, an impedance signal measuring unit(100) includes a test current generator(110), a bio impedance signal electrode(130), a bio-impedance signal amplification unit(150), and a bio-impedance signal processing unit(170). A bio-impedance signal measurement unit(100) includes a first amplifier(160) and a second amplifier(180). The test current generator generates a current which is transmitted to one part of the body of a subject. A local oscillator is connected to the earth and generates a local oscillation signal. The bio impedance signal electrode comprises two electrode pads. A pulse wave transmission speed measuring unit comprises the bio-impedance signal measurement unit, a electrocardiogram signal measurement unit(200), and a data processing unit(350).
Abstract:
디지털화된 수신기는 잡음과 데이터를 포함하는 입력된 아날로그 데이터 신호에서 상기 잡음을 줄이면서 상기 데이터를 증폭하여 증폭된 아날로그 데이터 신호를 제공하는 저잡음 증폭기, 전체 샘플링 주기 중에서 입력 신호를 적분하지 않는 구간동안에는 DC 전압을 입력신호 받아들이거나 발진을 멈추고, 상기 증폭된 아날로그 데이터 신호를 디지털 신호로 변환하여 디지털 출력 신호를 제공하는 스위치드 전압제어발진기 및 상기 디지털 출력 신호를 처리하는 디지털 신호 처리 장치를 포함한다.
Abstract:
PURPOSE: A low power frequency synthesizer is provided to directly connect an operating current transferring route of a demultiply circuit unit to a resonant coil of an oscillation circuit unit without a DC/DC converter. CONSTITUTION: A demultiply circuit unit(100) is connected between a power terminal and an operating current transferring route. The demultiply circuit unit demultiplies inputted oscillation signal. An oscillation circuit unit(200) includes an inductance circuit unit(210) including a resonant coil connected to the operating current transferring route and a capacitor circuit unit(220) connected parallel with the inductance circuit unit. The oscillation circuit unit includes a negative resistant unit(230) for supplying the negative resistance to oscillate to the inductance circuit unit and the capacitor circuit unit. An intermediate point of the resonant coil is connected to the operating current transferring route. Both ends of the resonant coil are connected to the demultiply circuit unit.
Abstract:
아날로그 디지털 변환기는 전압제어 발진기, 위상 보간부 및 위상 검출부를 포함한다. 전압 제어 발진기는 링 형태로 연결된 복수의 딜레이 셀들을 포함하며, 입력 신호에 응답하여 복수의 딜레이 셀들의 각 출력단에서 서로 단위 위상차를 가진 제1 발진 신호들을 출력한다. 위상 보간부는 제1 발진 신호들 중 단위 위상차를 가진 인접 신호들을 보간하여 인접 신호들의 중간 위상을 가지는 보간 신호들을 생성하고, 제1 발진 신호들 및 보간 신호들을 제2 발진 신호로 출력한다. 위상 검출부는 제2 발진 신호들의 위상 변화량을 검출하고, 검출된 위상 변화량에 기초하여 입력 신호에 대응되는 디지털 값을 결정한다.
Abstract:
전압제어발진기 기반의 N차 아날로그 디지털 변환기는 N 개의 컨버팅부, 멀티플렉서를 포함한다. N 개의 컨버팅부는 기준 클럭 신호가 N(N은 2이상의 자연수) 분주된 제1 내지 제N 클럭 신호에 따라 각각의 샘플링 레이트로 아날로그 입력 신호가 샘플링된 제1 내지 제N 개 샘플신호의 전압 레벨에 기초한 N 개의 디지털 신호를 각각 출력한다. 멀티플렉서는 제어 클럭 신호에 응답하여 상기 N 개의 디지털 신호들 중 하나를 선택하여 출력한다. 따라서 여러 주파수 대역에서 높은 신호 대 잡음비를 갖는다.
Abstract:
멀티-모듈러스 주파수 분주기가 개시된다. 멀티-모듈러스 주파수 분주기는 입력 딜레이 셀, 링 전압제어발진기, 바이어스 회로 및 제어 신호 생성부를 포함한다. 링 전압 제어 발진기는 지연된 입력 주파수 신호를 제공받아 바이어스 회로에서 제공되는 바이어스 전압 및 제어 신호 생성부에서 제공되는 스위치 제어 신호와 전류 제어 신호에 기초하여 주파수 분주비가 결정된 출력 주파수 제어 신호를 제공한다. 분주비는 스위치 제어 신호와 전류 제어 신호에 의하여 다양하게 디자인 될 수 있다.
Abstract:
A multi-modulus frequency divider is provided to reduce the size of circuit by omitting capacitors, resistors, and inductors therein. A multi-modulus frequency divider includes an input delay cell(110), a ring voltage control oscillator(100), a bias circuit(180), and a control signal generator(190). The input delay cell delays input frequency signals. The ring voltage control oscillator, which includes plural first and second type delay cells and plural switches, receives the delayed input frequency signals and supplies output frequency signals whose frequency division ratio is determined by operations of the switches. The bias circuit generates bias voltages for controlling currents, which are supplied to the input delay cell and the first and second type delay cells. The control signal generator generates switch control signals for controlling the switches and current control signals for controlling currents flowing in the second type delay cells.
Abstract:
An analog-digital converter capable of adjusting resolution and a conversion method therefor are provided to be operated in a broadband sampling frequency by using a VCO(Voltage Controlled Oscillator) and adjust the resolution and power consumption without a structural change. An input adjusting circuit(100) changes a level of an input signal according to a selected resolution mode. A digital code generating circuit(200) generates a digital code for the converted input signal. The input adjusting circuit includes a sample-end-hold circuit for sampling and holding an analog input signal in response to a sampling clock.
Abstract:
발진 회로는 주파수 비교부, 보정 코드 생성부, 저항-커패시터 발진기, 비활성 메모리, 제1 스위치 및 제2 스위치를 포함한다. 주파수 비교부는 외부의 기준 신호의 주파수와 발진 신호의 주파수를 비교하고, 그 비교 결과를 출력한다. 보정 코드 생성부는 상기 비교 결과를 기초로 보정 코드를 생성하고, 최적의 보정 코드를 얻을 때까지 보정 코드를 갱신한다. RC 발진기는 상기 보정 코드에 따라 원하는 저항 및 커패시턴스를 갖도록 각각 조합할 수 있는 복수의 저항들 및 복수의 커패시터들을 포함하고, 저항 및 커패시턴스의 곱으로 표현되는 발진 주파수를 가지는 발진 신호를 생성한다. 비활성 메모리는 최적의 보정 코드를 저장한다. 제1 스위치는 보정 코드 생성부로부터 상기 보정 코드를 RC 발진기에 전달하며, 제2 스위치는 비활성 메모리부터 상기 최적의 보정 코드를 RC 발진기에 전달한다.