-
公开(公告)号:KR1019980020556A
公开(公告)日:1998-06-25
申请号:KR1019960039065
申请日:1996-09-10
Applicant: 한국전자통신연구원
IPC: H04L12/28
Abstract: 본 발명은 전송 프로토콜의 소스 및 수신자 연결 제어 방법에 관한 것으로, 멀티미디어 환경의 다-대-다 다자간 연결 설정을 유지하기 위하여 하나의 소스가 멀티캐스트 그룹을 생성하고 수신자들은 상기 멀티캐스트 그룹에 가입하는 방법을 이용한다. 또한 신뢰성있는 연결 설정을 실현하기 위하여 소스는 하트비트를 이용하고 수신자는 소극적 확인(NACK) 메시지를 이용하며, 수신자는 멀티캐스트 어드레스를 경청하고 있다가 소스의 메시지를 검출하고 수신자들은 소스의 시작 메시지를 손실할 경우 소스 그룹을 얻기 위한 명확한 가입 및 탈퇴 절차를 수행함으로써 소스와 다수의 수신자의 연결 설정에 대한 가입 및 탈퇴 효율을 극대화하고 부담을 최소화시키며, 다자간의 연결 관리에 대한 확장성을 높일 수 있는 전송 프로토콜의 소스 및 수신자 연결 제어 방법이 개시된다.
-
-
公开(公告)号:KR1019950008838B1
公开(公告)日:1995-08-08
申请号:KR1019910025372
申请日:1991-12-30
Applicant: 한국전자통신연구원
IPC: G06F15/16
Abstract: The computer effectively executes multimedia data processing and knowledge processing, and processes general arithmetic operation. The device includes a VME system which has a user interface and external storage host computer, a communication network which has a multiple PCU node computer and a node processor, a DSP module, a INC module and a VMEIF module, a DSP HI(host interface), a DSP SRAM which has common information, a VME bus which transmitts a node memory by burst mode.
Abstract translation: 计算机有效地执行多媒体数据处理和知识处理,并处理一般的算术运算。 该设备包括具有用户接口和外部存储主机的VME系统,具有多个PCU节点计算机和节点处理器的通信网络,DSP模块,INC模块和VMEIF模块,DSP HI(主机接口 ),具有公共信息的DSP SRAM,通过突发模式发送节点存储器的VME总线。
-
公开(公告)号:KR1019950000495B1
公开(公告)日:1995-01-24
申请号:KR1019910024777
申请日:1991-12-28
Applicant: 한국전자통신연구원
IPC: G11C7/00
Abstract: The interface of node memory and MBUS consists of a special controller chip and a multiple control module for data read/write operation in parallel processing system. The multiple control module comprises a type/size module for deciding the type/size of transaction, a 64 bit latch module for controlling the difference of data width at data input/output, a transmission module for controlling latch, a parity generation/check module for checking the effectiveness of input/output data a burst module for having 32 bit counter for burst transmission from 1byte to 128 byte, a module for generating self-address continuously without designating new address.
Abstract translation: 节点存储器和MBUS的接口由并行处理系统中的数据读/写操作的专用控制器芯片和多控制模块组成。 多重控制模块包括用于确定事务的类型/大小的类型/大小模块,用于控制数据输入/输出处的数据宽度的差异的64位锁存模块,用于控制锁存器的传输模块,奇偶生成/检查模块 用于检查输入/输出数据的有效性,用于具有用于从1字节到128字节的突发传输的32位计数器的突发模块,用于连续地生成自地址而不指定新地址的模块。
-
公开(公告)号:KR1019940005436B1
公开(公告)日:1994-06-18
申请号:KR1019910025371
申请日:1991-12-30
Applicant: 한국전자통신연구원
IPC: G06F3/02
Abstract: The device switches to make the data flow in the pipe line structure continuously and effectively. It also separates and performs the processes of the tag analysis, pathway determination, and routing tag correction from each pipe line of the data pass so that the clock speed is increased. The device comprises 4 bi-directional ports(3a-3d) connected to different switching elements, 2 uni-directional ports(4a,4b) connected to the processing elements.
Abstract translation: 设备切换,使数据流在管线结构中持续有效。 它还从数据通过的每个管道分离和执行标签分析,路径确定和路由标签校正的过程,从而提高时钟速度。 该装置包括连接到不同开关元件的4个双向端口(3a-3d),连接到处理元件的2个单向端口(4a,4b)。
-
公开(公告)号:KR1019940003323B1
公开(公告)日:1994-04-20
申请号:KR1019910025588
申请日:1991-12-31
Applicant: 한국전자통신연구원
IPC: G06F13/00
Abstract: For the intelligent computer to process multi-media data, the interface circuit for the MBus and DSP module to support direct SRAM access of the DSP module comprises an SRAM interface (100) to access SRAM in the DSP module, a DPRAM interface (200) to access DPRAM in the DSP, a DSP96002 host interface (300) to access DSP96002 host interface, a latch unit (28) to control the control signal, an AND-gate (29) to change every MBus status signals into one, a DSP controller (30) for symbolization, an SRAM controller (31) and a DPRAM controller (32).
Abstract translation: 对于智能计算机处理多媒体数据,用于支持DSP模块的直接SRAM访问的MBus和DSP模块的接口电路包括用于访问DSP模块中的SRAM的SRAM接口(100),DPRAM接口(200) 访问DSP中的DPRAM,用于访问DSP96002主机接口的DSP96002主机接口(300),用于控制控制信号的锁存单元(28),将每个MBus状态信号改变为一个的与门(29),DSP 用于符号化的控制器(30),SRAM控制器(31)和DPRAM控制器(32)。
-
-
-
-
公开(公告)号:KR100734826B1
公开(公告)日:2007-07-03
申请号:KR1020030095386
申请日:2003-12-23
Applicant: 한국전자통신연구원
IPC: G06F15/16
Abstract: 공유 파일을 이용한 비동기적 데이터 전달 방법 및 그 시스템이 개시된다. 적어도 하나 이상의 시스템에 전달하고자 하는 데이터를 공유 파일에 기록하고, 각각의 시스템으로 전달되는 공유 파일에 관한 정보를 포함하는 공유 정보 파일을 각각의 시스템별로 생성하고 관리하며 공유 정보 파일을 기초로 각각의 시스템으로 데이터 전달이 완료된 공유 파일을 파악하고 삭제한다. 이로써, 시스템간에 데이터를 비동기적으로 전달할 수 있다.
-
-
-
-
-
-
-
-
-