Abstract:
The method comprises the steps of transmitting data to a responding unit under the arbitration inhibition by driving an address through a requester, a writecycle arbitration inhibition signal WRINH, and a data bus arbitration inhibition signal DBINH, and by sending data to a variable block transmission signal line; performing the address bus arbitration of the other requester by releasing a WRINH signal line; performing a series of operations by receiving a transmission conformation signal from the responding unit through the requester; obtaining a right to use the bus; driving the DBINH signal line; performing the address bus arbitration of the other requester by releasing the WRINH signal line; and performing a series of operations by receiving a transmission conformation signal from the responding unit through the requester.
Abstract:
PURPOSE: A cache controller is provided to increase a cache using rate by providing a plurality of dual port buffers, thereby controlling a transaction buffering by a minimum control overhead. CONSTITUTION: A WE1 signal(311), a WE0 signal(312), a WA bus signal(313), a WD bus signal(314), a WCLK clock signal(315) etc. are applied to a dual port transaction buffer(300) from a writing module unit through a writing port. An OE1 signal(321), an OE0 signal(322) and a RA bus signal(323) are applied to the dual port transaction buffer(300) from a reading module unit(320) through a reading port. A RD bus signal(324) is applied to the reading module unit(320) from the dual port transaction buffer(300). The WE1 signal(311) is a writing enable signal with respect to an entry 1(301) of the dual port transaction buffer(300). The WE0 signal(312) is a writing enable signal with respect to an entry 0(302) of the dual port transaction buffer(300). The WA bus signal(313) is a bus signal designating an entry address of the dual port transaction buffer(300). The WD bus signal(314) is a bus signal transmitting data to be stored in an entry. The WCLK clock signal(315) is a square wave clock signal used in synchronous operations of a writing port. The OE1 signal(321) is a reading enable signal with respect to an entry 1(301) of the dual port transaction buffer(300). The OE0 signal(322) is a reading enable signal with respect to an entry 0(302) of the dual port transaction buffer(300). The RA bus signal(323) is a bus signal designating an entry address of the dual port transaction buffer(300). The RD bus signal(324) is a bus signal transmitting data read in an entry. The reading port reads buffer data asynchronously without a clock signal.
Abstract:
PURPOSE: The device and method for the global control of the crossbar routing switch is provided to transmit only the pure data, except a tag in the receiving node, to offer the packet of the same angle in the receiving node, and to perform the global control fitting to the crossbar routing switch without using the additional signal and circuit. CONSTITUTION: The global control unit is ready(401). If a broadcast request signal is driven(402), one of ports requesting the broadcast transmission is selected(403). Or, the next input port is selected(404,405). If the other point-to-point transmission exists(406), the internal ready signal is driven in the blocking state for restraining the next point-to-point transmission(407). Otherwise,if the broadcast transmission method is in the hub/cluster separating signal state(408), the broadcast transmission is started after transforming into the dummy state for removing the tag of the packet and spending one clock(409,410). When the broadcast transmission exits, all internal ready signal is driven in the ready state for the other point-to-point transmission and the content of the mask register is altered so that the next input port receives the broadcast arbitration(411).
Abstract:
경제성을 고려하여 핀 개수를 줄이고, 고대역폭을 위하여 많은 포트를 갖는 "엑센트(Xcent)" 라우터는 단일점(signle-ended) 신호 방식을 사용한다. 이러한 단일점 신호 전송 규칙을 갖는 라우터를 케이블을 사용해 연결할 경우, 케이블의 잡음 면역성을 고려하여 차동신호와 단일점 신호를 변환하는 케이블 정합 카드가 필요하다. 본 발명은 케이블 정합 카드를 사용할 때 케이블의 연결 상태 및 상대방 케이블 정합 카드의 전원 상태를 라우터의 출력 포트에 전달하고, 가시적으로 케이블의 연결 상태와 포트의 동작 상태를 보여줄 수 있는 고성능 시스템의 상호 연결망 구조에 관한 것이다.
Abstract:
경제성을 고려하여 핀 개수를 줄이고, 고대역폭을 위하여 많은 포트를 갖는 "엑센트(Xcent)" 라우터는 단일점(signle-ended) 신호 방식을 사용한다. 이러한 단일점 신호 전송 규칙을 갖는 라우터를 케이블을 사용해 연결할 경우, 케이블의 잡음 면역성을 고려하여 차동신호와 단일점 신호를 변환하는 케이블 정합 카드가 필요하다. 본 발명은 케이블 정합 카드를 사용할 때 케이블의 연결 상태 및 상대방 케이블 정합 카드의 전원 상태를 라우터의 출력 포트에 전달하고, 가시적으로 케이블의 연결 상태와 포트의 동작 상태를 보여줄 수 있는 고성능 시스템의 상호 연결망 구조에 관한 것이다.
Abstract:
본 발명은 플릿(flit) 단위 cut-through 방식의 경로제어를 수행하는 크로스바 상호연결망에 적합한 크로스바 라우팅 스위치를 구성하는 중재 요청 제어 장치 그 제어방법에 관한 것으로서, 본 발명의 중재 요청 장치가 적용되는 크로스바 라우팅 스위치는 독자적인 패킷 형태와 경로 제어 방법을 가지고 있으며 망 제어 기능등 여러가지 독자적인 기능을 제공한다. 본 발명은 상기 크로스바 라우팅 스위치의 기능중 데이터 패킷의 태그 플릿을 해석하여 일반 패킷 전송, 긴급 패킷 전송, 그리고 브로드캐스트 전송을 구분하여 해당 전송의 중재를 요청하는 기능과, 망 제어 패킷의 경우 해당 포트를 분리 또는 결합시키는 기능, 그리고 정의된 형태의 태그가 아니거나 잘못된 목적지 주소로 데이터 전송을 요구하는 경우 패킷을 자동적으로 제거하는 패킷 제거 신호 구동기능을 수행하는 중재 요청 장치의 중재요청 제어방법을 제공하는 것이다. 또한 본 발명은 기존의 단순한 목적지 주소 해석 기능외에 상기 부가적인 기능들을 제공하므로써, 고기능의 크로스바 라우팅 스위치를 구현할 수 있다.
Abstract:
본 발명은 병렬처리 컴퓨터의 상호연결망을 구성하는 라우팅 스위치에 관련된 것으로서, 그 목적은 계층구조의 뛰어난 확장성과 바이트 슬라이스 개념을 통해 데이터 폭에 대한 뛰어난 확장성을 제공하는 데에 있다. 그 특징은 소정개수의 입력제어수단에서는 각각 하나씩의 입력포트들과 각 입력 데이터에 대한 조작들을 제어하고, 경로제어수단에서는 데이터 전송요구에 따른 해당 데이터를 해당 출력제어수단에 출력하고, 소정개수의 출력 제어수단에서는 각각 하나씩의 출력포트들을 제어하여 출력 데이터를 출력포트로 출력한다. 본 발명은 라우팅 스위치의 재설계나 재제작의 필요없이 라우팅 스위치의 단순한 추가로 뛰어난 데이터 확장성을 제공할 수 있다는 데에 그 효과가 있다.
Abstract:
본 발명은 병렬처리 컴퓨터의 상호연결망의 임의의 한 노드에서 다른 모든 노드로 동일한 데이터를 전송하는 브로드캐스트 전송방법에 관한 것으로서, 그 목적은 브로드캐스트 전송시 각 계층의 수신 그룹에 무관하게 동일한 패킷이 전송되게 하는 데에 있으며, 그 특징은 단일태그 구조를 사용하며, 계층 1 클러스터 연결망 또는 계층 2 클러스터 연결망에 속한 라우팅 스위치를 구분하고, 해당 라우팅 스위치에서 패킷이 수신되는 입력 위치에 따라 해당 패킷형태를 출력하는데 있다.
Abstract:
The AND-OR-NOT combination trigger circuit in a bus information processing unit provides the bus information processing unit with a combination trigger circuit which includes AND logic, OR logic, and NOT logic in each trigger condition, so as to effectively perform data detection. The AND-OR-NOT combination trigger circuit includes a reference cell consisting of a predetermined number of logic devices to satisfy a desired detecting trigger condition by AND-OR-NOT combination and a common cell consisting of a predetermined number of logic devices to satisfy a desired detecting trigger condition.