-
公开(公告)号:BR112020002205A2
公开(公告)日:2020-07-28
申请号:BR112020002205
申请日:2018-08-10
Applicant: PANASONIC IP CORP AMERICA
Inventor: CHONG SOON LIM , HAI WEI SUN , HAN BOON TEO , JING YA LI , KIYOFUMI ABE , RU LING LIAO , RYUICHI KANOH , SUGHOSH PAVAN SHASHIDHAR , TADAMASA TOMA , TAKAHIRO NISHI
IPC: H04N19/537 , H04N19/70
Abstract: a presente invenção refere-se a um codificador de imagem, que inclui os circuitos e uma memória acoplada ao circuito. os circuitos, em operação, executam uma operação de sintaxe da divisão, que inclui: dividir um bloco de imagem em uma pluralidade de divisões, que inclui uma primeira divisão com uma forma não retangular (por exemplo, uma forma triangular) e uma segunda divisão com base em um parâmetro de divisão indicativo da divisão; codificar a primeira divisão e a segunda divisão; e gravar um ou mais parâmetros, que incluem o parâmetro de divisão em um fluxo de bits.
-
公开(公告)号:BR112020001579A2
公开(公告)日:2020-07-21
申请号:BR112020001579
申请日:2018-09-20
Applicant: PANASONIC IP CORP AMERICA
Inventor: KIYOFUMI ABE , RYUICHI KANOH , TADAMASA TOMA , TAKAHIRO NISHI , TAKASHI HASHIMOTO
IPC: H04N19/105 , H04N19/146 , H04N19/156 , H04N19/167 , H04N19/436 , H04N19/52
Abstract: a presente invenção refere-se a um dispositivo de codificação (100) que compreende um circuito (160) e uma memória (162). em um caso onde o circuito (160) utilizando memória (162), codifica um bloco em objeto em um modo de interpredição para executar uma pesquisa de movimento em um dispositivo de decodificação (modo de mesclagem em s201), o circuito: deriva um primeiro vetor de movimento do bloco em objeto (s203); armazena o primeiro vetor de movimento derivado na memória (162); deriva um segundo vetor de movimento do bloco em objeto (s204); gera uma imagem predita do bloco em objeto por compensação de movimento utilizando o segundo vetor de movimento (s208); e na derivação do primeiro vetor de movimento, utiliza o primeiro vetor de movimento de um bloco processado para derivar o primeiro vetor de movimento do bloco em objeto.
-
公开(公告)号:MX2017014707A
公开(公告)日:2018-01-25
申请号:MX2017014707
申请日:2016-02-08
Applicant: PANASONIC IP CORP AMERICA
Inventor: MASAYUKI KOZUKA , YOSHIHIRO MORI , TADAMASA TOMA , TAKASHI HIGASHIDA , HARUYASU HIRAKAWA , HIROKAZU NAKANISHI
IPC: H04N21/431 , H04N21/435
Abstract: Se proporciona un método de presentación visual para presentar visualmente, en un dispositivo de presentación visual, video de datos de video donde la luminancia de video está definida por una primera EOTF (función de transferencia electro-óptica) que indica una correlación de luminancia de HDR (alto intervalo dinámico) y valores de código. El método incluye: adquirir los datos de video; llevar a cabo, con respecto a cada uno de una pluralidad de pixeles que componen el video incluido en los datos de video adquiridos, primera determinación de determinar si la luminancia de ese pixel excede o no una primera luminancia predeterminada; llevar a cabo, con respecto a cada uno de la pluralidad de pixeles, asignación de tonos dual donde la luminancia de ese pixel se reduce por un formato diferente en caso de que se encuentre que la luminancia del pixel supera la primera luminancia predeterminada como resultado de la primera determinación, y en caso de que se encuentre que la luminancia del pixel es igual o inferior a la primera luminancia predeterminada; y presentar visualmente el video en el dispositivo de presentación visual usando los resultados de la asignación de tonos dual.
-
公开(公告)号:BR112017007395A2
公开(公告)日:2017-12-19
申请号:BR112017007395
申请日:2015-10-01
Applicant: PANASONIC IP CORP AMERICA
Inventor: HIROSHI YAHATA , TADAMASA TOMA
Abstract: são gravados em um meio de gravação um fluxo de vídeo da faixa de luminância padrão e um fluxo de vídeo da faixa de alta luminância que está em uma faixa de luminância mais ampla do que a faixa de luminância padrão, que são utilizadas seletivamente de acordo com um ambiente de reprodução, um fluxo de legenda da faixa de luminância padrão e um fluxo de legenda da faixa de alta luminância, que são utilizados seletivamente de acordo com o ambiente de reprodução e um arquivo de lista de reprodução que armazena informação de controle de reprodução de conteúdo, arquivo de lista de reprodução incluindo uma região de gerenciamento onde a informação de controle de reprodução referente a um fluxo principal é armazenado e uma região estendida. a região de gerenciamento armazena a primeira informação de controle de reprodução que especifica que um fluxo de vídeo da faixa de alta luminância e um fluxo de legenda da faixa de alta luminância devem ser reproduzidos em combinação. a região estendida armazena a segunda informação de controle de reprodução que especifica que um fluxo de vídeo da faixa de luminância padrão e um fluxo de legenda da faixa de luminância padrão devem ser reproduzidos em combinação.
-
45.
公开(公告)号:MX2017009553A
公开(公告)日:2017-11-13
申请号:MX2017009553
申请日:2016-06-20
Applicant: PANASONIC IP CORP AMERICA
Inventor: MASAYA YAMAMOTO , MASAYUKI KOZUKA , YOSHIHIRO MORI , TADAMASA TOMA , TOSHIROH NISHIO
IPC: H04N21/4367 , G06F21/44 , H04L9/32
Abstract: Se proporciona un método de autenticación en un dispositivo de origen 100 que está conectado por comunicación a un dispositivo de recepción 200 en una forma de Interfaz Multimedia de Alta Definición (HDMI) (marca registrada), el método de autenticación incluyendo: adquirir un número aleatorio (s131); transmitir el número aleatorio al dispositivo de recepción 200 por comunicación a través de un bus de control de electrónica de consumo (CEC) 310 (s132) de la HDMI; recibir primera información de firma e información de capacidad 22 del dispositivo de recepción 200 por la comunicación, la primera información de firma siendo información en la que el número aleatorio es cifrado usando la primera clave secreta 10 del dispositivo de recepción 200, la información de capacidad 22 siendo información acerca de la capacidad de presentación visual del dispositivo de recepción 200 (s133); adquirir un resultado de una primera determinación de si la primera información descifrada es compatible con el número aleatorio transmitido, la primera información descifrada siendo obtenida descifrando la primera información de firma recibida usando la primera clave pública 21 emparejada con la primera clave secreta 10 (s134); y cuando la primera información descifrada es compatible con el número aleatorio transmitido como el resultado de la primera determinación, determinar que la información de capacidad recibida es información correcta para dar salida a video correspondiente a la información de capacidad al dispositivo de recepción 200 (s136).
-
公开(公告)号:BR112022015270A8
公开(公告)日:2022-11-01
申请号:BR112022015270
申请日:2021-02-05
Applicant: PANASONIC IP CORP AMERICA
Inventor: MASATO OHKAWA , HIDEO SAITOU , KIYOFUMI ABE , TAKAHIRO NISHI , TADAMASA TOMA
IPC: H04N19/117 , H04N19/159 , H04N19/176 , H04N19/186 , H04N19/86
Abstract: CODIFICADOR, DECODIFICADOR, MÉTODO DE CODIFICAÇÃO E MÉTODO DE DECODIFICAÇÃO. A presente invenção refere-se a um codificador (100) que inclui circuitos e memória acoplados ao circuito. Em operação, o circuito realiza um processo de determinação para determinar uma força de limite para controlar a filtragem de desbloqueio a ser aplicada a um limite de bloco em uma imagem reconstruída gerada (S311). O processo de determinação inclui um processo de configuração de configuração da força de limite para o segundo valor em um caso onde um modo de codificação fora de um modo de codificação de um bloco atual e um modo de codificação de um bloco vizinho do bloco atual é diferente do outro modo de codificação fora do modo de codificação do bloco atual e o modo de codificação do bloco vizinho. O um modo de codificação e o outro modo de codificação são os de um modo de cópia intrabloco, um modo de paleta e um modo inter. O processo de configuração é realizado quando o bloco atual é um bloco de luma e não é realizado quando o bloco atual é um bloco de croma.
-
公开(公告)号:BR122022013319A2
公开(公告)日:2022-09-13
申请号:BR122022013319
申请日:2021-02-01
Applicant: PANASONIC IP CORP AMERICA
Inventor: TAKAHIRO NISHI , TADAMASA TOMA , KIYOFUMI ABE
IPC: H04N19/30 , H04N19/597 , H04N19/70
Abstract: CODIFICADOR, DECODIFICADOR E MEIO LEGÍVEL POR COMPUTADOR NÃO TRANSITÓRIO. A presente invenção refere-se a um codificador (100) que inclui circuitos e memória conectados ao mesmo. Em operação, o circuito: alterna entre codificar um primeiro sinalizador, de acordo com o uso de um esquema de codificação multicamada para codificar uma ou mais imagens, o primeiro sinalizador indicando se é permitido o uso de uma ou mais imagens de referência intercamadas para previsão intercamadas.
-
公开(公告)号:BR112020019922A2
公开(公告)日:2021-01-05
申请号:BR112020019922
申请日:2019-05-09
Applicant: PANASONIC IP CORP AMERICA
Inventor: CHONG SOON LIM , HAI WEI SUN , HAN BOON TEO , JING YA LI , KIYOFUMI ABE , RU LING LIAO , RYUICHI KANOH , SUGHOSH PAVAN SHASHIDHAR , TADAMASA TOMA , TAKAHIRO NISHI
IPC: H04N19/119 , H04N19/176 , H04N19/70
Abstract: codificador, decodificador, método de codificação, método de decodificação, e programa de compressão de imagem. a presente invenção refere-se a um dispositivo de codificação (codificador) (100) que executa divisão em uma pluralidade de blocos utilizando um conjunto de modos de divisão de bloco obtido combinando um ou mais modos de divisão de bloco os quais definem tipos de divisão. o conjunto de modos de divisão de bloco compreende: um primeiro modo de divisão de bloco no qual o número de divisões e a direção de divisão para dividir um primeiro bloco são definidos; e um segundo modo de divisão de bloco no qual o número de divisões e a direção de divisão para dividir um segundo bloco, o qual é um dos blocos adquiridos pela divisão do primeiro bloco são definidos. quando uma divisão no primeiro modo de divisão resulta em três blocos, o segundo bloco é o bloco central dentre os blocos adquiridos dividindo o primeiro bloco, e a direção de divisão do segundo modo de divisão de bloco é a mesma que a direção de divisão do primeiro modo de divisão de bloco, então o segundo modo de divisão de bloco inclui somente um modo de divisão de bloco no qual uma divisão resulta em três blocos.
-
49.
公开(公告)号:BR112020000876A2
公开(公告)日:2020-07-21
申请号:BR112020000876
申请日:2018-07-25
Applicant: PANASONIC IP CORP AMERICA
Inventor: KIYOFUMI ABE , RYUICHI KANOH , TADAMASA TOMA , TAKAHIRO NISHI
IPC: H04N19/12 , H04N19/126 , H04N19/136 , H04N19/176 , H04N19/46
Abstract: a presente invenção refere-se a um dispositivo de codificação (100) que codifica um bloco, de uma imagem, a ser codificada e compreende: uma unidade de conversão (106) que executa uma conversão primária pela qual o resíduo do bloco a ser codificado é convertido para um fator primário, determina se aplicar uma conversão secundária no bloco a ser codificado, e se uma conversão secundária deve ser aplicada, executar uma conversão secundária do fator primário para um fator secundário; uma unidade de quantização (108) que, se uma conversão secundária não for aplicada, calcula um fator primário quantizado executando uma primeira quantização sobre o fator primário e se uma conversão secundária for aplicada, calcula um fator secundário quantizado executando uma segunda quantização, a qual é diferente da primeira quantização, sobre o fator secundário; e uma unidade de codificação de entropia (110) que gera um fluxo de bits codificado codificando o fator primário quantizado ou o fator secundário quantizado.
-
公开(公告)号:MX2020001886A
公开(公告)日:2020-03-24
申请号:MX2020001886
申请日:2018-08-10
Applicant: PANASONIC IP CORP AMERICA
Inventor: CHONG SOON LIM , HAI WEI SUN , TADAMASA TOMA , TAKAHIRO NISHI , KIYOFUMI ABE , RYUICHI KANOH , SUGHOSH PAVAN SHASHIDHAR , HAN BOON TEO , JING YA LI , RU LING LIAO
IPC: H04N19/51 , H04N19/176 , H04N19/182
Abstract: Se proporciona un codificador de imagen el cual incluye conjunto de circuitos y una memoria acoplada al conjunto de circuitos. En operación, el conjunto de circuitos realiza: división de un bloque de imagen en una pluralidad de divisiones que incluyen una primera división que tiene una forma no rectangular (por ejemplo, una forma triangular) y una segunda división; predecir un primer vector de movimiento para la primera división y un segundo vector de movimiento para la segunda división; y codificar la primera división usando el primer vector de movimiento y la segunda división usando el segundo vector de movimiento.
-
-
-
-
-
-
-
-
-