플립 칩 패키지 및 그 제조방법
    51.
    发明公开
    플립 칩 패키지 및 그 제조방법 有权
    卷芯片包装及其制造方法

    公开(公告)号:KR1020070119364A

    公开(公告)日:2007-12-20

    申请号:KR1020060053919

    申请日:2006-06-15

    Abstract: A flip-chip package is provided to reduce contact resistance by inducing an intermetallic bonding by melting of metal. Pads(13) are formed on first and second substrates(11,12), respectively. A partition(15,16) is formed on at least one of the first and second substrates. The pads of the first and second substrates are electrically coupled to each other by anisotropic conductive adhesive. An interval between the first and second substrates is determined by the thickness of the partition. The anisotropic conductive adhesive is composed of a solder and a polymer resin distributed into the solder.

    Abstract translation: 提供倒装芯片封装,以通过金属熔化引起金属间接合来降低接触电阻。 垫片(13)分别形成在第一和第二基板(11,12)上。 在第一和第二基板中的至少一个上形成有隔板(15,16)。 第一和第二基板的焊盘通过各向异性导电粘合剂彼此电耦合。 第一和第二基板之间的间隔由隔板的厚度决定。 各向异性导电粘合剂由焊料和分布在焊料中的聚合物树脂组成。

    통합액세스노드시스템에서의 동적 관리정보트리 유지 방법
    52.
    发明授权
    통합액세스노드시스템에서의 동적 관리정보트리 유지 방법 失效
    集成接入节点系统管理动态管理信息树的方法

    公开(公告)号:KR100327111B1

    公开(公告)日:2002-03-06

    申请号:KR1019990061941

    申请日:1999-12-24

    Abstract: 본발명은통합액세스노드시스템에서의동적관리정보트리를유지하는방법에관한것으로서, 관리객체는통신관리망대리자기능블록이수행되기위한메모리가허용하는범위내에서유지되고또한통신관리망관리자의요구가실행되기위해서관리객체를탐색하는시간도적게소요되도록한 통합액세스노드시스템에서의동적관리정보트리유지방법을제공하기위하여, 통합액세스노드시스템에적용되는동적관리정보트리유지방법에있어서, 동적관리정보트리를구성하기위한객체를선택하는제 1 단계; 상기제 1 단계에서선택된객체를생성하는제 2 단계; 상기통합액세스노드시스템의운용중에객체를추가하는제 3 단계; 및상기선택되어생성된관리객체중 소정의객체를삭제하는제 4 단계를포함하며, 통신망관리등에이용된다.

    비동기 전달 모드 스위치 정합 장치
    53.
    发明公开
    비동기 전달 모드 스위치 정합 장치 失效
    异步传输模式切换界面设备

    公开(公告)号:KR1020010027890A

    公开(公告)日:2001-04-06

    申请号:KR1019990039868

    申请日:1999-09-16

    Abstract: PURPOSE: An ATM(Asynchronous Transfer Mode) switch interface device is provided to supply an interface function in order to communicate with a switch having an additional inner switching routing tag. CONSTITUTION: An ATM(Asynchronous Transfer Mode) cell transmitting processor(11) adds a routing tag to an ATM cell received from an ATM network, and transmits the ATM cell to a switch interface transmitting processor(12). The switch interface transmitting processor(12) matches the ATM routing cell to a determined switch format, and interfaces the routing cell. A switch processor(13) retrieves the routing tag of the inner routing cell transmitted from the switch interface transmitting processor(12), and switches the retrieved routing cell. A switch interface receiving processor(14) converts the inner routing cell to match the inner routing cell to a determined routing cell format, and generates an idle routing cell in order to maintain a cell synchronization, then converts the idle routing cell. After converting the idle routing cell, the switch interface receiving processor(14) interfaces the idle routing cell as a determined byte unit. An ATM cell receiving processor(15) matches the transmitted idle routing cell to inner connection setup information, and transmits the idle routing cell to the ATM network.

    Abstract translation: 目的:提供ATM(异步传输模式)交换机接口设备以提供接口功能,以便与具有附加内部交换路由标签的交换机进行通信。 构成:ATM(异步传输模式)小区发送处理器(11)向从ATM网络接收的ATM信元添加路由标签,并将ATM信元发送到交换接口发送处理器(12)。 交换接口发送处理器(12)将ATM路由单元与确定的交换格式相匹配,并且将路由单元接口。 交换处理器(13)检索从交换接口发送处理器(12)发送的内部路由单元的路由标签,并切换检索到的路由单元。 交换接口接收处理器(14)将内部路由信元转换为匹配内部路由信元到所确定的路由信元格式,并产生一个空闲路由信元,以保持小区同步,然后转换空闲路由信元。 在转换空闲路由单元之后,交换接口接收处理器(14)将空闲路由信元作为确定的字节单元进行接口。 ATM信元接收处理器(15)将发送的空闲路由信元与内部连接建立信息相匹配,并将空闲路由信元发送到ATM网络。

    고속 근사 곱셈기를 사용한 효율적인 2채널 이득 조정부
    54.
    发明授权
    고속 근사 곱셈기를 사용한 효율적인 2채널 이득 조정부 失效
    具有高速近似乘法器的2通道增益控制器

    公开(公告)号:KR100227784B1

    公开(公告)日:1999-11-01

    申请号:KR1019960063144

    申请日:1996-12-09

    Abstract: 본 발명은 광대역 CDMA 이동통신 순방향 채널의 필터 출력 8비트에 프로세서가 써주는 이득 조정값 8비트를 곱함으로써 이동통신 각 채널의 이득값을 조정해주기 위한 고속 근사 곱셈기를 사용한 효율적인 2채널 이득 조정부에 관한 것이다. 동작 속도가 4.096Mcps인 광대역 CDMA시스템의 기지국 변조부를 EPLD로 구현할 때 각 통화 채널별 이득 값 조정을 위해서 8비트 8비트 곱셈기를 사용하는데 본 발명에서는 6개의 4비트 2비트 곱셈기를 사용하여 곱셈한 후 그 결과를 적당한 비트로 절삭하고, 그 결과를 4단계의 가산기를 사용하여 파이프 라인 기법으로 가산하는 방법으로 구현해서 그 결과는 기존의 8비트 8비트 곱셈기와 같으면서 더 고속의 데이터를 처리할 수 있도록 하였다.
    따라서 기존의 이득 조정부는 각 채널의 이득조정을 위해서 많은량의 8비트

    씨디엠에이 시스템의 변조 블럭내 제어 프로세서와 변조부간의 접속장치
    55.
    发明授权
    씨디엠에이 시스템의 변조 블럭내 제어 프로세서와 변조부간의 접속장치 失效
    CDMA系统调制块控制处理器与调制器之间的连接器

    公开(公告)号:KR100205066B1

    公开(公告)日:1999-06-15

    申请号:KR1019960068057

    申请日:1996-12-19

    Abstract: 본 발명은 CDMA시스템의 변조 블럭내의 제어 프로세서와 변조부 사이의 접속장치에 관한 것으로, 특히, 제어 프로세서에 부하를 적게 주며, 제어프로세서와 변조부 사이에 동기가 맞는 데이터 송수신을 가능하게 해주는 접속장치에 관한 것이다.
    종래의 접속장치는 변조될 데이터가 제어 프로세서에 주는 부하가 너무 크며, 하드웨어가 복잡한 문제점을 지니고 있다.
    이 문제를 해결하기 위하여 제어 프로세서와 변조부 사이에 몇개의 카운터를 사용하고 인터럽트 제어 카운터의 값을 조정하여 제어 프로세서와 변조부 사이의 동기를 맞추고, 간단한 인터럽트 방식을 이용하여 제어 프로세서와 변조부 사이에 인터럽트 시점 및 데이터 송신 속도를 조절할 수 있는 제어 프로세서와 변조부사이의 접속장치를 제공하기 위한 것이다.

    기저 대역 멀티 채널 유한 임펄스 응답 필터
    56.
    发明授权
    기저 대역 멀티 채널 유한 임펄스 응답 필터 失效
    基带滤波器

    公开(公告)号:KR100204563B1

    公开(公告)日:1999-06-15

    申请号:KR1019960063162

    申请日:1996-12-09

    Abstract: 본 발명은 EPLD를 이용한 CDMA 시스템 변조부 기저 대역 필터에 관한 것으로, 테이블 룩업 로직을 사용하여 중간 값 저장에 필요한 메모리 및 가산기의 수를 줄이고 파이프 라인 기법의 가산기를 사용하여 고속 가산을 하므로 다중화 기를 이용하여 동일한 하드웨어로 여러 채널을 동시에 필터링 할 수 있는 기저 대역 멀티 채널 FIR 필터가 제시된다.

    단순망관리규약을 이용한 원격지에서의 집중형 액세스 노드 시스템의 구성 관리방법
    57.
    发明授权
    단순망관리규약을 이용한 원격지에서의 집중형 액세스 노드 시스템의 구성 관리방법 失效
    通过使用简单网络管理协议管理远程位置中心访问节点系统的方法

    公开(公告)号:KR100152236B1

    公开(公告)日:1998-11-02

    申请号:KR1019950055856

    申请日:1995-12-23

    Abstract: 본 발명은 현재의 집중형 액세스 노드 시스템(CANS)에서 수행되는 구성관리 기능외에 망관리 시스템에서 단순망관리규약(SNMP)을 이용하여 원격지의 CANS 시스템에 대한 구성관리 기능을 수행하는 방법을 제공하는데 그 목적이 있다.
    상기 목적을 달성하기 위해 본 발명은, 원격지 구성관리 기능을 제공하기 위해 원격지 망관리 시스템에 대한 초기화(30)가 수행되면, 망관리 시스템에 입력되는 사건(Event)별로 수행될 콜백루틴을 예약(31)하는 제1단계와, 콜백루틴에 대한 예약이 끝나면 포트 및 보드에 대한 상태 정보 요구 주기를 설정(32)하고, 시스템에 사건이 입력될 때까지 사건발생을 대기(33)하는 제2단계와, 앞서 설정된 포트 및 보드 상태 정보 요구 주기가 경과하여 자동적으로 설정주기 경과 사건(Event)이 발생되면, 원격지 망관리 시스템(2)내의 구성관리부(18)에서 상기 사건을 수신(34)하는 제3단계와, 원격지의 집중형 액세스 노드 시스템(CANS; 1)에서 보드 및 포트의 상태를 읽어오는 제4단계(45 내지 51)와, 읽어온 상태 정보를 분석하여 망관리 화면(26)에 출력하는 제5단계(57 내지 67) 를 포함한다.

    원격지 망관리 시스템에서 집중형 액세스 노드 시스템의 성능 관리 방법
    58.
    发明授权
    원격지 망관리 시스템에서 집중형 액세스 노드 시스템의 성능 관리 방법 失效
    远程网络管理中的中心访问节点系统的性能管理

    公开(公告)号:KR100151903B1

    公开(公告)日:1998-10-15

    申请号:KR1019950047926

    申请日:1995-12-08

    Inventor: 김종민 정태수

    Abstract: 본 발명은 망관리 시스템에서 원격지에 위치한 집중형 액세스 노드 시스템(CANS)의 성능 관리를 실행하는 방법에 관한 것으로, 집중형 액세스 노드 시스템의 성능 관리 기능외에 원격지의 망관리 시스템에서 단순망관리규약(SNMP)를 이용하여 성능 관리 기능을 수행하는 성능 관리방법을 제공하기 위하여, 시스템을 초기화하고 사건(Event)별로 수행될 콜백루틴을 예약하고 성능 정보 수집 주기를 설정한 후에 사건 발생을 대기하는 제1단계(30 내지 34); 상기 제1단계(30 내지 34)의 대기 상태에서 성능 정보 주기 경과 사건(Event)를 수신하면, 성능 정보를 소정의 주기로 수집하여 통계치를 계산한 후에 파일로 저장하는 제2단계(35 내지 55); 및 상기 제1단계(30 내지 34)의 대기 상태에서 성능 정보 출력 요청 사건(Event)을 수신하면 저장된 성능 정보를 검색하여 화면에 출력하는 제3단계(56 내지 69)를 포함하여(효과는 추후 작성)

    저속병렬상관기
    59.
    发明公开
    저속병렬상관기 失效
    低速并行相关器

    公开(公告)号:KR1019980045887A

    公开(公告)日:1998-09-15

    申请号:KR1019960064132

    申请日:1996-12-11

    Abstract: 본 발명은 저속병렬상관기에 관한 것으로, 고속의 단일 가산기와 데이터를 저장하기 위한 래치(Latch)를 이용하여 동시에 여러개의 상관 값을 계산할 수 있도록 한 저속병렬상관기에 관한 것이다.

    기저 대역 멀티 채널 유한 임펄스 응답 필터
    60.
    发明公开
    기저 대역 멀티 채널 유한 임펄스 응답 필터 失效
    基带多通道有限脉冲响应滤波器

    公开(公告)号:KR1019980045005A

    公开(公告)日:1998-09-15

    申请号:KR1019960063162

    申请日:1996-12-09

    Abstract: 본 발명은 EPLD를 이용한 CDMA 시스템 변조부 기저 대역 필터에 관한 것으로, 테이블 룩업 로직을 사용하여 중간 값 저장에 필요한 메모리 및 가산기의 수를 줄이고 파이프 라인 기법의 가산기를 사용하여 고속 가산을 하므로 다중화 기를 이용하여 동일한 하드웨어로 여러 채널을 동시에 필터링 할 수 있는 기저 대역 멀티 채널 FIR 필터가 제시된다.

Patent Agency Ranking