광 전송 시스템
    51.
    发明公开
    광 전송 시스템 有权
    光传输系统

    公开(公告)号:KR1020100067581A

    公开(公告)日:2010-06-21

    申请号:KR1020090026888

    申请日:2009-03-30

    CPC classification number: H04B10/2525 H04J14/02

    Abstract: PURPOSE: An optical transmission system is provided to implement more minute distributed compensation with different dispersion compensators according to a band of a signal received in a reception end. CONSTITUTION: A first dispersion compensator(310) recompenses wavelength dispersion based on one wave among signals transmitted through optical fiber. A demultiplexer(320) outputs and separates signals outputted from the first dispersion compensator to different channels according to wavelength. A second dispersion compensator(330) recompenses wavelength dispersion of optical signals of the different wavelength outputted from the channels. A light amplifier amplifies a channel signal branched from the demultiplexer.

    Abstract translation: 目的:提供一种光传输系统,用于根据在接收端接收的信号的频带,用不同的色散补偿器实现更多的分布式补偿。 构成:第一色散补偿器(310)在通过光纤传输的信号之间基于一个波长来补偿波长色散。 解复用器(320)根据波长将从第一色散补偿器输出的信号输出并分离成不同的信道。 第二色散补偿器(330)重新测量从通道输出的不同波长的光信号的波长色散。 光放大器放大从解复用器分支的信道信号。

    IPv6 터널링 장치 및 그 방법
    52.
    发明授权
    IPv6 터널링 장치 및 그 방법 失效
    IPv6隧道的设备和方法

    公开(公告)号:KR100849494B1

    公开(公告)日:2008-07-31

    申请号:KR1020060124561

    申请日:2006-12-08

    Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
    본 발명은, IPv6 터널링 장치 및 그 방법에 관한 것임.
    2. 발명이 해결하려고 하는 기술적 과제
    본 발명은, 입력되는 패킷의 헤더 정보 중 버전 정보를 이용하여 IPv4 패킷인지 IPv6 패킷인지를 분리한 후 메모리를 사용하지 않고 상기 IPv4 패킷의 헤더 정보 중 프로토콜 정보에 따라 IPv4 패킷을 분리하여 디캡슐레이션함으로써, 디캡슐레이션 속도를 증가시켜 시스템 성능 및 패킷의 전달 속도를 향상시키기 위한 IPv6 터널링 장치 및 그 방법을 제공하는데 그 목적이 있음.
    3. 발명의 해결방법의 요지
    본 발명은, IPv6(Internet Protocol version 6) 터널링 장치에 있어서, 패킷의 헤더를 분석하여 IPv6 패킷 및 상기 IPv6 패킷의 목적지 주소를 캡슐화 수단으로 전달하고, IPv4 패킷 및 상기 IPv4 패킷의 목적지 주소와 헤더 체크 정보를 캡슐 제거수단으로 전달하기 위한 패킷 헤더 분석수단; 상기 패킷 헤더 분석수단으로부터 전달받은 목적지 주소가 제 1 룩업 테이블에 존재함에 따라 터널링 패킷으로 판단하여 IPv4 헤더를 생성한 후 IPv6 패킷에 삽입하기 위한 상기 캡슐화 수단; 상기 패킷 헤더 분석수단으로부터 전달받은 IPv4 패킷의 목적지 주소를 이용한 룩업 테이블 검색 결과에 따라 IPv4 패킷의 IPv4 헤더를 삭제하거나 IPv4 헤더와 함께 UDP 포트 번호를 삭제하기 위한 상기 캡슐 제거수단; 및 상기 캡슐화 수단에서 캡슐화된 패킷과 상기 캡슐 제거수단에서 캡슐이 제거된 패킷의 헤더 필드를 정렬하기 위한 헤더 정렬수단을 포함함.
    4. 발명의 중요한 용도
    본 발명은 통신 시스템 등에 이용됨.
    IPv6, 패킷 전달, 6 to 4 터널링, 6 over 4 터널링, 룩업 테이블

    다수의 라우터 박스 간 이중의 방사형 제어경로 구성을통한 단일 라우터 시스템
    53.
    发明授权
    다수의 라우터 박스 간 이중의 방사형 제어경로 구성을통한 단일 라우터 시스템 失效
    具有与双树型控制板连接的多个路由器的路由器系统

    公开(公告)号:KR100826917B1

    公开(公告)日:2008-05-06

    申请号:KR1020060124529

    申请日:2006-12-08

    CPC classification number: H04L45/58 H04L12/44 H04L43/10 H04L49/552

    Abstract: A single router system through dual tree-type control paths among plural router boxes is provided to bind various router boxes to expand the bound boxes into one single router system and to simplify a control path configuration in accordance with the expansion and a malfunction coping method, thereby increasing availability and reliability of the router system. Power is applied(600), and IDs of boxes are read as an internal processor starts operating(601). It is decided whether to boot to sub boxes or to continue a standby box booting process, depending on whether the IDs of the boxes are IDs of the sub boxes(602,603). If not the IDs of the sub boxes, it is decided whether the IDs are IDs of active boxes(604). If not, an OS(Operating System) suited to standby boxes is booted, and a system state is checked(606). It is decided whether active boxes exist within a system(607). According to the decided results, the active boxes are booted(608) or the standby boxes are initialized while driving applications(609).

    Abstract translation: 提供了通过多个路由器盒中的双树型控制路径的单个路由器系统来绑定各种路由器框以将绑定框扩展成单个路由器系统,并且根据扩展和故障应对方法来简化控制路径配置, 从而增加路由器系统的可用性和可靠性。 应用电源(600),当内部处理器开始运行时,会读取盒子的ID(601)。 根据盒子的ID是否是子盒的ID(602,603),决定是启动到子盒还是继续待机盒启动过程。 如果不是子框的ID,则确定ID是否是活动框的ID(604)。 如果没有,则启动适用于待机盒的OS(操作系统),并检查系统状态(606)。 决定系统中是否存在活动框(607)。 根据所确定的结果,活动框被启动(608)或待机箱在驾驶应用程序时被初始化(609)。

    패킷 전송 경로 선택 장치 및 그 방법
    54.
    发明授权
    패킷 전송 경로 선택 장치 및 그 방법 有权
    用于选择最优分组传输路径的装置和方法

    公开(公告)号:KR100811881B1

    公开(公告)日:2008-03-10

    申请号:KR1020060041664

    申请日:2006-05-09

    Abstract: 본 발명은 ECMP를 지원하는 패킷 처리 시스템에서의 패킷 전송 경로 선택 장치 및 그 방법에 관한 것으로서, 유입된 패킷의 필드 값을 추출하여 해싱(Hashing)한 해시값을 상기 ECMP 최대수로 나눈 나머지를 Next-Hop 구별자로 선택하는 단계; 상기 선택한 Next-Hop 구별자에 해당되는 Next-Hop이 존재하는지를 판단하는 단계; 상기 판단 결과, 상기 선택한 Next-Hop 구별자에 해당하는 Next-Hop이 존재하는 경우, 상기 선택된 Next-Hop 구별자에 해당하는 Next-Hop 경로를 선택하여 상기 유입된 패킷을 포워딩하고, 상기 선택한 Next-Hop 구별자에 해당하는 Next-Hop이 존재하지 않는 경우 새로운 Next-Hop 구별자를 재선택하여, 상기 재선택된 Next-Hop 구별자에 해당하는 Next-Hop 경로를 선택하여 상기 유입된 패킷을 포워딩하는 단계를 포함하여 구성됨으로써, 다중 경로 지원 패킷 처리 시스템에서 고속 포워딩 기능을 수행할 수 있고 경로 변경에 따른 기존 경로 변경이 없기 때문에 패킷 순서가 뒤바뀌는 현상이나 패킷 손실을 방지할 수 있도록 한 발명입니다.
    ECMP, 라우터, 해싱, Next-Hop, 재선택

    가변 시리얼 정합 방식의 메모리 시스템 및 그 메모리액세스 방법
    55.
    发明公开
    가변 시리얼 정합 방식의 메모리 시스템 및 그 메모리액세스 방법 失效
    具有灵活串行接口的存储器和用于访问存储器的方法

    公开(公告)号:KR1020070061196A

    公开(公告)日:2007-06-13

    申请号:KR1020060062660

    申请日:2006-07-04

    CPC classification number: G06F13/4243 G11C7/10

    Abstract: A memory system of a flexible serial interface mode and a memory access method thereof are provided to reduce time/expense required for designing the system, and facilitate design/implementation for extending a memory capacity by configuring memory connection in a memory controller based on a flexible serial link and virtual setting/changing an address of the memory. The memory system includes at least one memory(9) and a memory controller(1). The memory controller flexibly sets serial link connection irrespective of physical position/order of serial ports(3) and transceives memory data through the serial link connection by using a serial port. The memory controller changes the number of available serial links(4) connecting to the memory according to circumstances. The memory controller includes an address decoder, a memory data transmitter detecting/transmitting a memory ID corresponding to the memory address, processing the data, and initializing/managing the memory, a memory data converter, and a plurality of serial ports transmitting the memory data to the memory through the serial link in a fast serial mode.

    Abstract translation: 提供了灵活串行接口模式的存储器系统及其存储器访问方法,以减少设计系统所需的时间/费用,并且通过基于灵活的配置存储器控制器中的存储器连接来简化设计/实现来扩展存储器容量 串行链接和虚拟设置/更改内存的地址。 存储器系统包括至少一个存储器(9)和存储器控制器(1)。 存储控制器灵活地设置串行链路连接,无论串行端口(3)的物理位置/顺序如何,并通过串行端口通过串行链路连接收发存储器数据。 存储器控制器根据情况改变连接到存储器的可用串行链路(4)的数量。 存储器控制器包括地址解码器,存储器数据发送器,用于检测/发送对应于存储器地址的存储器ID,处理数据以及初始化/管理存储器,存储器数据转换器和发送存储器数据的多个串行端口 通过串行链路以快速串行模式连接到内存。

    패킷 전송의 최적 경로 선택 장치 및 그 방법
    56.
    发明公开
    패킷 전송의 최적 경로 선택 장치 및 그 방법 失效
    选择最佳分组传输路径的方法及其方法

    公开(公告)号:KR1020060067086A

    公开(公告)日:2006-06-19

    申请号:KR1020050030718

    申请日:2005-04-13

    Abstract: 본 발명은 동일 비용 다중 경로(Equal Cost Multi-Path: ECMP)를 지원하는 라우터에서 패킷의 전송 경로 선택에 장치에 관한 것이다.
    본 명세서에서 개시하는 패킷 전송의 최적 경로 선택 장치는 ECMP를 지원하는 패킷 처리 시스템에 유입된 패킷의 특정 필드의 필드 값을 추출하는 필드 값 추출부; 상기 추출한 필드 값의 해싱(hashing)값을 산출하는 해싱값 산출부; 및 상기 산출된 해싱값을 근거로 하여 상기 유입된 패킷을 외부로 전송하기 위해 여러 전송 경로 중 최적의 경로를 선택하는 최적 경로 선택부를 포함하여 본 발명의 목적 및 기술적 과제를 달성한다.

    확장형 크로스바 매트릭스 스위치 및 중재 방법
    57.
    发明授权
    확장형 크로스바 매트릭스 스위치 및 중재 방법 失效
    可伸缩交叉矩阵切换及其仲裁方法

    公开(公告)号:KR100508635B1

    公开(公告)日:2005-08-17

    申请号:KR1020030013079

    申请日:2003-03-03

    Abstract: 본 발명은 테라급 고속 대용량 스위치에 적용하기 위한 이차원-확장형 크로스바 매트릭스 스위치에 대한 구성방식 및 장치에 관한 것이다. 본 발명은 N개의 입력 포트와 N개의 출력 포트와 입력 포트와 출력 포트 사이의 셀을 전달하기위한 N x N 매트릭스형 스위치를 포함한다. 각 입력 포트는 N개의 VOQ(Virtual Output Queue)를 가지며, N 개의 VOQ는 순차적으로 n개의 VOQ단위로 묶어서 물리적으로 분리된 L개의 VOQ 그룹을 구성한다. L개의 VOQ 그룹은 각각 독립된 인터페이스 포트를 통하여 물리적으로 분리된 L개의 XSU에 각각 연결된다. 따라서 각 입력 포트는 1 셀 타임 슬롯 동안 최대 L개의 셀을 매트릭스 스위치에 전달 가능하다.

    고속 라우팅 시스템에서의 패킷 포워딩 처리장치 및 그를이용한 라우팅 룩업 방법
    58.
    发明公开
    고속 라우팅 시스템에서의 패킷 포워딩 처리장치 및 그를이용한 라우팅 룩업 방법 无效
    用于寻址高速路由器系统中三路路由表的寻址装置和寻址方法的方法

    公开(公告)号:KR1020050066903A

    公开(公告)日:2005-06-30

    申请号:KR1020030098388

    申请日:2003-12-27

    CPC classification number: H04L45/00 H04L45/54

    Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
    본 발명은 고속 라우팅 시스템에서의 패킷 포워딩 처리장치 및 그를 이용한 라우팅 룩업 방법에 관한 것임.
    2. 발명이 해결하려고 하는 기술적 과제
    본 발명은, 목적지 경로 검색을 위해서 롱기스트 프리픽스 매칭 방식을 사용하고, 라우팅 테이블 관리와 검색을 위해 테이블 룩업 키를 이용하며, 상기 테이블 룩업 키에 따라 라우팅 테이블이 엔트리 내의 인덱싱(Indexing) 정보를 이용하여 삼단으로 이루어진 테이블로 구성되어 룩업 기능을 수행하는, 고속 라우팅 시스템에서의 패킷 포워딩 처리장치 및 그를 이용한 라우팅 룩업 방법을 제공하고자 함.
    3. 발명의 해결방법의 요지
    본 발명은, 고속 라우팅 시스템에서의 패킷 포워딩 처리장치에 있어서, 수집된 라우팅 정보에 기초하여 구성된 라우팅 테이블 엔트리들을 저장하기 위한 라우팅 테이블 저장수단; 상기 라우팅 테이블 저장수단 내의 테이블 엔트리를 수정, 생성 및 삭제하기 위한 라우팅 테이블 관리 수단; 및 상기 라우팅 테이블 저장수단에 저장되어 있는 라우팅 테이블로부터 입력 데이터 패킷에서 추출한 목적지 주소와 관련되는 목적지 경로 정보를 검색해 내는 라우팅 테이블 검색 수단을 포함함.
    4. 발명의 중요한 용도
    본 발명은, 네트워크 시스템 등에 이용됨.

    인터넷 프로토콜 패킷 룩업 방법
    59.
    发明公开
    인터넷 프로토콜 패킷 룩업 방법 失效
    互联网协议分组查询方法

    公开(公告)号:KR1020050066866A

    公开(公告)日:2005-06-30

    申请号:KR1020030098350

    申请日:2003-12-27

    CPC classification number: H04L45/7457 H04L45/54

    Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
    본 발명은 인터넷 프로토콜 패킷 룩업 방법에 관한 것임.
    2. 발명이 해결하려고 하는 기술적 과제
    본 발명은, IPv6 패킷을 처리하는 노드의 128비트 길이의 로컬 인터페이스 프리픽스 엔트리 정보만을 저장하는 작은 크기의 CAM과 64비트 이하의 네트워크 프리픽스 엔트리 정보를 저장하는 다단계로 구성되는 포워딩 테이블들을 이용하여 IPv6 패킷을 이용하여 통신을 하는 모든 네트워크 상의 노드에서 인입되는 IPv6 패킷을 최소 시간 내에 해당 목적지로 전송하기 위해 필요한 IPv6 인터넷 프로토콜 패킷 룩업 방법을 제공하고자 함.
    3. 발명의 해결방법의 요지
    본 발명은, 패킷 수신기로부터 패킷을 수신하여 헤더 정보를 추출하고, 추출된 헤더 정보에서 목적지 주소를 추출하여 CAM(Content Addressable Memory)에서 룩업을 수행하는 CAM 룩업단계; 상기 CAM 룩업단계에서 룩업 매칭이 발생하였는지를 확인하는 CAM 룩업 확인단계; 상기 확인단계 결과, 매칭이 된 경우는 중앙 제어기로 패킷을 전달하고, 매칭이 되지 않을 경우는 상기 CAM에 저장된 인덱스를 이용하여 멀티비트-트라이 테이블 위치를 파악하여 멀티비트-트라이 테이블을 이용하여 룩업을 수행하는 멀티비트-트라이 테이블 룩업단계; 상기 멀티비트-트라이 테이블 룩업단계에서 매칭이 발생하는지를 확인하는 멀티비트-트라이 테이블 룩업 확인단계; 및 상기 멀티비트-트라이 테이블 룩업 확인단계에서, 매칭이 발생하면 외부 네트워크로 전송해야할 패킷이므로 패킷 송신기로 패킷을 전달하고, 매칭이 발생하지 않으면 패킷을 폐기하거나 디폴트 루트로 패킷을 전송하는 패킷 처리단계를 포함함.
    4. 발명의 중요한 용도
    본 발명은, 네트워크 시스템 등에 이용됨.

    프로세서간 통신 장치 및 방법
    60.
    发明授权
    프로세서간 통신 장치 및 방법 失效
    工作时间

    公开(公告)号:KR100453827B1

    公开(公告)日:2004-10-20

    申请号:KR1020030013512

    申请日:2003-03-04

    Abstract: PURPOSE: An inter-processor communication system and a method for the same are provided to solve problems like a restriction of the number of signal lines, an additional cost caused by a usage of a commercial communication chip, and a load of a software for operating a communication between processors. CONSTITUTION: The system comprises a processor card data communication controller(31) and a line card data communication controller(32). The processor card data communication controller(31) accesses each line card by a polling method, checks a possibility of communicating data, and plays a role of a master data communication. The line card data communication controller(32) receives a polling signal from the processor card data communication controller(31), and communicates data based on a slave scheme.

    Abstract translation: 目的:提供一种处理器间通信系统及其方法,用于解决诸如信号线数量的限制,由商用通信芯片的使用引起的额外成本以及用于操作的软件的负载 处理器之间的通信。 构成:该系统包括处理器卡数据通信控制器(31)和线卡数据通信控制器(32)。 处理器卡数据通信控制器(31)通过轮询方法访问每个线卡,检查通信数据的可能性,并且扮演主数据通信的角色。 线路卡数据通信控制器(32)从处理器卡数据通信控制器(31)接收轮询信号,并且基于从属方案传送数据。

Patent Agency Ranking