개방형 시리얼 정합 방식을 이용한 메모리 스위칭 컨트롤장치, 그의 동작 방법 및 이에 적용되는 데이터 저장 장치
    61.
    发明授权
    개방형 시리얼 정합 방식을 이용한 메모리 스위칭 컨트롤장치, 그의 동작 방법 및 이에 적용되는 데이터 저장 장치 失效
    개방시리얼정합방식을이용한메모리스위칭컨트롤장치,그의동작방법및이에적용되는데이터저장장치

    公开(公告)号:KR100934227B1

    公开(公告)日:2009-12-29

    申请号:KR1020070096879

    申请日:2007-09-21

    CPC classification number: G06F12/0646 G06F13/1657

    Abstract: Provided is a memory switching control apparatus using an open serial interfacing scheme capable of enhancing flexibility, reliability, availability, performance in a data communication processes between a memory and a processing unit and an operating method thereof. The memory switching control apparatus includes: one or more processor interfacing units which perform interfacing with one or more processing units; one or more memory interfacing units which have open-serial-interfacing-scheme memory interfacing ports to interface with data storage devices connected to the memory interfacing ports in a serial interfacing scheme; and a plurality of arbitrating units which are provided corresponding to the memory interfacing units to independently arbitrate usage rights of the processor interfacing units to the memory interfacing units.

    Abstract translation: 提供了一种使用能够增强存储器和处理单元之间的数据通信处理中的灵活性,可靠性,可用性,性能的开放串行接口方案的存储器切换控制装置及其操作方法。 该存储器切换控制装置包括:一个或多个处理器接口连接单元,其执行与一个或多个处理单元的接口连接; 一个或多个存储器接口单元,其具有开放串行接口方案存储器接口端口以便以串行接口连接方案与连接到存储器接口端口的数据存储设备接口连接; 以及多个仲裁单元,与存储器接口单元相对应地设置,以独立地仲裁处理器接口单元对存储器接口单元的使用权限。

    개방형 시리얼 정합 방식을 이용한 메모리 스위칭 컨트롤장치, 그의 동작 방법 및 이에 적용되는 데이터 저장 장치
    62.
    发明公开
    개방형 시리얼 정합 방식을 이용한 메모리 스위칭 컨트롤장치, 그의 동작 방법 및 이에 적용되는 데이터 저장 장치 失效
    使用打开的串行接口的存储器切换控制装置,其操作方法及其数据存储装置

    公开(公告)号:KR1020090031058A

    公开(公告)日:2009-03-25

    申请号:KR1020070096879

    申请日:2007-09-21

    CPC classification number: G06F12/0646 G06F13/1657

    Abstract: A memory switching control apparatus using open serial interface, operating method thereof, and a data storage device thereof are provided to resolve a bottleneck phenomenon due to a plurality of memory storage devices and a complexity of memory interface by using an open serial interface. A memory matching unit of a memory switching control device run matching line in a minimum speed(S101), and checks the number of matching lines being usable which are connected to the data storage device(S102). The memory matching unit checks the maximum line speed of the checked match line(S103). The memory matching unit operates all the match lines to the checked maximum line speed(S104). The memory matching unit checks out whether the basic operation of the operated lines is normal(S105), measures data delay for the each operated line, and adjusts entire matching line output timing through a compensation for delay between lines(S106). A corresponding memory matching unit performs a memory test through the setup matching line(S107). If the data storage unit being connected is normal, the memory matching unit allocates a system addressing space mapping to data storage device and terminates the initialization procedure after registering to memory port table(S109). If the data storage unit being connected is abnormal, the memory matching unit reports an error state and terminates the initialization procedure without allocation of system addressing space or registering(S110).

    Abstract translation: 提供一种使用开放式串行接口的存储器切换控制装置及其数据存储装置,以解决由于多个存储器件引起的瓶颈现象以及使用开放式串行接口的存储器接口的复杂性。 存储器切换控制装置的存储器匹配单元以最小速度运行匹配线(S101),并且检查连接到数据存储装置的可用的匹配线的数量(S102)。 存储器匹配单元检查所检查的匹配线的最大线速度(S103)。 存储器匹配单元将所有匹配线操作为所检查的最大线速度(S104)。 存储器匹配单元检查所操作线路的基本操作是否正常(S105),测量每个操作线路的数据延迟,并且通过对线路之间的延迟进行补偿来调整整个匹配线路输出定时(S106)。 对应的存储器匹配单元通过设置匹配线执行存储器测试(S107)。 如果连接的数据存储单元是正常的,则存储器匹配单元向数据存储设备分配系统寻址空间映射,并且在注册到存储器端口表之后终止初始化过程(S109)。 如果连接的数据存储单元异常,则存储器匹配单元报告错误状态,并终止初始化过程而不分配系统寻址空间或注册(S110)。

    블랙박스 기능을 가지는 라우터 장치와 그 장치를 포함하는네트워크 시스템
    63.
    发明公开
    블랙박스 기능을 가지는 라우터 장치와 그 장치를 포함하는네트워크 시스템 有权
    支持黑匣子的路由器和具有路由器的网络系统

    公开(公告)号:KR1020090027962A

    公开(公告)日:2009-03-18

    申请号:KR1020070093189

    申请日:2007-09-13

    CPC classification number: H04L49/901 H04L49/90 H04L63/0227 H04L67/12

    Abstract: A router for supporting a black box and a network system having the router are provided to transmit a one time message or a final message of a specific node or a node group to a final server or a host. A memory(314) for a black box stores node data. At least one packet preprocessor(301) selects/processes a data packet which is required to store the black box among node data transmitted through wire/wireless transmission media. A data storage unit(309) stores node data in the memory. A data reading unit(310) reads out corresponding node data in response to a node data transmission request from an external device. A data transmission unit(311) processes the read node data into a packet type. The data transmission unit transmits the processed data to the external device.

    Abstract translation: 提供了用于支持黑匣子的路由器和具有路由器的网络系统,以将特定节点或节点组的一次性消息或最终消息发送到最终服务器或主机。 用于黑盒的存储器(314)存储节点数据。 至少一个分组预处理器(301)选择/处理通过有线/无线传输介质发送的节点数据中存储黑盒所需的数据分组。 数据存储单元(309)将节点数据存储在存储器中。 数据读取单元(310)响应于来自外部设备的节点数据传输请求读出对应的节点数据。 数据传输单元(311)将读取的节点数据处理为分组类型。 数据发送单元将处理后的数据发送到外部设备。

    서비스 품질 보장형 스위치드 라우터 시스템
    64.
    发明授权
    서비스 품질 보장형 스위치드 라우터 시스템 失效
    交换路由器系统具有QoS保证

    公开(公告)号:KR100799574B1

    公开(公告)日:2008-01-31

    申请号:KR1020060071647

    申请日:2006-07-28

    Abstract: 본 발명은 서비스 품질 보장형 스위치드 라우터 시스템을 개시한다.
    본 발명에 의하면, 10개 포트의 1기가비트 이더넷 또는 10개 포트의 m 기가비트 이더넷의 라인 인터페이스를 통해 선택적으로 수신한 인터넷 프로토콜(Internet Protocol) 또는 멀티 프로토콜 레이블 스위치(Multi-Protocol Label Switch) 패킷을 애플리케이션별로 플로우 기반 프로세싱하는 제1 및 제2 라인 처리부 및 제1 및 제2 라인 처리부의 부팅 프로세스 및 소프트웨어 로드 데이터를 다운로드하며, 제1 및 제2 라인 처리부로부터 관리 정보를 취합하여 알람, 로그, 통계, 성능 모니터링을 포함하는 시스템 관리를 하며, 시스템을 관리할 수 있는 외부 인터페이스를 제공하는 응용처리부를 포함하여, 20 Gbps 전이중 방식(Full-duplex)으로 선속 스위칭 및 라우팅을 제공하여 출력하여, 비동기전송방식의 서비스 품질과 인터넷 프로토콜의 확장성 및 보편성을 결합시킨 플로우 단위 전송 방식으로 플로우 기반 패킷 분류, 지능적인 폭주 제어를 제공할 수 있어 광대역 통합망(Broadband Convergence Network) 구축시 기존의 인터넷 액세스 망을 변경하지 않고도 서비스 품질 보장형(QoS Guaranteed)의 네트워크를 구축할 수 있는 이점을 제공한다.

    라우터 프로세서의 제어 경로 구성을 위한 스위칭 장치 및그 방법
    65.
    发明公开
    라우터 프로세서의 제어 경로 구성을 위한 스위칭 장치 및그 방법 失效
    路由器控制路径结构自动路由设置的方法及方法

    公开(公告)号:KR1020060066335A

    公开(公告)日:2006-06-16

    申请号:KR1020040104905

    申请日:2004-12-13

    CPC classification number: H04L45/56 H04L45/60 H04L49/25

    Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
    본 발명은 라우터 프로세서의 제어 경로 구성을 위한 스위칭 장치 및 그 방법에 관한 것임.
    2. 발명이 해결하려고 하는 기술적 과제
    본 발명은 라우터 시스템에서 프로세서 간에 복수의 제어 경로(Control Path)를 구성하고, 프로세서가 하나의 이더넷 채널과 주소로 다른 프로세서와 통신 가능하게 하며, 제어 경로(Control Path)상의 루프 현상을 자동 제거하게 함으로써, 프로세서의 부하를 낮추고, 제어 경로(Control Path) 구성과 고장 대응 방법을 단순화시켜 라우터 시스템의 신뢰성과 가용성을 높이고, 시스템 확장에 있어 설계와 구현의 용이함을 높일 수 있는 라우터 프로세서의 제어 경로 구성을 위한 스위칭 장치 및 그 방법을 제공하는데 그 목적이 있음.
    3. 발명의 해결방법의 요지
    본 발명은, 상기 엘2(L2) 메인보드의 전원을 감시하기 위한 전원감시수단; 상기 엘2(L2) 메인보드를 관리하기 위한 프로세싱 수단; 상기 엘2(L2) 메인보드(110)들을 연결하기 위한 에지 엘2(L2) 스위치와 상기 에지 엘2(L2) 스위치를 연결하기 위한 코어 엘2(L2) 스위치를 포함하는 엘2(L2) 스위칭 수단; 및 상기 전원감시수단의 출력 신호와 상기 프로세싱 수단의 출력 신호와, 상대 엘2(L2) 메인보드의 작동 상태 입력과, 상기 엘2(L2) 메인보드의 슬롯 식별자와, 상기 엘2(L2) 스위 칭 수단에 연결된 이더넷 링크 상태 입력을 받아 그 정보를 보관하고, 자신의 동작 상태를 알리기 위한 엘2(L2) 스위치 제어수단을 포함한다.
    4. 발명의 중요한 용도
    본 발명은 통신 시스템 등에 이용됨.
    라우터, 제어 경로(Control Path), 이더넷, 코어 스위치, 에지 스위치, 제어 로직

    멀티프로토콜 라인 인터페이스 지원 장치
    66.
    发明授权
    멀티프로토콜 라인 인터페이스 지원 장치 失效
    支持多协议线路接口的设备

    公开(公告)号:KR100537900B1

    公开(公告)日:2005-12-20

    申请号:KR1020030013608

    申请日:2003-03-05

    Abstract: 본 발명은 라우터상에서 사용자가 요구하는 다양한 라인 인터페이스를 유연하게 구성할 수 있게 하는(플렉시블한 프로토콜 대응성을 갖는) 라인 카드의 멀티프로토콜 라인 인터페이스 지원 장치에 관한 것으로 물리계층 카드의 실장 및 탈장을 자동으로 감지하고, 물리계층 카드가 실장되는 경우에 실장되는 카드의 라인 인터페이스 전송 프로토콜을 자동으로 인지하여 물리계층 카드를 구동시키는 구동 모듈을 구비한 라인 카드를 포함하며, 상기 라인 카드를 라우터에 다수개 구비시킴으로써 상기 라인 인터페이스의 변경 또는 추가가 발생되는 경우에 변경 또는 추가되는 전송 프로토콜에 대응할 수 있음을 그 특징으로 하는 장치를 제공한다.

    멀티프로토콜 라인 인터페이스 지원 장치
    67.
    发明公开
    멀티프로토콜 라인 인터페이스 지원 장치 失效
    提供多协议线路接口的设备

    公开(公告)号:KR1020040051468A

    公开(公告)日:2004-06-18

    申请号:KR1020030013608

    申请日:2003-03-05

    CPC classification number: H04L69/18 G06F13/387 H04L49/602

    Abstract: PURPOSE: An apparatus for supplying a multi protocol line interface is provided, in which the line interface change and addition in the router system is available with very low cost. CONSTITUTION: An apparatus for supplying a multi protocol line interface includes a line card(12) provided with a physical layer driving module. The physical layer driving module senses the mount and dismount of the physical layer card(6) and drives the physical layer card(6) by automatically recognizing the line interface transmission protocol of the mounted card when the physical layer card(6) is mounted.

    Abstract translation: 目的:提供一种用于提供多协议线路接口的设备,其中路由器系统中的线路接口改变和添加以非常低的成本可用。 构成:用于提供多协议线路接口的设备包括设置有物理层驱动模块的线路卡(12)。 当安装物理层卡(6)时,物理层驱动模块通过自动识别安装的卡的线路接口传输协议来感测物理层卡(6)的安装和卸载并驱动物理层卡(6)。

    라우터의 라인 인터페이스 모듈 및 이를 구비한 라우팅시스템
    68.
    发明公开
    라우터의 라인 인터페이스 모듈 및 이를 구비한 라우팅시스템 失效
    线路接口模块在路由器和路由系统中具有相同的功能

    公开(公告)号:KR1020030094464A

    公开(公告)日:2003-12-12

    申请号:KR1020020031365

    申请日:2002-06-04

    CPC classification number: H04L45/60 G06F13/4004 H04L49/351

    Abstract: PURPOSE: A line interface module in a router and a routing system having the same are provided to integrate many line interfaces into a single line interface module and to execute fault management, inter-processor connection, switch interfacing, etc., through the line interface module. CONSTITUTION: A line interface module(10) consists of a sub switching card(13) and a backplane(14). The sub switching card(13) comprises line cards(11,12), a sub switch(131), and switch input-output buffers(133,134). The backplane(14) connects between the line cards(11,12) and the sub switching card(13). Each line card(11,12) comprises physical link ports(111,114,121,124), physical layer interface parts(112,15,122,125), and network processors(113,116,123,126). The network processors(113,116,123,126) process the packet switching and forwarding function of an OSI(Open System Interconnection) 3/4+ layer. The sub switch(131) executes sub switching to target data channels for the data supplied from the line cards(11,12) and the switch input-output buffers(133,134). The switch input-output buffers(133,134) buffer the data inputted/outputted between the switch of a routing system and the sub switch(131).

    Abstract translation: 目的:提供路由器中的线路接口模块和具有该线路接口模块的路由系统,以将许多线路接口集成到单线接口模块中,并通过线路接口执行故障管理,处理器间连接,交换机接口等 模块。 构成:线路接口模块(10)由子交换卡(13)和背板(14)组成。 副开关卡(13)包括线路卡(11,12),子开关(131)和开关输入输出缓冲器(133,134)。 背板(14)连接在线路卡(11,12)和子交换卡(13)之间。 每个线卡(11,12)包括物理链路端口(111,114,121,124),物理层接口部分(112,15,122,125)和网络处理器(113,116,123,126)。 网络处理器(113,116,123,126)处理OSI(开放系统互连)3/4 +层的分组交换和转发功能。 子开关(131)对从线卡(11,12)和开关输入 - 输出缓冲器(133,134)提供的数据执行对目标数据通道的子切换。 开关输入输出缓冲器(133,134)缓冲在路由系统的交换机和子交换机(131)之间输入/输出的数据。

    이더넷 스위칭 장치를 이용한 아이피씨 메시지 교환장치및 방법
    69.
    发明授权
    이더넷 스위칭 장치를 이용한 아이피씨 메시지 교환장치및 방법 失效
    이더넷스위칭장치를이용한아이피아메시지교환장치및방

    公开(公告)号:KR100396843B1

    公开(公告)日:2003-09-02

    申请号:KR1020000070425

    申请日:2000-11-24

    Abstract: PURPOSE: An apparatus and a method for exchanging an IPC(Inter Processor Communication) message using an ethernet switching device are provided to install the ethernet switching device in a module matching backplane of an ATM(Asynchronous Transfer Mode) switch, construct an IPC message dedicated star ethernet network, and transmit and receive the IPC message using an ethernet switching method. CONSTITUTION: An ethernet switching device(112) switches a path of an IPC ethernet frame transmitted from a transmission side processor and transmits the IPC ethernet frame to a receipt side processor. Each processor connects to a star ethernet network centering around the ethernet switching device(112). The ethernet switching device(112) is embedded in a main processor module(110).

    Abstract translation: 目的:提供一种使用以太网交换设备交换IPC(处理器间通信)消息的设备和方法,以将以太网交换设备安装在与ATM(异步传输模式)交换机的背板匹配的模块中,构建IPC消息专用 使用以太网交换方法发送和接收IPC消息。 构成:以太网交换设备(112)切换从传输侧处理器发送的IPC以太网帧的路径,并将IPC以太网帧发送到接收侧处理器。 每个处理器连接到围绕以太网交换设备(112)的星形以太网网络。 以太网交换设备(112)嵌入在主处理器模块(110)中。

    전송라인보드의 가변적 이중화가 가능한 ATM 스위치시스템 및 그 방법
    70.
    发明公开
    전송라인보드의 가변적 이중화가 가능한 ATM 스위치시스템 및 그 방법 失效
    具有可变变换传输线的ATM开关系统及其方法

    公开(公告)号:KR1020030021024A

    公开(公告)日:2003-03-12

    申请号:KR1020010054454

    申请日:2001-09-05

    Abstract: PURPOSE: An ATM switch system capable of variably dualizing transmission line boards and a method thereof are provided to add variable dualization function of the transmission line boards, thereby reducing transmission cost of a system and reducing cost for expanding switch boards. CONSTITUTION: Switching elements(201a,201b) receive ATM(Asynchronous Transfer Mode) cells for switching the ATM cells. Input switch interfaces(203-1a,...,203-na,203-1b,...,203-nb) receive the ATM cells through a plurality of paths for transmitting to the switching elements(201a,201b). Output switch interfaces(204-1a,...,204-na,204-1b,...,204-nb) receive the switched ATM cells from the switching elements(201a,201b) to transmit to the outside. Switch interface control units(202a,202b) controls to transmit the ATM cells in the first mode or the second mode. In the first mode, only ATM cells input through any one path are transmitted to the switching element(201a,201b). In the second mode, the ATM cells are transmitted through each independent path in the switching element(201a,201b).

    Abstract translation: 目的:提供一种能够对传输线路板进行可变二元化的ATM交换机系统及其方法,以增加传输线路板的可变二元化功能,从而降低系统的传输成本,降低扩展交换板的成本。 构成:开关元件(201a,201b)接收用于切换ATM单元的ATM(异步传输模式)单元。 输入开关接口(203-1a,...,203-na,203-1b,...,203-nb)通过多条路径接收ATM信元,以便传送给开关元件(201a,201b)。 输出开关接口(204-1a,...,204-na,204-1b,...,204-nb)从开关元件(201a,201b)接收切换的ATM信元以向外部发送。 开关接口控制单元(202a,202b)控制以第一模式或第二模式发送ATM信元。 在第一模式中,仅通过任何一个路径输入的ATM信元被传送到开关元件(201a,201b)。 在第二模式中,ATM信元通过开关元件(201a,201b)中的每个独立路径发送。

Patent Agency Ranking