Abstract:
Provided is a memory switching control apparatus using an open serial interfacing scheme capable of enhancing flexibility, reliability, availability, performance in a data communication processes between a memory and a processing unit and an operating method thereof. The memory switching control apparatus includes: one or more processor interfacing units which perform interfacing with one or more processing units; one or more memory interfacing units which have open-serial-interfacing-scheme memory interfacing ports to interface with data storage devices connected to the memory interfacing ports in a serial interfacing scheme; and a plurality of arbitrating units which are provided corresponding to the memory interfacing units to independently arbitrate usage rights of the processor interfacing units to the memory interfacing units.
Abstract:
A memory switching control apparatus using open serial interface, operating method thereof, and a data storage device thereof are provided to resolve a bottleneck phenomenon due to a plurality of memory storage devices and a complexity of memory interface by using an open serial interface. A memory matching unit of a memory switching control device run matching line in a minimum speed(S101), and checks the number of matching lines being usable which are connected to the data storage device(S102). The memory matching unit checks the maximum line speed of the checked match line(S103). The memory matching unit operates all the match lines to the checked maximum line speed(S104). The memory matching unit checks out whether the basic operation of the operated lines is normal(S105), measures data delay for the each operated line, and adjusts entire matching line output timing through a compensation for delay between lines(S106). A corresponding memory matching unit performs a memory test through the setup matching line(S107). If the data storage unit being connected is normal, the memory matching unit allocates a system addressing space mapping to data storage device and terminates the initialization procedure after registering to memory port table(S109). If the data storage unit being connected is abnormal, the memory matching unit reports an error state and terminates the initialization procedure without allocation of system addressing space or registering(S110).
Abstract:
A router for supporting a black box and a network system having the router are provided to transmit a one time message or a final message of a specific node or a node group to a final server or a host. A memory(314) for a black box stores node data. At least one packet preprocessor(301) selects/processes a data packet which is required to store the black box among node data transmitted through wire/wireless transmission media. A data storage unit(309) stores node data in the memory. A data reading unit(310) reads out corresponding node data in response to a node data transmission request from an external device. A data transmission unit(311) processes the read node data into a packet type. The data transmission unit transmits the processed data to the external device.
Abstract:
본 발명은 서비스 품질 보장형 스위치드 라우터 시스템을 개시한다. 본 발명에 의하면, 10개 포트의 1기가비트 이더넷 또는 10개 포트의 m 기가비트 이더넷의 라인 인터페이스를 통해 선택적으로 수신한 인터넷 프로토콜(Internet Protocol) 또는 멀티 프로토콜 레이블 스위치(Multi-Protocol Label Switch) 패킷을 애플리케이션별로 플로우 기반 프로세싱하는 제1 및 제2 라인 처리부 및 제1 및 제2 라인 처리부의 부팅 프로세스 및 소프트웨어 로드 데이터를 다운로드하며, 제1 및 제2 라인 처리부로부터 관리 정보를 취합하여 알람, 로그, 통계, 성능 모니터링을 포함하는 시스템 관리를 하며, 시스템을 관리할 수 있는 외부 인터페이스를 제공하는 응용처리부를 포함하여, 20 Gbps 전이중 방식(Full-duplex)으로 선속 스위칭 및 라우팅을 제공하여 출력하여, 비동기전송방식의 서비스 품질과 인터넷 프로토콜의 확장성 및 보편성을 결합시킨 플로우 단위 전송 방식으로 플로우 기반 패킷 분류, 지능적인 폭주 제어를 제공할 수 있어 광대역 통합망(Broadband Convergence Network) 구축시 기존의 인터넷 액세스 망을 변경하지 않고도 서비스 품질 보장형(QoS Guaranteed)의 네트워크를 구축할 수 있는 이점을 제공한다.
Abstract:
1. 청구범위에 기재된 발명이 속한 기술분야 본 발명은 라우터 프로세서의 제어 경로 구성을 위한 스위칭 장치 및 그 방법에 관한 것임. 2. 발명이 해결하려고 하는 기술적 과제 본 발명은 라우터 시스템에서 프로세서 간에 복수의 제어 경로(Control Path)를 구성하고, 프로세서가 하나의 이더넷 채널과 주소로 다른 프로세서와 통신 가능하게 하며, 제어 경로(Control Path)상의 루프 현상을 자동 제거하게 함으로써, 프로세서의 부하를 낮추고, 제어 경로(Control Path) 구성과 고장 대응 방법을 단순화시켜 라우터 시스템의 신뢰성과 가용성을 높이고, 시스템 확장에 있어 설계와 구현의 용이함을 높일 수 있는 라우터 프로세서의 제어 경로 구성을 위한 스위칭 장치 및 그 방법을 제공하는데 그 목적이 있음. 3. 발명의 해결방법의 요지 본 발명은, 상기 엘2(L2) 메인보드의 전원을 감시하기 위한 전원감시수단; 상기 엘2(L2) 메인보드를 관리하기 위한 프로세싱 수단; 상기 엘2(L2) 메인보드(110)들을 연결하기 위한 에지 엘2(L2) 스위치와 상기 에지 엘2(L2) 스위치를 연결하기 위한 코어 엘2(L2) 스위치를 포함하는 엘2(L2) 스위칭 수단; 및 상기 전원감시수단의 출력 신호와 상기 프로세싱 수단의 출력 신호와, 상대 엘2(L2) 메인보드의 작동 상태 입력과, 상기 엘2(L2) 메인보드의 슬롯 식별자와, 상기 엘2(L2) 스위 칭 수단에 연결된 이더넷 링크 상태 입력을 받아 그 정보를 보관하고, 자신의 동작 상태를 알리기 위한 엘2(L2) 스위치 제어수단을 포함한다. 4. 발명의 중요한 용도 본 발명은 통신 시스템 등에 이용됨. 라우터, 제어 경로(Control Path), 이더넷, 코어 스위치, 에지 스위치, 제어 로직
Abstract:
본 발명은 라우터상에서 사용자가 요구하는 다양한 라인 인터페이스를 유연하게 구성할 수 있게 하는(플렉시블한 프로토콜 대응성을 갖는) 라인 카드의 멀티프로토콜 라인 인터페이스 지원 장치에 관한 것으로 물리계층 카드의 실장 및 탈장을 자동으로 감지하고, 물리계층 카드가 실장되는 경우에 실장되는 카드의 라인 인터페이스 전송 프로토콜을 자동으로 인지하여 물리계층 카드를 구동시키는 구동 모듈을 구비한 라인 카드를 포함하며, 상기 라인 카드를 라우터에 다수개 구비시킴으로써 상기 라인 인터페이스의 변경 또는 추가가 발생되는 경우에 변경 또는 추가되는 전송 프로토콜에 대응할 수 있음을 그 특징으로 하는 장치를 제공한다.
Abstract:
PURPOSE: An apparatus for supplying a multi protocol line interface is provided, in which the line interface change and addition in the router system is available with very low cost. CONSTITUTION: An apparatus for supplying a multi protocol line interface includes a line card(12) provided with a physical layer driving module. The physical layer driving module senses the mount and dismount of the physical layer card(6) and drives the physical layer card(6) by automatically recognizing the line interface transmission protocol of the mounted card when the physical layer card(6) is mounted.
Abstract:
PURPOSE: A line interface module in a router and a routing system having the same are provided to integrate many line interfaces into a single line interface module and to execute fault management, inter-processor connection, switch interfacing, etc., through the line interface module. CONSTITUTION: A line interface module(10) consists of a sub switching card(13) and a backplane(14). The sub switching card(13) comprises line cards(11,12), a sub switch(131), and switch input-output buffers(133,134). The backplane(14) connects between the line cards(11,12) and the sub switching card(13). Each line card(11,12) comprises physical link ports(111,114,121,124), physical layer interface parts(112,15,122,125), and network processors(113,116,123,126). The network processors(113,116,123,126) process the packet switching and forwarding function of an OSI(Open System Interconnection) 3/4+ layer. The sub switch(131) executes sub switching to target data channels for the data supplied from the line cards(11,12) and the switch input-output buffers(133,134). The switch input-output buffers(133,134) buffer the data inputted/outputted between the switch of a routing system and the sub switch(131).
Abstract:
PURPOSE: An apparatus and a method for exchanging an IPC(Inter Processor Communication) message using an ethernet switching device are provided to install the ethernet switching device in a module matching backplane of an ATM(Asynchronous Transfer Mode) switch, construct an IPC message dedicated star ethernet network, and transmit and receive the IPC message using an ethernet switching method. CONSTITUTION: An ethernet switching device(112) switches a path of an IPC ethernet frame transmitted from a transmission side processor and transmits the IPC ethernet frame to a receipt side processor. Each processor connects to a star ethernet network centering around the ethernet switching device(112). The ethernet switching device(112) is embedded in a main processor module(110).
Abstract:
PURPOSE: An ATM switch system capable of variably dualizing transmission line boards and a method thereof are provided to add variable dualization function of the transmission line boards, thereby reducing transmission cost of a system and reducing cost for expanding switch boards. CONSTITUTION: Switching elements(201a,201b) receive ATM(Asynchronous Transfer Mode) cells for switching the ATM cells. Input switch interfaces(203-1a,...,203-na,203-1b,...,203-nb) receive the ATM cells through a plurality of paths for transmitting to the switching elements(201a,201b). Output switch interfaces(204-1a,...,204-na,204-1b,...,204-nb) receive the switched ATM cells from the switching elements(201a,201b) to transmit to the outside. Switch interface control units(202a,202b) controls to transmit the ATM cells in the first mode or the second mode. In the first mode, only ATM cells input through any one path are transmitted to the switching element(201a,201b). In the second mode, the ATM cells are transmitted through each independent path in the switching element(201a,201b).