61.
    发明专利
    未知

    公开(公告)号:DE102006018207A1

    公开(公告)日:2006-12-28

    申请号:DE102006018207

    申请日:2006-04-19

    Applicant: DENSO CORP

    Abstract: For testing an A/D converter circuit including a pulse delay circuit constituted by a plurality of cascade-connected delay units, and an encoding circuit configured to count the number of the delay units through which the input pulse signal passes within a predetermined measuring time and to output a digital signal representing the counted number, the method includes the steps of setting the A/D converter circuit in a test mode where the measuring time is set at a short test-use sampling period, applying the input pulse signal to each of serial delay blocks each of which is constituted by a predetermined number of the delay units, and determining good and bad of the A/D converter circuit on the basis of digital signals outputted from the encoding circuit representing the numbers of the delay units through which the input pulse signal has passed within each of the serial delay blocks.

    Ring oscillator and pulse phase difference encoding circuit

    公开(公告)号:DE4447936B4

    公开(公告)日:2004-07-22

    申请号:DE4447936

    申请日:1994-01-13

    Applicant: DENSO CORP

    Abstract: The oscillator and encoding circuit contains an integer number of inverting circuits connected together to form a ring. One inverting circuit contains an inverting starting circuit which begins the inversion of an input signal in response to an externally applied control signal. A control signal input device inputs the second control input during an interval between a first time at which the first control signal is input and a second time at which a pulse edge, which is generated at the start of the first inversion, enters the second inverting start circuit.

    63.
    发明专利
    未知

    公开(公告)号:DE19509338C2

    公开(公告)日:2003-10-16

    申请号:DE19509338

    申请日:1995-03-15

    Applicant: DENSO CORP

    Abstract: In an acceleration sensor having movable gates and a movable electrode and having a signal processing portion, the movable gates generate a differential voltage from acceleration in one direction and its output signal is fed back to the movable electrode. The balance of the movable portion is kept using an electrostatic force which cancels the acceleration acting on the movable portion, and signal detection is stabilized using closed loop control. Since signal detection is on a differential basis, acceleration can be detected in only one direction. Since a change in current is detected as a voltage difference, no carrier wave is required. Since MISFETs having movable gates are formed in pairs, there is no influence of temperature drifts. The use of a differential signal similarly cancels the influence of fluctuations of the power supply. Configuration of an acceleration sensor is thus simplified.

    A/D-Wandler
    66.
    发明专利

    公开(公告)号:DE10149929B4

    公开(公告)日:2015-11-05

    申请号:DE10149929

    申请日:2001-10-10

    Applicant: DENSO CORP

    Abstract: A/D-Wandler (1), welcher aufweist: eine Impulszirkulierschaltung (10) umfassend eine Mehrzahl von Invertierschaltungen (95, 96), welche in einem Ring in Reihe geschaltet sind, um einen Impuls zum wiederholten Ausgeben dieses Impulses zu generieren und zu zirkulieren, wobei einer der Invertierschaltungen ein erstes Steuersignal (PA) zugeführt wird, um die Erzeugung des Impulses zu steuern, wobei jede Invertierschaltung hintereinander eine Flanke des Impulses mit einer Verzögerung, welche in Übereinstimmung mit einer diesbezüglichen Speisespannung variiert, an die nächste der Invertierschaltungen verschiebt; einen Eingangsanschluss (2a) zum Eingeben und Zuführen eines analogen Eingangsspannungssignals (Vin) zu den Invertierschaltungen als die Speisespannung; eine Zählerschaltung (12) zum Zählen der Impulse und zum Ausgeben von binären Zähldaten als Antwort auf ein zweites Steuersignal (PB); eine Impulspositions-Bestimmungsschaltung (16) zum Erfassen einer Position einer der Invertierschaltungen, welche eine Flanke des Impulses ausgibt, und zum Kodieren der Position in binärkodierte Daten als Antwort auf das zweite Steuersignal; eine Steuerschaltung (4) zum Erzeugen des ersten Steuersignals (PA), um die Impulszirkulierschaltung zu betreiben, und zum Erzeugen des zweiten Steuersignals (PB) nach einem vorbestimmten Intervall seit der Erzeugung des ersten Steuersignals, um die Position zu bestimmen; und eine Ausgangsschaltung (19) zum Ausgeben von A/D-Umwandlungsdaten einschließlich der binären Zähldaten als höherwertige Bits und der binärkodierten Daten als niederwertige Bits, dadurch gekennzeichnet, dass nur das analoge Eingangsspannungssignal (Vin) den Invertierschaltungen zugeführt wird, und sowohl der Zähler, die Impulspositions-Bestimmungsschaltung, die Steuerschaltung als auch die Ausgangsschaltung, nicht aber die Impulszirkulierschaltung mit einer konstanten Speisespannung (VDDL) versorgt werden, und ...

    Zeitmess-Schaltung mit Impulsverzögerungsschaltung

    公开(公告)号:DE102007023889B4

    公开(公告)日:2014-10-16

    申请号:DE102007023889

    申请日:2007-05-23

    Applicant: DENSO CORP

    Abstract: Zeitmess-Schaltung, welche aufweist: eine mit einer Mehrzahl von Verzögerungseinheiten (DU) versehene Impulsverzögerungsschaltung (30), wobei die Impulsverzögerungsschaltung so konfiguriert ist, dass sie ein Impulssignal durch die Mehrzahl der Verzögerungseinheiten übergibt, während das Impulssignal durch die Mehrzahl der Verzögerungseinheiten verlangsamt wird; und eine Erzeugungsschaltung (32, 36, 38), die konfiguriert ist, eine Anzahl der Verzögerungseinheiten zu erhalten, welche das Impulssignal innerhalb einer vorbestimmten Zeitdauer durchlaufen hat, um digitale Daten (DT) auf der Grundlage der erhaltenen Anzahl als Zeitmessdaten zu erzeugen, wobei eine Verzögerungszeit jeder der Mehrzahl der Verzögerungseinheiten von einem Pegel einer ersten Treiberspannung (VDDL) abhängt, der Pegel der ersten Treiberspannung in die Mehrzahl der Verzögerungseinheiten eingegeben wird; eine erste Festlegungseinheit (34a) vorgesehen und dazu konfiguriert ist, den Pegel der in die Mehrzahl der Verzögerungseinheiten eingegebenen ersten Treiberspannung variabel festzulegen; die Mehrzahl der Verzögerungseinheiten von der ersten bis zur letzten Verzögerungseinheit in einem Ring seriell miteinander verbunden sind, um eine Ringverzögerungsleitung auszubilden; und wobei die Erzeugungsschaltung aufweist: einen Zähler (36), der konfiguriert ist, auf der Grundlage des von der letzten Verzögerungseinheit ausgegebenen Impulssignals eine Anzahl von Zirkulationen des Impulssignals durch die Ringverzögerungsleitung zu zählen; eine Kodierungsschaltung (32) niedriger Ordnung, die konfiguriert ist, eine Position in dem Ring der Verzögerungseinheiten zu erfassen, welche das Impulssignal innerhalb der vorbestimmten Zeitdauer erreicht hat, und die erfasste Position des Impulssignals in niederwertige Bits der digitalen Daten umzuwandeln; und eine Kodierungsschaltung (38) höherer Ordnung, die konfiguriert ist, einen Zählwert des Zählers als höherwertige Bits der digitalen Daten auszugeben; und wobei die Zeitmess-Schaltung weiter aufweist: einen Treiberpuffer (35), der zwischen der letzten Verzögerungseinheit und dem Zähler angeschlossen und konfiguriert ist, das von der letzten Verzögerungseinheit ausgegebene Impulssignal zu empfangen und es dem Zähler als Betriebstakt zuzuführen, wobei der Treiberpuffer ...

    Zeitmessvorrichtung, Abstandsmessvorrichtung, und darin verwendbare Taktsignalerzeugungsvorrichtung

    公开(公告)号:DE10210000B4

    公开(公告)日:2011-07-28

    申请号:DE10210000

    申请日:2002-03-07

    Applicant: DENSO CORP

    Abstract: Schiebetaktsignalerzeugungsvorrichtung zum Erzeugen eines Schiebetaktsignals mit einer vorgeschriebenen Phasendifferenz bezüglich eines Referenztaktsignals (MCK), welche aufweist: eine Verzögerungsleitung, welche das Referenztaktsignal empfängt und eine Mehrzahl von kaskadiert verbundenen Einheitsverzögerungselementen (80(1), 80(2), 80(K)) beinhaltet, wobei jedes der Einheitsverzögerungselemente eine vorgeschriebene Signalverzögerungszeit liefert und das Referenztaktsignal in der Verzögerungsleitung fortschreitet, während es nacheinander durch die Einheitsverzögerungselemente verzögert wird; einen Schiebetaktsignalausgangsweg; eine Gruppe von Schaltern (SWb(1), SWb(2), ..., SWb(k); SWc(1), SWc(2), ..., SWb(k); SWh(1), SWh(2), ... SWh(k)) mit ersten, jeweils mit Ausgangsanschlüssen der Einheitsverzögerungselemente verbundenen Enden und zweiten, mit dem Schiebetaktsignalausgangsweg verbundenen Enden, wobei, wenn sich ein bestimmter unter den Schaltern in seiner Ein-Position befindet, ein verzögertes Taktsignal, welches sich aus einem Verzögern des Referenztaktsignals um ein vorgeschrienal über den bestimmten Schalter an den Schiebetaktsignalausgangsweg übertragen wird; und eine Schaltersteuerungseinrichtung (90b, 90c, ..., 90h) zum Bestimmen des bestimmten unter den Schaltern auf der Grundlage von...

    70.
    发明专利
    未知

    公开(公告)号:DE102009040000A1

    公开(公告)日:2010-03-11

    申请号:DE102009040000

    申请日:2009-09-03

    Applicant: DENSO CORP

    Abstract: A transmitting method has steps of modulating carrier waves having frequencies set at ½N−n (n≦̸N; n is a positive integer) of a reference frequency with transmission signals to produce modulated signals, multiplexing the modulated signals by frequency division multiplexing to produce an input signal, and transmitting the input signal to a synchronous detector in which the transmission signals are extracted from the input signal by calculating a moving average of the input signal every sampling period of time corresponding to the reference frequency and performing an addition and subtraction calculation corresponding to the cycle of each carrier wave for the moving averages. The frequency of each carrier wave, modulated with one transmission signal having a first signal level, is equal to or lower than the frequency of any carrier wave modulated with another transmission signal having a second signal level higher than the first signal level.

Patent Agency Ranking