적층 세라믹 전자부품 및 이의 제조방법
    73.
    发明授权
    적층 세라믹 전자부품 및 이의 제조방법 有权
    层压陶瓷电子零件及其制造方法

    公开(公告)号:KR101630077B1

    公开(公告)日:2016-06-13

    申请号:KR1020140159958

    申请日:2014-11-17

    Inventor: 김형준

    Abstract: 본발명은복수의유전체층을포함하는세라믹본체; 및상기세라믹본체내에서상기유전체층을사이에두고서로대향하도록배치되며, 서로폭이다른복수의제1 및제2 내부전극;을포함하며, 상기복수의제1 및제2 내부전극중 3개이상이하나의블록을형성하며, 상기블록이반복하여적층되는것을특징으로하며, 상기복수의제1 및제2 내부전극중 상부및 하부의최외측내부전극사이의최장거리를 T1 및최단거리를 T2라할 때, 0.76≤T2/T1≤0.97을만족하는적층세라믹전자부품및 이의제조방법을제공한다.

    적층 세라믹 커패시터 및 그 제조방법
    74.
    发明公开
    적층 세라믹 커패시터 및 그 제조방법 有权
    多层陶瓷电容器及其制造方法

    公开(公告)号:KR1020140121728A

    公开(公告)日:2014-10-16

    申请号:KR1020130038322

    申请日:2013-04-08

    Inventor: 김형준

    CPC classification number: H01G4/30 H01G4/012 H01G4/12 H01G4/232

    Abstract: 본 발명의 일 실시형태에 따른 적층 세라믹 커패시터는 서로 대향하는 제1 측면 및 제2 측면, 상기 제1 측면 및 제2 측면을 연결하는 제3 단면 및 제4 단면을 가지는 세라믹 본체; 상기 세라믹 본체의 내부에 형성되며, 상기 제3 단면 또는 제4 단면으로 일단이 노출되는 복수 개의 내부전극; 및 상기 제1 측면 및 제2 측면에서 상기 내부전극의 단부까지 형성된 제1 사이드 마진부 및 제2 사이드 마진부;를 포함하며, 상기 세라믹 본체의 폭 방향에 있어서, 상기 내부전극의 양 단부는 산화 영역을 포함하며, 상기 내부전극 중 최상 및 최하 내부전극을 제외한 용량 형성에 기여하는 내부전극의 상기 산화 영역 중 최대 길이(Lmax)가 3 μm 이하이며, 길이의 표준 편차가 1 μm 이하일 수 있다.

    Abstract translation: 根据本发明的一个实施方案的多层陶瓷电容器包括陶瓷体,其包括彼此面对的第一侧和第二侧以及连接第一侧和第二侧的第三横截面和第四横截面,多个 的内部电极,其形成在陶瓷体中并且具有通过第三横截面或第四横截面暴露的一端,以及第一侧边缘部分和第二侧边缘部分,其从第一侧面和第二侧面形成 内部电极的端部。 在陶瓷体的宽度方向上,内部电极的两端具有氧化区域。 有助于形成容量的内部电极的氧化区域的最大长度(Lmax)除了内部电极中的最上部内部电极和最内部电极之外,为3um以下。 长度的标准偏差为1um以下。

    적층 세라믹 커패시터 및 그 제조방법
    75.
    发明公开
    적층 세라믹 커패시터 및 그 제조방법 有权
    多层陶瓷电容器及其制造方法

    公开(公告)号:KR1020140121727A

    公开(公告)日:2014-10-16

    申请号:KR1020130038321

    申请日:2013-04-08

    Inventor: 김형준

    Abstract: 본 발명의 일 실시형태에 따른 적층 세라믹 커패시터는 서로 대향하는 제1 측면 및 제2 측면, 상기 제1 측면 및 제2 측면을 연결하는 제3 단면 및 제4 단면을 가지는 세라믹 본체; 상기 세라믹 본체의 내부에 형성되며, 상기 제3 단면 또는 제4 단면으로 일단이 노출되는 복수 개의 내부전극; 및 상기 제1 측면 및 제2 측면에서 상기 내부전극의 단부까지의 평균 두께가 18μm 이하로 형성된 제1 사이드 마진부 및 제2 사이드 마진부;를 포함하며, 상기 세라믹 본체는 정전 용량 형성에 기여하는 유효층 및 상기 유효층의 상부 및 하부 중 적어도 하나에 제공되는 커버층으로 이루어지며, 상기 제1 사이드 마진부 및 제2 사이드 마진부의 유전체 그레인의 평균 입경을 Gw, 상기 커버층의 유전체 그레인의 평균 입경을 Gt 및 상기 유효층의 유전체 그레인의 평균 입경을 Ga라 할 때, Gw<Gt<Ga를 만족할 수 있다.

    Abstract translation: 根据本发明实施例的多层陶瓷电容器包括:陶瓷体,其具有彼此面对的第一和第二横向侧面,并且具有第三横截面和第四横截面,该第三横截面将第一横向侧和第二横向侧 ; 多个内部电极,其形成在陶瓷体中并且具有暴露于第三横截面或第四横截面的端部; 以及从内部电极的第一侧面和第二横向侧到端部的平均厚度形成为等于或小于18μm的第一侧边缘部分和第二边缘部分。 陶瓷体包括:有助于形成电容的有效层; 以及为有效层的上部和下部中的至少一个提供的覆盖层。 当第一和第二边缘部分的电介质晶粒的平均直径为Gw时,陶瓷体满足Gw

    적층 세라믹 커패시터, 그 제조방법 및 전자부품이 실장된 회로기판
    76.
    发明公开
    적층 세라믹 커패시터, 그 제조방법 및 전자부품이 실장된 회로기판 审中-实审
    多层陶瓷电容器及其安装方法及电路板

    公开(公告)号:KR1020140120110A

    公开(公告)日:2014-10-13

    申请号:KR1020130035793

    申请日:2013-04-02

    Abstract: 본 발명의 일 실시형태는 복수의 유전체층이 적층된 세라믹 본체; 상기 유전체층을 사이에 두고 상기 세라믹 본체의 양 단면을 통해 번갈아 노출되도록 형성된 복수의 제1 및 제2 내부 전극을 포함하며 용량이 형성되는 액티브층; 상기 액티브층의 상부에 형성되며, 내부에 상부 마크 전극을 포함하는 상부 커버층; 및 상기 세라믹 본체의 양 단면을 덮도록 형성된 제1 및 제2 외부 전극; 을 포함하고, 상기 유전체층의 두께를 d, 상기 액티브층의 최상부에 형성된 제1 내부전극과 상기 상부 마크 전극과의 거리를 A1라고 할 때 2d≤A1를 만족하는 적층 세라믹 커패시터를 제공할 수 있다.

    Abstract translation: 根据本发明的一个方面,提供一种多层陶瓷电容器,其包括多个电介质层堆积在其上的陶瓷主体; 活性层,其包括多个第一和第二内部电极,其形成为在陶瓷主体的两端侧交替暴露,同时在其间形成介电层并形成容量; 上盖层,形成在有源层的上部并且在其内部包括上标记电极; 以及覆盖陶瓷主体的两端侧的第一外电极和第二外电极。 如果电介质层的厚度为d,并且形成在有源层顶部上的上标记电极和第一内部电极之间的距离为A1,则多层陶瓷电容器满足2d <= A1。

    하우징 코어 인덕터 및 이를 이용한 모터 어셈블리
    77.
    发明公开
    하우징 코어 인덕터 및 이를 이용한 모터 어셈블리 审中-实审
    高压电感器和电机总成

    公开(公告)号:KR1020140087304A

    公开(公告)日:2014-07-09

    申请号:KR1020120157095

    申请日:2012-12-28

    CPC classification number: H02K11/0073 H02K11/0094 H02K11/02 H02K11/33

    Abstract: The present invention relates to a housing core inductor and a motor assembly using the same. The present invention provides a housing core inductor comprises a housing core which has center part having a through hole through which a shaft passes and in which a plurality of plate bodies including a plurality of arms to form a plurality of space parts, stretching out from the center in opposite directions to each other is stacked at the bottom of a housing body; and a coil wound around the arms of the housing core, and to a motor assembly using the same.

    Abstract translation: 本发明涉及壳体芯电感器和使用其的电动机组件。 本发明提供了一种外壳芯电感器,其包括壳体芯体,其具有中心部分,该中心部分具有穿过轴的通孔,多个板体包括多个臂以形成多个空间部分, 在壳体的底部堆叠彼此相反方向的中心; 以及缠绕在壳体芯的臂上的线圈以及使用该线圈的马达组件。

    적층 세라믹 커패시터
    78.
    发明授权
    적층 세라믹 커패시터 有权
    多层陶瓷电容器

    公开(公告)号:KR101412784B1

    公开(公告)日:2014-06-27

    申请号:KR1020110088031

    申请日:2011-08-31

    Inventor: 김형준

    CPC classification number: H01G4/12 H01G4/005 H01G4/232 H01G4/30

    Abstract: 본 발명은 적층 세라믹 커패시터에 관한 것으로, 본 발명의 일 실시형태에 따른 적층 세라믹 커패시터는 세라믹 소체; 상기 세라믹 소체의 내부에 형성되며, 상기 세라믹 소체의 제1면에서 상기 제1면과 연결된 제3면 또는 제4면으로 노출되고, 상기 제1면으로 노출된 영역 중 일부가 서로 중첩되는 인출부를 가지는 제1 및 제2 내부전극; 상기 세라믹 소체의 제1면 및 상기 제1면에서 연장되어 상기 제1면과 연결된 제3면 또는 제4면에 형성되며, 상기 인출부와 각각 연결되는 제1 및 제2 외부전극; 및 상기 세라믹 소체의 제1면, 상기 제1면과 연결된 제3면 및 제4면에 형성되는 절연층;을 포함할 수 있다.

    적층 세라믹 커패시터 및 그 제조 방법
    79.
    发明公开
    적층 세라믹 커패시터 및 그 제조 방법 有权
    多层陶瓷电容器及其制造方法

    公开(公告)号:KR1020140075459A

    公开(公告)日:2014-06-19

    申请号:KR1020120143822

    申请日:2012-12-11

    CPC classification number: H01G4/30 H01G4/012 H01G4/12 H01G4/228 Y10T29/435

    Abstract: The present invention includes: a ceramic body in which multiple dielectric layers are stacked; multiple first and second internal electrodes which are alternately formed on the multiple dielectric layers and include first and second main body parts, which are mutually overlapped, and first and second lead parts, which have a mutually overlapped area and are formed to be extended in order to be exposed to one side of the ceramic body in one side of the first and second main body parts,; first and second external electrodes which are formed in one side of the ceramic body and are electrically connected respectively to the first and second lead parts; and an insulation layer which is formed in order to cover a part which is exposed to the first and second lead parts in one side of the ceramic body. In the provided multilayer ceramic capacitor, first and second connection surfaces which are respectively extended from the end part of the first and second main body parts and the end part of the first and second lead parts are formed in an inclined surface and satisfy a range of 0.03

    Abstract translation: 本发明包括:堆叠多个电介质层的陶瓷体; 多个第一和第二内部电极交替地形成在多个电介质层上,并且包括相互重叠的第一和第二主体部分以及具有相互重叠的区域并被形成为依次延伸的第一和第二引线部分 在第一和第二主体部分的一侧暴露于陶瓷体的一侧; 第一和第二外部电极,其形成在陶瓷体的一侧,并分别电连接到第一和第二引线部分; 以及绝缘层,其形成为覆盖在陶瓷体的一侧暴露于第一和第二引线部分的部分。 在所提供的多层陶瓷电容器中,分别从第一和第二主体部分的端部和第一和第二引线部分的端部分别延伸的第一和第二连接表面形成为倾斜表面,并且满足 当将第一和第二内部电极的整个长度的1/2定义为A和从陶瓷体的中心到凝固第一或第二内部电极的点的长度时,对于B / A,0.03 <= B / A <= 0.90 第一或第二引线部分的连接表面为B.

    적층 세라믹 전자부품 및 그 제조방법
    80.
    发明公开
    적층 세라믹 전자부품 및 그 제조방법 审中-实审
    多层陶瓷电子元件及其制造方法

    公开(公告)号:KR1020130052875A

    公开(公告)日:2013-05-23

    申请号:KR1020110118192

    申请日:2011-11-14

    Abstract: PURPOSE: A laminated ceramic electronic component and a manufacturing method thereof are provided to prevent the inflow of plating solutions by controlling a lead width ratio of an internal electrode. CONSTITUTION: A plurality of dielectric layers are laminated on a ceramic body(10). A first internal electrode(21) and a second internal electrode(22) include a first lead part and a second lead part, respectively. The first lead part and the second lead part are formed on at least one side of the plurality of dielectric layers. A first external electrode(31) and a second external electrode(32) are formed on one side of the ceramic body. The first and second external electrodes are electrically connected to the first and second internal electrodes, respectively.

    Abstract translation: 目的:提供层压陶瓷电子部件及其制造方法,以通过控制内部电极的引线宽度比来防止电镀液的流入。 构成:在陶瓷体(10)上层叠多个电介质层。 第一内部电极(21)和第二内部电极(22)分别包括第一引线部分和第二引线部分。 第一引线部分和第二引线部分形成在多个电介质层的至少一个侧面上。 第一外部电极(31)和第二外部电极(32)形成在陶瓷体的一侧。 第一和第二外部电极分别电连接到第一和第二内部电极。

Patent Agency Ranking