적층 세라믹 전자 부품 및 그 실장 기판
    71.
    发明授权
    적층 세라믹 전자 부품 및 그 실장 기판 有权
    多层陶瓷电子元器件及其安装板

    公开(公告)号:KR101607020B1

    公开(公告)日:2016-04-11

    申请号:KR1020140144355

    申请日:2014-10-23

    Abstract: 본발명은, 세라믹본체의실장면에서로이격되게배치되는제1 및제2 외부전극을포함하는적층세라믹커패시터; 및상기제1 및제2 외부전극의하면에배치되는상부수평부, 상기상부수평부에서하측으로이격되게배치되는하부수평부및 상기상부수평부의일 단부와상기하부수평부의일 단부를연결하는곡면의수직부를각각포함하며, 상기적층세라믹커패시터의실장면에 '⊂' 및 '⊃'자형상으로서로마주보게배치되는제1 및제2 단자전극; 를포함하는적층세라믹전자부품및 그실장기판을제공한다.

    Abstract translation: 提供了一种堆叠的陶瓷电子部件及其安装基板。 叠层陶瓷电子部件包括:层叠陶瓷电容器,其包括在陶瓷体的安装表面上彼此间隔开的第一外部电极和第二外部电极; 以及在叠层陶瓷电容器的安装面上以“⊂”和“⊃”形状彼此面对设置的第一端子电极和第二端子电极,其中每个端子电极包括布置在第一和第二端子的底部上的上部水平部分 和第二外部电极,布置成从上部水平部分向下分离的底部水平部分和连接上部水平部分的一端和底部水平部分的一端的弯曲垂直部分。 根据本发明,提供了具有降低的声学噪声的层叠陶瓷电子部件及其安装基板。

    적층 세라믹 커패시터 및 그 실장 기판
    72.
    发明公开
    적층 세라믹 커패시터 및 그 실장 기판 审中-实审
    多层陶瓷电容器及其安装板

    公开(公告)号:KR1020160016492A

    公开(公告)日:2016-02-15

    申请号:KR1020140159868

    申请日:2014-11-17

    Inventor: 박흥길 박상수

    Abstract: 본발명은, 길이방향의측면에형성된전면부와, 상기전면부로부터연장되어둘레면의일부를덮는밴드부를포함하는외부전극을포함하는세라믹본체의양 단부에결합되는단자전극을포함하며, 상기단자전극은상기밴드부의상면과접합되는상부수평부와, 상기밴드부의하측에배치되는하부수평부와, 상기상부및 하부수평부의단부를연결하는수직지지부를포함하며, 상기밴드부의상면과상기상부수평부는도전성접착층으로연결되어서로접속되는적층세라믹커패시터및 그실장기판을제공한다.

    Abstract translation: 根据本发明,提供一种层叠陶瓷电容器及其安装基板。 层叠的陶瓷电容器包括:端子电极,其与包括外部电极的陶瓷体的两端连接,所述外部电极包括:形成在所述纵向方向的侧表面上的前部; 以及从前部延伸以覆盖圆周表面的一部分的带单元。 端子电极包括:耦合到带单元的上表面的上部水平单元; 布置在带单元的下部的下部水平单元; 以及将上部水平单元的端部与下部水平单元的端部连接的垂直支撑单元。 带单元的上表面和上部水平单元通过导电粘合层彼此连接并连接。

    적층 세라믹 전자 부품 및 그 실장 기판
    73.
    发明公开
    적층 세라믹 전자 부품 및 그 실장 기판 无效
    多层陶瓷电子元件及其安装板

    公开(公告)号:KR1020150053424A

    公开(公告)日:2015-05-18

    申请号:KR1020130135332

    申请日:2013-11-08

    CPC classification number: H01G4/12 H01G2/06 H01G4/005 H01G4/30

    Abstract: 본발명은, 복수의유전체층이적층된세라믹본체; 상기유전체층을사이에두고상기세라믹본체의양 단면을통해번갈아노출되도록형성된제1 및제2 내부전극을포함하는복수의액티브층; 및상기각각의액티브층사이에배치된더미층; 을포함하는적층세라믹전자부품을제공한다.

    Abstract translation: 本发明提供一种多层陶瓷电子部件,其包括陶瓷体,多个电介质层层叠在该陶瓷体上,多个有源层包括第一内部电极和第二内部电极,通过插入而交替地暴露于陶瓷体的两个截面 电介质层和布置在有源层之间的虚设层。

    적층 세라믹 전자 부품 및 적층 세라믹 전자 부품의 실장 기판
    74.
    发明公开
    적층 세라믹 전자 부품 및 적층 세라믹 전자 부품의 실장 기판 有权
    多层陶瓷电气元件及其安装电路

    公开(公告)号:KR1020150051668A

    公开(公告)日:2015-05-13

    申请号:KR1020130133451

    申请日:2013-11-05

    Inventor: 박상수 박흥길

    Abstract: 본발명은, 세라믹본체의양 단에도전성페이스트로이루어진제1 및제2 외부전극이형성된적층세라믹커패시터; 및상기적층세라믹커패시터의실장면에접합되며, 절연기판의양 단에상기제1 및제2 외부전극과접속된제1 및제2 접속단자를가지며, 상기제1 및제2 접속단자는내측의제1 및제2 도전성수지층과외측의제1 및제2 도금층의이중층 구조를포함하는인터포저기판; 을포함하는적층세라믹전자부품을제공한다.

    Abstract translation: 提供了一种多层陶瓷电子部件。 它具有多层陶瓷电容器,其具有由陶瓷体的两端由导电膏形成的第一和第二外部电极; 以及第一和第二连接端子,其接合到多层陶瓷电容器的安装表面,并且在绝缘层的两端连接到第一和第二外部电极。 第一和第二连接端子包括内插器基板,其包括第一和第二导电树脂层和第一和第二镀层的双层结构。 第一和第二导电树脂层形成在内插衬底内。 第一和第二镀层形成在中介层基板之外。

    적층 세라믹 커패시터
    75.
    发明公开
    적층 세라믹 커패시터 审中-实审
    多层陶瓷电容器

    公开(公告)号:KR1020150051667A

    公开(公告)日:2015-05-13

    申请号:KR1020130133450

    申请日:2013-11-05

    CPC classification number: H01G4/224 H01G4/12 H01G4/228 H01G4/232 H01G4/30

    Abstract: 본발명은, 복수의유전체층을포함하며, 서로대향하는두께방향의제1 및제2 주면, 길이방향의제1 및제2 단면및 폭방향의제1 및제2 측면을갖는세라믹본체; 상기세라믹본체내에서, 상기유전체층을사이에두고상기세라믹본체의제1 및제2 단면을통해번갈아노출되도록배치된복수의제1 및제2 내부전극; 및상기제1 및제2 내부전극과각각전기적으로연결된제1 및제2 외부전극; 을포함하며, 상기제1 및제2 외부전극은, 상기세라믹본체의제1 및제2 단면에서제1 주면의일부까지각각연장되게형성된제1 및제2 내부도전층; 상기제1 및제2 내부도전층의제1 및제2 단면에서제1 주면의일부까지각각연장되게형성되되, 상기제1 및제2 내부도전층의일부가제1 주면으로각각노출되도록상기제1 및제2 내부도전층보다짧은길이를갖는제1 및제2 절연층; 상기제1 및제2 내부도전층의제1 주면에각각형성된제1 및제2 외부도전층; 을포함하는적층세라믹커패시터를제공한다.

    Abstract translation: 提供了多层陶瓷电容器。 电容器包括:陶瓷体,其包括电介质层,并且具有在厚度方向彼此相对的第一和第二主表面,沿纵向的第一和第二横截面;以及第一和第二侧表面 宽度方向 第一和第二内部电极,其交替地布置在陶瓷体中的电介质层之间,并通过陶瓷体的第一和第二截面露出; 以及与第一和第二内部电极电连接的第一和第二外部电极。 第一和第二外部电极包括从陶瓷体的第一和第二横截面延伸到第一主表面的一部分的第一和第二内部导电层; 第一和第二绝缘层,其从第一和第二内部导电层的第一和第二主表面延伸到第一主表面的一部分,并且具有比第一和第二内部导电更短的长度 以将第一和第二内部导电层的一部分暴露于第一主表面; 以及形成在第一和第二内部导电层的第一主表面上的第一和第二外部导电层。

    칩 전자부품 및 그 실장 기판

    公开(公告)号:KR101514536B1

    公开(公告)日:2015-04-22

    申请号:KR1020130094839

    申请日:2013-08-09

    Abstract: 본 발명의 일 실시예에 따른 칩 전자 부품은 세라믹 바디; 상기 세라믹 바디의 길이 방향의 양단부에 형성되는 외부 전극; 및 상기 세라믹 바디를 지지하며, 상기 외부 전극과 전기적으로 연결되는 인터포저;를 포함하며, 상기 인터포저는 일면에 상기 외부 전극이 배치되는 제1 전극 패드, 상기 일면의 반대면에 형성되는 제2 전극 패드, 및 상기 제1 전극 패드와 상기 제2 전극 패드를 연결하며 상기 일면과 상기 반대면 사이의 측면에 형성되는 연결 전극 패드를 포함하며, 상기 제1 전극 패드는 공간으로 분리되며, 상기 공간을 기준으로 양단부 측으로 형성되는 제1 전극 패턴과 제2 전극 패턴을 포함하며, 상기 제1 전극 패드의 길이 방향의 단부와 상기 인터포저의 길이 방향의 단부 사이에는 비전극 마진부가 형성되며, 상기 연결 전극 패드는 상기 공간을 형성하는 상기 인터포저의 측면에 형성될 수 있다.

    적층 세라믹 커패시터
    77.
    发明公开
    적층 세라믹 커패시터 有权
    多层陶瓷电容器及其制造方法

    公开(公告)号:KR1020150011165A

    公开(公告)日:2015-01-30

    申请号:KR1020130086101

    申请日:2013-07-22

    Inventor: 박흥길 박민철

    CPC classification number: H01G4/30 H01G4/012 H01G4/12 H01G4/232

    Abstract: 본 발명은, 실장 면에 대해 수직 방향으로 적층된 복수의 유전체층을 포함하며, 서로 대향하는 두께 방향의 제1 및 제2 주면, 길이 방향의 제3 및 제4 단면 및 폭 방향의 제5 및 제6 측면을 갖는 세라믹 본체; 상기 세라믹 본체의 상기 제1 주면에 서로 이격되어 형성된 제1 및 제2 외부 전극; 상기 세라믹 본체의 상기 제2 주면에 서로 이격되어 형성된 제3 및 제4 외부 전극; 상기 세라믹 본체 내에서 상기 유전체층을 사이에 두고 서로 대향하도록 배치되며, 상기 제1 내지 제4 외부 전극과 전기적으로 연결된 복수의 제1 및 제2 내부 전극을 포함하는 커패시터부; 및 상기 세라믹 본체 내에 실장 면에 대해 수직 방향으로 적어도 1개 이상 개재된 ESR 제어층; 을 포함하는 적층 세라믹 커패시터를 제공한다.

    Abstract translation: 层压陶瓷电容器及其制造方法技术领域本发明涉及层叠陶瓷电容器及其制造方法。 层叠陶瓷电容器包括:陶瓷体,其包括沿着垂直方向层叠的多个电介质层用于安装表面,并且具有在厚度方向上彼此面对的第一和第二主计划,纵向的第三和第四横截面 方向,以及宽度方向上的第五和第六侧; 第一和第二外部电极,其形成为在陶瓷体的第一主平面上彼此分离; 第三和第四外部电极,其形成为在陶瓷体的第二主平面上彼此分离; 电容器单元,其布置在陶瓷体内的电介质层之间以彼此面对,并且包括多个第一和第二内部电极,以与第一至第四外部电极电连接; 以及至少一个ESR控制层,其被设置在陶瓷体内的安装表面的垂直方向上。

    적층 세라믹 커패시터 및 그 실장 기판
    78.
    发明公开
    적층 세라믹 커패시터 및 그 실장 기판 有权
    多层陶瓷电容器及其安装板

    公开(公告)号:KR1020150007480A

    公开(公告)日:2015-01-21

    申请号:KR1020130081443

    申请日:2013-07-11

    Inventor: 박민철 박흥길

    Abstract: 본 발명은, 복수의 유전체층을 포함하며, 서로 마주보는 제1, 제2 주면, 서로 마주보는 제1, 제2 측면 및 서로 마주보는 제1, 제2 단면을 가지는 세라믹 본체; 상기 세라믹 본체 내에 형성되며, 제1 측면으로 노출된 리드를 갖는 제1 내부전극과 제2 단면으로 노출된 제2 내부전극을 포함하는 커패시터부; 상기 세라믹 본체 내에 형성된 적어도 일 극성의 제1 내지 제3 내부 연결도체; 및 상기 세라믹 본체의 외측에 형성되며, 상기 제1, 제2 내부전극 및 제1 내지 제3 내부 연결도체와 전기적으로 연결된 제1 내지 제4 외부 전극;을 포함하며, 상기 제1, 제2 내부 연결도체와 제3 내부 연결도체는 병렬 연결되고, 상기 제1 내지 제3 내부 연결도체와 상기 커패시터부는 직렬 연결된 것을 특징으로 하는 적층 세라믹 커패시터를 제공한다.

    Abstract translation: 提供了一种多层陶瓷电容器。 多层陶瓷电容器包括:陶瓷体,其包括多个电介质层,彼此面对的第一和第二主表面,彼此面对的第一和第二侧面以及彼此相对的第一和第二横截面; 电容器部,其形成在所述陶瓷体中,并且包括形成在所述陶瓷体中并暴露于所述第一侧的第一内部电极和暴露于所述第二截面的第二内部电极; 第一至第三内部连接导体,其形成在陶瓷体中并具有至少一个极性; 以及形成在陶瓷体的外部并与第一至第三内部连接导体以及第一和第二内部电极电连接的第一至第四外部电极。 第一和第二内部连接导体和第三内部连接导体并联连接。 第一至第三内部连接导体和电容器部分串联连接。

    적층 세라믹 커패시터 및 그 실장 기판
    79.
    发明公开
    적층 세라믹 커패시터 및 그 실장 기판 有权
    多层陶瓷电容器及其安装电路板

    公开(公告)号:KR1020150006622A

    公开(公告)日:2015-01-19

    申请号:KR1020130080241

    申请日:2013-07-09

    Abstract: 본 발명은, 복수의 유전체층을 포함하며, 서로 대향하는 두께 방향의 제1 및 제2 주면, 길이 방향의 제3 및 제4 단면 및 폭 방향의 제5 및 제6 측면을 갖는 세라믹 본체; 상기 세라믹 본체의 상기 제3 및 제4 단면에 형성된 제1 및 제2 단자 전극; 상기 세라믹 본체의 상기 제5 및 제6 측면에 형성된 제1 및 제2 외부 전극; 상기 세라믹 본체 내에서 상기 유전체층을 사이에 두고 서로 대향하도록 배치되며, 상기 제1 단자 전극 및 상기 제1 외부 전극에 동시에 접속된 제1 내부 전극 및 상기 제2 단자 전극 및 상기 제2 외부 전극에 동시에 접속된 제2 내부 전극을 포함하는 액티브층; 상기 액티브층의 상부 및 하부에 형성된 상부 및 하부 커버층; 및 상기 상부 또는 하부 커버층 내에서 하나의 유전체층에 서로 대향하도록 배치되며, 상기 제1 단자 전극에 접속된 제3 내부 전극 및 상기 제2 단자 전극에 접속된 제4 내부 전극; 을 포함하는 적층 세라믹 커패시터를 제공한다.

    Abstract translation: 提供了一种多层陶瓷电容器,可有效消除声学噪声。 多层陶瓷电容器包括陶瓷体,其包括多个电介质层,在厚度方向上彼此相对的第一和第二主表面,沿长度方向的第三和第四横截面以及宽度方向上的第五和第六侧; 形成在陶瓷体的第三和第四横截面中的第一和第二端子电极; 形成在陶瓷体的第五和第六侧的第一和第二外部电极; 有源层,其包括同时连接到第一端子电极和外部电极的第一外部电极,并且被布置成在陶瓷体中的电介质层和同时连接到第二端子的第二内部电极之间彼此面对 电极和第二外部电极; 形成在有源层的上部和下部上的上和下覆盖层; 以及连接到第一端子电极的第三内部电极和连接到第二端子电极的第四内部电极,以面向上部或下部覆盖层中的电介质层。

    적층 세라믹 커패시터 및 그 실장 기판
    80.
    发明公开
    적층 세라믹 커패시터 및 그 실장 기판 有权
    多层陶瓷电容器及其安装板

    公开(公告)号:KR1020140126083A

    公开(公告)日:2014-10-30

    申请号:KR1020130044156

    申请日:2013-04-22

    Inventor: 박민철 박흥길

    Abstract: The present invention provides a multi-layered ceramic capacitor. The multi-layered ceramic capacitor comprises a ceramic body, first and second capacitor parts, first and second internal connection conductors, and first to fourth external electrodes. The ceramic body includes a plurality of dielectric layers and has first and second main surfaces facing each other, first and second side surfaces facing each other, and first and second end surfaces facing each other. The first and second capacitor parts are formed in the ceramic body. The first capacitor part includes a first internal electrode having a lead, which is exposed to the first side surface, and a second internal electrode having a lead exposed to the second side surface. The second capacitor part includes a third internal electrode, which is exposed to the first side surface and has a lead separated from the lead of the first internal electrode, and a fourth internal electrode which is exposed to the second side surface and has a lead separated from the lead of the second internal electrode. The first and second internal connection conductors are formed on the first and second side surfaces of the ceramic body and electrically connected to the first to fourth internal electrodes and the first and second internal connection conductors. The first and second capacitor parts are connected in series to the first and second internal connection conductors, respectively.

    Abstract translation: 本发明提供一种多层陶瓷电容器。 多层陶瓷电容器包括陶瓷体,第一和第二电容器部分,第一和第二内部连接导体以及第一至第四外部电极。 陶瓷体包括多个电介质层,并且具有彼此相对的第一和第二主表面,彼此面对的第一和第二侧表面以及彼此面对的第一和第二端面。 第一和第二电容器部分形成在陶瓷体中。 第一电容器部分包括具有暴露于第一侧表面的引线的第一内部电极和具有暴露于第二侧表面的引线的第二内部电极。 第二电容器部分包括第三内部电极,其暴露于第一侧表面并且具有从第一内部电极的引线分离的引线和暴露于第二侧表面并且具有引线分离的第四内部电极 从第二内部电极的引线。 第一和第二内部连接导体形成在陶瓷体的第一和第二侧表面上,并且电连接到第一至第四内部电极以及第一和第二内部连接导体。 第一和第二电容器部分分别与第一和第二内部连接导体串联连接。

Patent Agency Ranking