能重复数据删除的高速缓存的机器及其方法

    公开(公告)号:CN110058805B

    公开(公告)日:2024-10-01

    申请号:CN201811583661.6

    申请日:2018-12-24

    Abstract: 本发明公开一种能重复数据删除高速缓存及其方法。能重复数据删除高速缓存包括能重复数据删除读取高速缓存及不能重复数据删除写入缓冲器。能重复数据删除高速缓存包括重复数据删除引擎以管理从能重复数据删除读取高速缓存的读取以及写入,且返回指示写入是否成功的写入状态信号。能重复数据删除高速缓存包括高速缓存控制器,包括:确定是否能够在能重复数据删除读取高速缓存找到请求的地址的高速缓存命中/未中检查;当能在能重复数据删除读取高速缓存找到所请求的数据时管理数据存取的命中块;当不能在能重复数据删除读取高速缓存找到所请求的数据时管理数据存取的未中块;将与对数据存取有关的信息存储在能重复数据删除读取高速缓存的历史存储。

    存储节点、混合存储器控制器及控制混合存储器组的方法

    公开(公告)号:CN111580749B

    公开(公告)日:2023-06-23

    申请号:CN202010211606.5

    申请日:2017-02-24

    Abstract: 一种混合存储器控制器,执行:接收第一中央处理单元(CPU)请求以向所述混合存储器组写入/从所述混合存储器组读取;通过对第一CPU请求译码和地址映射,将所述易失性存储器件识别为所述第一CPU请求的第一目标;在缓冲器中对所述第一CPU请求排队;接收第二CPU请求以向所述混合存储器组写入/从所述混合存储器组读取;通过对所述第二CPU请求译码和地址映射,将所述非易失性存储器件识别为所述第二CPU请求的第二目标;在所述缓冲器中对所述第二CPU请求排队;基于仲裁策略,对第一目标和第二目标中的相关联的一个目标生成与第一CPU请求和第二CPU请求中的一个对应的第一命令,并且响应于生成所述第一命令,对所述第一目标和第二目标中的相关联的另一个目标生成与所述第一CPU请求和所述第二CPU请求中的另一个对应的第二命令;以及向所述易失性存储器件和所述非易失性存储器件中的相应的存储器件发送所述第一命令和第二命令。

    用于混合存储器中的写入和刷新支持的系统和方法

    公开(公告)号:CN108874701B

    公开(公告)日:2023-04-28

    申请号:CN201810376289.5

    申请日:2018-04-25

    Abstract: 提供用于混合存储器中的写入和刷新支持的系统和方法。一种存储器模块包括:存储器控制器,包括:主机层;介质层,被连接到非易失性存储器;逻辑核,被连接到主机层、介质层和易失性存储器,其中,逻辑核存储包括多个行的第一写入组表,并且逻辑核被配置为:接收包括高速缓存行地址和写入组标识符的持久写入命令;接收与所述持久写入命令相关联的数据;将所述数据写入到易失性存储器的所述高速缓存行地址;将所述高速缓存行地址存储在第二写入组表的多个缓冲器中的被选择的缓冲器中,其中,所述被选择的缓冲器与所述写入组标识符相应;更新第一写入组表的行以标识所述被选择的缓冲器的包括有效条目的位置,其中,所述行与所述写入组标识符相应。

    包括相异存储器单元的混合DRAM阵列

    公开(公告)号:CN108694973B

    公开(公告)日:2023-03-24

    申请号:CN201810256951.3

    申请日:2018-03-27

    Abstract: 一种混合存储器包括:多个片区,其包括多个行,所述多个行包括具有第一类型存储器单元的第一行和具有第二类型存储器单元的第二行;一对位线选择信号,其包括位线选择信号和作为所述位线选择信号的反相的反位线选择信号;字线驱动器,其被构造为接收输入数据;读出放大器,被构造为输出输出数据;写入位线,其耦接到所述第一行和所述第二行;读取位线,其耦接到所述第一行和所述第二行;字线,其耦接到所述多个行中的每一行;以及位线,其基于所述一对位线选择信号的设置值而耦接到所述写入位线或所述读取位线。

    在存储装置中寻址数据的方法、存储装置和存储模块

    公开(公告)号:CN107154270A

    公开(公告)日:2017-09-12

    申请号:CN201710123119.1

    申请日:2017-03-03

    Abstract: 本发明涉及在存储装置中寻址数据的方法、存储装置和存储模块。在寻址存储装置数据的方法中,该数据布置在由第一数量的行地址位和第二数量的列地址位索引的行和列中并通过指定第三数量的行地址位的行命令紧接着指定第四数量的列地址位的列命令寻址,第一数量大于第三数量或者第二数量大于第四数量,该方法包括:将第一数量的行地址位分割为第一子集和第二子集,并且当第一数量大于第三数量时在行命令中指定第一子集并在下一地址命令中指定第二子集;否则将第二数量的列地址位分割为第三子集和第四子集,并且在列命令中指定第四子集并在前一地址命令中指定第三子集。

    存储器系统、存储器模块及其方法

    公开(公告)号:CN106484317A

    公开(公告)日:2017-03-08

    申请号:CN201610545871.0

    申请日:2016-07-12

    Abstract: 一种存储器系统、存储器模块及其方法。一种存储器系统包括主控制器、与主机计算机连接的接口以及被构造为与从控制器结合的链路总线。主控制器包括地址映射解码器、事务队列和调度器。地址映射解码器被构造为对与从控制器结合的存储器装置的地址映射信息进行解码。主控制器的调度器被构造为使用存储器装置的地址映射信息对在事务队列中的从主机计算机接收的存储器事务请求进行重新排序。存储器系统采用基于在主控制器的事务队列中的挂起的存储器事务请求的扩展的打开页策略。

    协调存储器命令的方法和高带宽存储器系统

    公开(公告)号:CN109299024B

    公开(公告)日:2024-01-05

    申请号:CN201810602179.6

    申请日:2018-06-12

    Abstract: 本发明提供一种在高带宽存储器HBM+系统中协调存储器命令的方法,方法包含将主机存储器控制器命令从主机存储器控制器发送到存储器,在协调存储器控制器处接收主机存储器控制器命令,将主机存储器控制器命令从协调存储器控制器转发到存储器,以及由协调存储器控制器基于主机存储器控制器命令来调度协调存储器控制器命令。

    编解码装置及用于编解码的方法

    公开(公告)号:CN108874577B

    公开(公告)日:2023-11-03

    申请号:CN201810400609.6

    申请日:2018-04-28

    Abstract: 描述了一种编解码装置及用于编解码的方法。所述编解码装置可包括:第一编码器,使用基本数量的比特产生第一码;第二编码器,使用补充数量的比特产生第二码。第二码与第一码一起可比单独的第一码更健壮。存储在存储装置中的模式寄存器可指定针对第二编码器的开关是断开还是闭合:第一编码器始终被使用。

Patent Agency Ranking