-
公开(公告)号:CN118510269A
公开(公告)日:2024-08-16
申请号:CN202410181430.1
申请日:2024-02-18
Applicant: 三星电子株式会社
IPC: H10B12/00
Abstract: 一种半导体装置可包括衬底、位线结构、彼此隔开的第一栅电极和第二栅电极、以及第一栅极电介质层和第二栅极电介质层。衬底可包括彼此间隔开并从下有源区向上突出的第一上有源区和第二上有源区、从第一上有源区向上突出的第一竖直有源柱、以及从第二上有源区向上突出的第二竖直有源柱。位线结构可在第一上有源区和第二上有源区之间。第一栅电极和第二栅电极可分别围绕第一竖直有源柱的沟道区和第二竖直有源柱的沟道区。第一栅极电介质层和第二栅极电介质层可分别在第一竖直有源柱和第一栅电极之间以及在第二竖直有源柱和第二栅电极之间。
-
-
公开(公告)号:CN114388507A
公开(公告)日:2022-04-22
申请号:CN202111216535.9
申请日:2021-10-19
Applicant: 三星电子株式会社
IPC: H01L27/108
Abstract: 一种制造半导体装置的方法包括:形成包括多个晶体管的下部结构;在下部结构上形成导电层;在导电层上形成第一初步焊盘掩模图案和布线掩模图案;在保护布线掩模图案的同时,通过图案化第一初步焊盘掩模图案来形成焊盘掩模图案;以及使用焊盘掩模图案和布线掩模图案作为蚀刻掩模来蚀刻导电层,以形成焊盘图案和布线图案。
-
-
公开(公告)号:CN118450699A
公开(公告)日:2024-08-06
申请号:CN202410095371.6
申请日:2024-01-23
Applicant: 三星电子株式会社
IPC: H10B12/00
Abstract: 一种半导体器件包括:在第一方向上延伸并且在与第一方向交叉的第二方向上布置的第一和第二有源图案,第一和第二有源图案中的每个包括在第一方向上彼此间隔开的第一和第二边缘部分;顺序提供在第一有源图案的第一边缘部分上的第一存储节点焊盘和第一存储节点接触;以及顺序提供在第二有源图案的第二边缘部分上的第二存储节点焊盘和第二存储节点接触。第一存储节点接触和第二存储节点接触中的每个包括金属材料。
-
公开(公告)号:CN120076318A
公开(公告)日:2025-05-30
申请号:CN202411243232.X
申请日:2024-09-05
Applicant: 三星电子株式会社
IPC: H10B12/00
Abstract: 提供了一种半导体存储器件,包括:半导体衬底;多个存储有源区,每个存储有源区具有长轴和短轴,并被布置为保持沿短轴的存储有源区之间的第一距离并保持沿长轴的存储有源区之间的第二距离;多个逻辑有源区,每个逻辑有源区包括至少P沟道金属氧化物半导体晶体管,并被布置为保持相邻逻辑有源区之间的第三距离;第一器件隔离绝缘层,在第一沟槽中,具有与沿着长轴方向的存储有源区之间的区域相对应的第一部分,包括第一氮化物绝缘层;以及第二器件隔离绝缘层,在逻辑有源区之间的第二沟槽中,并且不包括第一氮化物绝缘层,其中第二距离基本上与第三距离相同。
-
公开(公告)号:CN118434129A
公开(公告)日:2024-08-02
申请号:CN202311511610.3
申请日:2023-11-13
Applicant: 三星电子株式会社
IPC: H10B12/00 , H10B61/00 , H10B63/00 , H10B63/10 , H01L23/498 , H01L23/528
Abstract: 公开了半导体器件及其制造方法。该半导体器件包括下基板、在下基板上的下电介质结构、在下基板和下电介质结构之间的存储单元结构、在下电介质结构中的下接合焊盘、在下电介质结构上的上电介质结构、在上电介质结构上的上基板、在上基板和上电介质结构之间的晶体管和在上电介质结构中的上接合焊盘。下接合焊盘的顶表面与上接合焊盘的底表面接触。下接合焊盘和上接合焊盘与存储单元结构重叠。
-
-
-
-
-
-
-